一种延迟内插型时间数字转换器的制作方法

文档序号:14686058发布日期:2018-06-14 22:56阅读:来源:国知局
技术总结
本申请公开的延迟内插型时间数字转换器,细时间测量部分将若干延迟单元首尾依次连接构成环形延迟链对时钟信号内插,在时钟信号触发时刻,计数器和触发器组分别记录窄脉冲信号在环形延迟链中循环的次数和循环位置,然后把次数和循环位置信息存入寄存单元,进而得到细时间的测量结果。与开环延迟结构使用大量的延迟单元去覆盖一个工作时钟周期的传统方法相比,延迟单元首尾相连构成环形延迟链的结构,仅需要较少的延迟单元,就可以实现细时间的测量,而且无需编码,极大地减少了资源的占用量和功耗,同时实现无死时间测量。

技术研发人员:封常青;杨迪;刘树彬;安琪;曹喆;
受保护的技术使用者:中国科学技术大学;
技术研发日:2016.03.10
技术公布日:2016.07.13

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1