本实用新型属于频率综合器的技术领域,具体涉及一种频率综合器。
背景技术:
随着微波电子技术的发展,尤其是雷达技术的快速发展,对频率综合器的指标要求越来越高,小步进、低相噪、低杂散、同频点跳频相位连续、捷变频已成为频率综合器的发展方向。
迄今为止,小步进频率综合器的设计方案有很多种,但这些方案不能兼顾低相噪、低杂散,宽频带技术的指标,如果采用单一的直接数字频率合成的方式,其杂散不能满足技术指标,无法实现宽带频率的合成;若采用单一的直接模拟频率合成的方式其成本高,体积大,方案构成复杂,难已实现小频率步进和小型化的要求;采用单一数字锁相环频率合成技术,能够得到宽频带的输出,但是无法兼顾低杂散、低相噪的技术指标。
技术实现要素:
本实用新型的目的在于针对现有技术中的上述不足,提供一种频率综合器,以解决现有频率综合器不能同时兼顾小步进、低相噪、低杂散、同频点跳频相位连续、捷变频的特性的问题。
为达到上述目的,本实用新型采取的技术方案是:
一种频率综合器,包括恒温晶振和功分器;功分器包括第一功分器、第二功分器和第三功分器;恒温晶振输出端依次与第一功分器、第二功分器和第三功分器串联连接;
第一功分器输出端依次与谐波发生器、第一射频开关、频标滤波器组、第二射频开关和第一滤波器串联连接;第二功分器输出端与控制电路相连;第三功分器输出端依次与锁相环电路、M选一中频开关和第二滤波器串联连接;
第一滤波器和第二滤波器输出端分别与混频器输入端连接;混频器输出端依次与第三射频开关、频合滤波器组、第四射频开关、数控衰减器和低通滤波器串联连接。
优选地,频标滤波器组包括N路并联设置的频标滤波器。
优选地,锁相环电路由M路,串联连接的中频PLL和中频开关组成。
优选地,频合滤波器组包括P路并联设置的频合滤波器。
本实用新型提供的频率综合器,具有以下有益效果:
第一功分器为谐波发生器提供高稳定性的驱动信号,信号经过第一射频开关,得到低相噪的频标信号;该信号经过第一射频开关与第二射频开关之间的频标滤波器组,将信号过滤,得到低杂散的频标信号;第二功分器产生的一路信号进入控制电路,作为控制电路的系统时钟,使控制电路的时钟信号为全相参的系统时钟;第三功分器与第二功分器相连,为M路中频PLL提供高稳定度的驱动信号,配合M路中频开关,得到低相噪、低杂散、跳频相位连续的中频信号,该中频信号经过M选一中频开关和第二滤波器,滤除中频PLL产生的杂散信号,利用第二滤波器滤除射频信号的交互调杂散。
第三射频开关和第四射频开关之间设有的频合滤波器组,利用频合滤波器组分段滤除射频信号的交互调杂散,以得到低相噪、低杂散的输出信号;信号进入数控衰减器内,使输出信号幅度一致,所得信号经过低通滤波器,输出低杂散、高谐波抑制的输出信号。
本实用新型构思巧妙,电路结构简单、成本低、可靠性高,使频率综合器能够同时兼顾小步进、低相噪、低杂散、同频点跳频相位连续、捷变频的特性,具有很强的实用性。
附图说明
图1为频率综合器的原理框图。
具体实施方式
下面结合附图对本实用新型的技术方案的实施方式进行详细地说明:
根据本申请的一个实施例,如图1所示,本方案的频率综合器,包括恒温晶振和功分器。
功分器包括第一功分器、第二功分器和第三功分器,恒温晶振输出端依次与第一功分器、第二功分器和第三功分器串联连接。
第一功分器输出端依次与谐波发生器、第一射频开关、频标滤波器组、第二射频开关和第一滤波器串联连接,第二功分器输出端与控制电路相连,第三功分器输出端依次与锁相环电路、M选一中频开关和第二滤波器串联连接。
其中,频标滤波器组包括N路并联设置的频标滤波器,锁相环电路由M路,串联连接的中频PLL和中频开关组成。
第一功分器为谐波发生器提供高稳定性的驱动信号,信号经过第一射频开关,输出低附加相噪的频标信号;该频标信号经过N路并联设置的频标滤波器,将频标信号滤波,输出低杂散的频标信号。
除此,第一功分器和第二功分器连接,为第二功分器提供一路控制控制电路的信号,并将该信号作为控制电路的系统时钟,使控制电路的时钟信号为全相参的系统时钟。
第一滤波器和第二滤波器输出端分别与混频器输入端连接,混频器输出端依次与第三射频开关、频合滤波器组、第四射频开关、数控衰减器和低通滤波器串联连接,频合滤波器组包括P路并联设置的频合滤波器。
第二功分器与第三功分器连接,为中频PLL提供高稳定度的驱动信号,M路中频PLL对应连接M路中频开关,并配合M选一中频开关和第二滤波器,输出低相噪、低杂散、跳频相位连续的中频信号。
第一滤波器滤除中频PLL产生的杂散信号,第二滤波器滤除射频信号的交互调杂散。
第三射频开关和第四射频开关之间设有的频合滤波器组,利用频合滤波器组分段滤除射频信号的交互调杂散,以得到低相噪、低杂散的输出信号;信号进入数控衰减器内,使输出信号幅度一致,所得信号经过低通滤波器,输出低杂散、高谐波抑制的输出信号。
本实用新型构思巧妙,电路结构简单、成本低、可靠性高,使频率综合器能够同时兼顾小步进、低相噪、低杂散、同频点跳频相位连续、捷变频的特性,具有很强的实用性。
虽然结合附图对实用新型的具体实施方式进行了详细地描述,但不应理解为对本专利的保护范围的限定。在权利要求书所描述的范围内,本领域技术人员不经创造性劳动即可做出的各种修改和变形仍属本专利的保护范围。