逻辑保护射极耦合式三滤波放大混合型栅极驱动系统的制作方法

文档序号:9251447阅读:370来源:国知局
逻辑保护射极耦合式三滤波放大混合型栅极驱动系统的制作方法
【技术领域】
[0001]本发明涉及一种LED驱动电路,具体是指逻辑保护射极耦合式三滤波放大混合型栅极驱动系统。
【背景技术】
[0002]目前,由于LED灯具有能耗低、使用寿命长以及安全环保等特点,其已经成为了人们生活照明的主流产品之一。由于LED灯不同于传统的白炽灯,因此其需要由专用的驱动电路来进行驱动。然而,当前人们广泛使用的栅极驱动电路由于其设计结构的不合理性,导致了目前栅极驱动电路存在能耗较高、电流噪音较大以及启动时间较长等缺陷。

【发明内容】

[0003]本发明的目的在于克服目前栅极驱动电路存在的能耗较高、电流噪音较大以及启动时间较长的缺陷,提供一种结构设计合理,能有效降低能耗和电流噪音,明显缩短启动时间的逻辑保护射极耦合式三滤波放大混合型栅极驱动系统。
[0004]本发明的目的通过下述技术方案实现:
[0005]逻辑保护射极耦合式三滤波放大混合型栅极驱动系统,主要由驱动芯片M,与驱动芯片M相连接的驱动电路,与驱动芯片M相连接的同相交流信号放大电路,与同相交流信号放大电路相连接的自锁光激发电路,以及与该自锁光激发电路相连接的自举电路组成。同时,在自锁光激发电路与驱动芯片M之间还设有功率驱动放大电路,而在功率驱动放大电路与驱动芯片M之间则串接有三滤波放大电路和逻辑保护射极耦合式放大电路。
[0006]所述功率驱动放大电路主要由功率放大器P1,功率放大器P2,功率放大器P3,串接在功率放大器Pl的输出端与负极输入端之间的电阻R9和电容C8,串接在功率放大器P2的输出端与正极输入端之间的电阻RlO和电容C9,基极与功率放大器Pl的输出端相连接、集电极经电阻Rll后与功率放大器P3的正极输入端相连接的三极管Q2,基极与三极管Q2的发射极相连接、集电极经电阻R12后与功率放大器P3的负极输入端相连接的三极管Q3,基极经电阻R13后与功率放大器P2的输出端相连接、集电极经电阻R16后与三极管Q3的基极相连接的三极管Q4,正极与功率放大器P3的负极输入端相连接、而负极与三极管Q3的发射极相连接并接地的电容C10,与电阻R13相并联的电容Cl I,一端与三极管Q4的基极相连接、另一端外接-4V电压的电阻R14,一端与三极管Q4的发射极相连接、另一端外接-4V电压的电阻Rl5,与电阻Rl5相并联的电容Cl2,以及N极与三极管Q2的集电极相连接、P极外接-4V电压的二极管D2组成;所述功率放大器Pl的负极输入端还与功率放大器P2的正极输入端相连接,且功率放大器Pl的正极输入端和功率放大器P2的负极输入端均与该自锁光激发电路相连接。
[0007]所述三滤波放大电路由三极管VT101,三极管VT102,三极管VT103,三极管VT104,三极管VT105,三极管VT106,三极管VT107,运算放大器P101,运算放大器P102,运算放大器P103,运算放大器P104,一端作为输入端、另一端与三极管VT107的基极相连接的电阻R101,与电阻RlOl并联的电容C101,一端与三极管VT107的基极相连接、另一端经电阻R105后与三极管VT107的发射极相连接的电阻R103,一端与三极管VT107的基极相连接、另一端经电阻R104后与三极管VT107的集电极相连接的电阻R102,正极与三极管VT107的发射极相连接、负极与电阻R103和电阻R105的连接点相连接的电容C104,串接在三极管VTlOl的基极与发射极之间的电阻Rl 14,一端接地、另一端与三极管VT102的基极相连接的电阻R113,P极与三极管VT103的基极相连接、N极经电容C103后与三极管VT107的集电极相连接的二极管DlOl,P极经二极管D102后与二极管DlOl的N极相连接、N极与三极管VT106的基极相连接的二极管D103,一端与三极管VT106的基极相连接、另一端与运算放大器P104的输出端相连接的电阻R111,一端接地、另一端与三极管VT104的发射极相连接的电阻R112,负极接地、正极经电阻R106后与电容C104的正极相连接的电容C105,一端与电容C105的正极相连接、另一端与运算放大器PlOl的负输入端相连接的电阻R108,一端与电容C105的正极相连接、另一端与运算放大器PlOl的输出端相连接的电阻R107,串接在运算放大器PlOl的负输入端与输出端之间的电容C106,负极接地、正极与运算放大器P102的正输入端相连接的电容C108,负极经电阻Rl 09后与运算放大器P1I的输出端相连接、正极与运算放大器P102的负输入端相连接的电容C107,一端与电容C107的负极相连接、另一端与电容C108的正极相连接的电阻Rl 10,负极与三极管VT107的基极相连接、正极经电阻Rl 15后与三极管VT104的发射极相连接的电容C102,负极接地、正极经电阻Rl 16后与电阻R102和电阻R104的连接点相连接的电容C109,一端与电容C109的正极相连接、另一端与运算放大器P103的负输入端相连接的电阻R118,一端与电容C109的正极相连接、另一端与运算放大器P103的正输入端相连接的电阻Rl 17,串接在运算放大器P103的负输入端与输出端之间的电容Cl 10,负极接地、正极经电阻Rl 19后与电容C104的负极相连接的电容Cl 11,一端与电容Clll的正极相连接、另一端与运算放大器P104的负输入端相连接的电阻R121,一端与电容Clll的正极相连接、另一端与运算放大器P104的输出端相连接的电阻R120,以及串接在运算放大器P104的负输入端与输出端之间的电容C112组成;其中,电容C104的负极还同时与三极管VT106的集电极和三极管VT105的集电极相连接,三极管VTlOl的发射极、三极管VT103的集电极和三极管VT104的集电极均与运算放大器P103的输出端相连接,运算放大器P103的正输入端接地,三极管VTlOl的基极与三极管VT102的发射极相连接,三极管VTlOl的集电极与三极管VT102的基极相连接,三极管VT102的集电极与三极管VT103的基极相连接,三极管VT103的发射极与三极管VT104的基极相连接,三极管VT104的发射极与三极管VT105的发射极相连接,三极管VT105的基极与三极管VT106的发射极相连接,运算放大器PlOl的正输入端接地,电容C107的正极还同时与运算放大器P102的输出端以及二极管DlOl的N极相连接,运算放大器P104的正输入端接地,所述三极管VT104的发射极作为输出端且与驱动芯片M的TD管脚相连接。
[0008]所述逻辑保护射极耦合式放大电路主要由三极管Q5,三极管Q6,功率放大器P4,功率放大器P5,串接在功率放大器P4的负极输入端与输出端之间的电阻R18,串接在功率放大器P5的正极输入端与输出端之间的极性电容C15,串接在功率放大器P4的正极输入端与三极管Q5的集电极之间的电阻Rl7,串接在三极管Q5的集电极与三极管Q6的基极之间的电阻R19,与电阻R19相并联的电容C14,负极与功率放大器P4的正极输入端相连接、正极经电阻R20后与三极管Q5的发射极相连接的极性电容C13,串接在三极管Q6的基极与极性电容C13的正极之间的电阻R21,正极与三极管Q6的发射极相连接、负极顺次经稳压二极管D3和电阻R22后与功率放大器P4的输出端相连接的电容C16,P极与功率放大器P5的输出端相连接、N极经电阻R24和电阻R23后与稳压二极管D3与电阻R22的连接点相连接的二极管D4,以及P极与电容C16的负极相连接、N极与二极管D4与电阻R24的连接点相连接的稳压二极管D5组成;所述三极管Q5的基极与极性电容C13的正极相连接,其发射极与三极管Q6的发射极相连接,其集电极与功率放大器P4的负极输入端相连接;三极管Q6的集电极与功率放大器P5的负极输入端相连接,功率放大器P5的正极输入端与功率放大器P4的输出端相连接;所述极性电容C13的正极与功率放大器P3的输出端相连接,而电阻R23与电阻R24的连接点则与电阻RlOl的输入端相连接。
[0009]所述同相交流信号放大电路由功率放大器P,一端与驱动芯片M的VCC管脚相连接、另一端与功率放大器P的正极输入端相连接的电阻R7,一端与功率放大器P的负极输入端相连接、另一端与自锁光激发电路相连接的电阻R6,以及正极与功率放大器P的正极输入端相连接、负极外接电源的极性电容C4组成,所述功率放大器P的输出端与驱动芯片M的INP管脚相连接。
[0010]所述的自锁光激发电路由或非门IC1,或非门IC2,或非门IC3,一端与功率放大器P的正极输入端相连接、另一端经电位器R5后与功率放大器P2的负极输入端相连接的光电池⑶S,以及串接在或非门IC3的正极输入端与输出端之间的电容C3组成;所述或非门ICl的正极输入端与光电池CDS与电位器R5的连接点相连接,其负极输入端与或非门IC2的输出端相连接,而其输出端则与或非门IC2的正极输入端相连接;所述或非门IC2的输出端则同时与或
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1