硅基低漏电流悬臂梁栅金属氧化物场效应晶体管或非门的制作方法

文档序号:9306356阅读:280来源:国知局
硅基低漏电流悬臂梁栅金属氧化物场效应晶体管或非门的制作方法
【技术领域】
[0001] 本发明提出了硅基低漏电流悬臂梁栅金属氧化物半导体场效应晶体管(MOSFET) 或非门,属于微电子机械系统(MEMS)的技术领域。
【背景技术】
[0002] 伴随着微电子技术的深入发展,如今晶体管的尺寸已经发展至纳米级别,相应的 集成电路单位面积的集成度仍然在不断地提升,芯片的功能也日趋复杂,呈现出了数模混 合的状态,同时芯片的处理速度越来越高。随之而来的就是集成电路的功耗问题,而过高的 功耗会使得芯片过热,晶体管的工作特性会受到温度的影响而发生改变,所以过热的芯片 温度不仅会使芯片寿命降低,而且会影响芯片的稳定性。由于电池技术的发展遭遇了前所 未有的技术瓶颈,所以找到一种低功耗的解决方案就显得十分重要。
[0003] 或非门电路作为数字电路的重要组成部分,它能够实现两个输入端所输入的数字 信号的或非逻辑功能,由于或非门电路在中央处理器等数字式电路中有巨大的应用,所以 对或非门电路的功耗和温度的控制就显得十分重要,由常规MOS管组成的或非门,随着集 成度的提升,功耗变得越来越严重,功耗过大带来的芯片过热问题会严重影响集成电路的 性能,MEMS技术的发展使得制造具有可动栅的晶体管成为可能,具有可动栅的晶体管可以 有效降低栅极电压带来的栅极漏电流,进而降低或非门电路的功耗。

【发明内容】

[0004] 技术问题:本发明的目的是提供一种硅基低漏电流悬臂梁栅MOSFET或非门,将传 统或非门中采用的两个常规MOS管换为两个具有悬臂梁栅的MOS管,可以有效地减小栅极 漏电流从而降低电路的功耗。
[0005] 技术方案:本发明的硅基低漏电流悬臂梁栅金属氧化物场效应晶体管或非门由两 个悬臂梁栅NMOS管即第一NMOS管和第二NMOS管以及一个负载电阻组成,两个NMOS管的 源极连接在一起共同接地,漏极也连接在一起随后通过负载电阻与电源电压相连接,两路 输入信号A、B分别在两个NMOS管的栅极上输入,输出信号在两个NMOS管的漏极和负载电 阻之间输出;引线用Al制作,NMOS管的栅极悬浮在二氧化硅层的上方形成悬臂梁栅,悬臂 梁栅的一端固定在锚区上,另一端悬浮在二氧化硅层的上,锚区用多晶硅制作在二氧化硅 层上,N+有源区是NMOS管的源极和漏极,源极和漏极通过通孔与引线连接,下拉电极在悬 臂梁栅下的部分被二氧化硅层覆盖,整个或非门电路制作在P型硅衬底上。
[0006] 所述的NMOS管的悬臂梁栅的下拉电压设计的与NMOS管的阈值电压相等,只有当 NMOS管的悬臂梁栅上所加的电压大于NMOS管的阈值电压时,其悬臂梁栅6才能下拉并接触 二氧化硅层从而使悬臂梁栅NMOS管反型导通,当所加电压小于NMOS管的阈值电压时悬臂 梁栅就不能下拉,当该或非门在输入信号的作用下处于工作态时,两个NMOS管就在导通或 者截止状态之间变化,当NMOS管处于关断态时其悬臂梁栅就处于悬浮态,使或非门具有较 小的直流漏电流。
[0007] 该或非门负载电阻的阻值设置为当其中任意一个NMOS管导通时,相比于导通的 NMOS管,该电阻的阻值足够大可使得输出为低电平,当两个NMOS管都不能导通时,相比于 截止的NMOS管,该电阻的阻值足够小可使得输出为高电平。
[0008] 有益效果:本发明的硅基低漏电流悬臂梁栅MOSFET或非门由于具有可动的悬臂 梁栅,该NMOS管处于关断状态时,其悬臂梁栅及就处于悬浮状态,减小了栅极直流漏电流, 使本发明中的或非门的功耗得到了有效地降低。
【附图说明】
[0009] 图1是硅基低漏电流悬臂梁栅MOSFET或非门的俯视图,
[0010] 图2是硅基低漏电流悬臂梁栅MOSFET或非门的A-A'向的剖面图,
[0011] 图3是硅基低漏电流悬臂梁栅MOSFET或非门的B-B'向的剖面图,
[0012] 图4是硅基低漏电流悬臂梁栅MOSFET或非门的原理图。
[0013] 图中包括:第一NMOS管1、第二NMOS管2、负载电阻3、引线4、二氧化硅层5、悬臂 梁栅6、锚区7、N+有源区8、通孔9、下拉电极10、P型硅衬底11。
【具体实施方式】
[0014] 本发明的硅基低漏电流悬臂梁栅MOSFET或非门主要是由两个悬臂梁栅NMOS管即 第一NMOS管1和第二NMOS管2以及一个阻值合适的负载电阻3组成,两个NMOS管的源极 连接在一起共同接地,两个NMOS管的漏极也连接在一起随后与负载电阻3相连接,该负载 电阻3的阻值与NMOS管导通或者截止状态下的阻值决定电源电压的分压比,进而决定输出 为高电平还是低电平,负载电阻3与电源电压相连接。两路输入信号分别在两个NMOS管 的栅极上输入,输出信号在两个NMOS管的漏极和负载电阻3之间输出;引线4用Al制作, NMOS管的栅极悬浮在二氧化硅层5的上方形成悬臂梁栅6,悬臂梁栅6的两个锚区7用多 晶硅制作在二氧化硅层5上,N+有源区8是NMOS管的源极和漏极,源极和漏极通过通孔9 与引线4连接,下拉电极10在悬臂梁栅6下的部分被二氧化硅层5覆盖,整个电路制作在 P型硅衬底11上。
[0015] 处于工作状态时,该或非门的两个NMOS管的下拉电极10都是接地的,将高电平或 者低电平通过锚区7分别加在两个NMOS管的悬臂梁栅极6上,高电平即数字信号"1"的 电压足够大,能够使加载了高电平的NMOS管的悬臂梁栅6下拉并且导通,而低电平不能使 NMOS管的悬臂梁栅6下拉,所以当两个NMOS管的栅极都加载低电平时,两个NMOS管都不能 导通,则输出为高电平;当其中任意一个NMOS管或者两个NMOS管都加载高电平时,则输出 为低电平,实现对输入信号进行或非的功能,对应的公式为Y=^并且该或非门中的NMOS 管随着输入信号的变化其状态也在导通与关断之间变化,当NMOS管处于关断态时其悬臂 梁栅6就处于悬浮状态,这就意味着此刻该或非门中的MOSFET上不存在栅极漏电流,降低 了电路的功耗。或非门的真值表:

[0017] 硅基低漏电流悬臂梁栅MOSFET或非门的制备方法包括以下几个步骤:
[0018] 1)准备P型Si衬底11 ;
[0019] 2)底氧生长,通过热氧化在平整的硅表面生长一层均匀的氧化层,作为缓冲层;
[0020] 3)沉积氮化硅,然后光刻和刻蚀氮化硅层,保留有源区的氮化硅,场区的氮化硅去 除;
[0021] 4)场氧化,对硅片进行高温热氧化,在场区生长了所需的厚氧化层5 ;
[0022] 5)去除氮化硅和底氧层,采用干法刻蚀技术将硅片表面的的氮化硅和底氧全部去 除;
[0023] 6)在硅片上涂覆一层光刻胶,光刻和刻蚀光刻胶,去除需要制作悬臂梁电极板位 置的光刻胶。然后淀积一层A1,去除光刻胶以及光刻胶上的A1,形成下拉电极10 ;
[0024] 7)进行栅氧化,形成高质量的氧化层;
[0025] 8)离子注入,调整NMOS的阈值电压;
[0026] 9)利用CVD技术沉积多晶硅,光刻栅图形和多晶硅引线图形,通过干法刻蚀技术 亥Ij蚀多晶娃,保留输入引线4和悬臂梁栅的锚区7位置的多晶硅。
[0027] 10)通过旋涂方式形成PMGI牺牲层,然后光刻牺牲层,仅保留悬臂梁栅6下方的牺 牲层;
[0028] 11)蒸发生长Al;
[0029] 12)涂覆光刻胶,保留悬臂梁栅6上方的光刻胶;
[0030] 13)反刻Al,形成悬臂梁栅6 ;
[0031] 14)涂覆光刻胶,光刻并刻蚀出磷的注入孔,注入磷,形成NMOS管的有源区8 ;
[0032] 15)制作通孔9和引线4 ;
[0033] 16)释放PMGI牺牲层,形成悬浮的悬臂梁栅6 ;
[0034] 本发明与现有技术的区别:
[0035] 在本发明中的或非门所用的悬臂梁栅MOSFET的栅极并不是直接紧贴在二氧化硅 层上方,而是依靠锚区的支撑悬浮在二氧化硅层上方。NMOS管的悬臂梁栅的下拉电压设计 得与NMOS管的阈值电压相等,只有当NMOS管的悬臂梁栅上所加的电压大于NMOS管的阈值 电压时,其悬臂梁栅才能下拉并接触二氧化硅层从而使悬臂梁栅NMOS管反型导通,当所加 电压小于NMOS管的阈值电压时悬臂梁栅就不能下拉,当该或非门在输入信号的作用下处 于工作态时,两个NMOS管就在导通或者截止状态之间变化,当NMOS管处于关断态时其悬臂 梁栅就处于悬浮态,正因为如此,就使本发明中的或非门具有较小的直流漏电流。
[0036] 满足以上条件的结构即可视为本发明的硅基低漏电流悬臂梁栅MOSFET或非门。
【主权项】
1. 一种硅基低漏电流悬臂梁栅金属氧化物场效应晶体管或非门,其特征在于该或非门 由两个悬臂梁栅NMOS管即第一 NMOS管(1)和第二NMOS管(2)以及一个负载电阻(3)组成, 两个NMOS管的源极连接在一起共同接地,漏极也连接在一起随后通过负载电阻(3)与电源 电压相连接,两路输入信号A、B分别在两个NMOS管的栅极上输入,输出信号在两个NMOS管 的漏极和负载电阻(3)之间输出;引线(4)用Al制作,NMOS管的栅极悬浮在二氧化硅层(5) 的上方形成悬臂梁栅(6),悬臂梁栅(6)的一端固定在锚区(7)上,另一端悬浮在二氧化硅 层(5)的上,锚区(7)用多晶硅制作在二氧化硅层(5)上,N+有源区(8)是NMOS管的源极 和漏极,源极和漏极通过通孔(9)与引线(4)连接,下拉电极(10)在悬臂梁栅(6)下的部分 被二氧化硅层(5 )覆盖,整个或非门电路制作在P型硅衬底(11)上。2. 根据权利要求1所述的硅基低漏电流悬臂梁栅金属氧化物场效应晶体管或非门,其 特征在于所述的NMOS管的悬臂梁栅(6)的下拉电压设计的与NMOS管的阈值电压相等,只 有当NMOS管的悬臂梁栅(6)上所加的电压大于NMOS管的阈值电压时,其悬臂梁栅(6)才 能下拉并接触二氧化硅层5从而使悬臂梁栅NMOS管反型导通,当所加电压小于NMOS管的 阈值电压时悬臂梁栅(6)就不能下拉,当该或非门在输入信号的作用下处于工作态时,两个 NMOS管就在导通或者截止状态之间变化,当NMOS管处于关断态时其悬臂梁栅(6)就处于悬 浮态,使或非门具有较小的直流漏电流。3. 根据权利要求1所述的硅基低漏电流悬臂梁栅金属氧化物场效应晶体管或非门,其 特征在于该或非门负载电阻(3)的阻值设置为当其中任意一个NMOS管导通时,相比于导通 的NMOS管,该负载电阻(3)的阻值足够大可使得输出为低电平,当两个NMOS管都不能导通 时,相比于截止的NMOS管,该电阻的阻值足够小可使得输出为高电平。
【专利摘要】本发明的硅基低漏电流悬臂梁栅金属氧化物场效应晶体管或非门由两个悬臂梁栅NMOS管即第一NMOS管(1)和第二NMOS管(2)以及一个负载电阻(3)组成,两个NMOS管的源极连接在一起共同接地,漏极也连接在一起随后通过负载电阻(3)与电源电压相连接,两路输入信号A、B分别在两个NMOS管的栅极上输入,输出信号在两个NMOS管的漏极和负载电阻(3)之间输出;引线(4)用Al制作,NMOS管的栅极悬浮在二氧化硅层(5)的上方形成悬臂梁栅(6),悬臂梁栅(6)的一端固定在锚区(7)上,另一端悬浮在二氧化硅层(5)的上,当所加电压小于NMOS管的阈值电压时悬臂梁栅就不能下拉,使本发明中的或非门具有较小的直流漏电流。
【IPC分类】H03D7/16
【公开号】CN105024649
【申请号】CN201510379527
【发明人】廖小平, 陈子龙
【申请人】东南大学
【公开日】2015年11月4日
【申请日】2015年7月1日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1