一种反馈驱动电路的制作方法

文档序号:9421005阅读:538来源:国知局
一种反馈驱动电路的制作方法
【技术领域】
[0001]本发明涉及升压型高压LED电流驱动电路设计领域,尤其涉及一种反馈驱动电路。
【背景技术】
[0002]LED背光被用在小巧,廉价的LCD面板上;LED的背光结构主要分为两种,串联式电源和并联式电源,串联式电源可以使用较低恒流,但是需要将输入电源提升至符合串联式电源的总顺向电压水平,才能驱动LED ;并联式需要较高的恒流来驱动,却降低了高电压的需求。串联式电源由于同一串上各个LED的电流是完全相等的,没有电流匹配的问题;而并联式电源由于各个LED上的电流会有一定的偏差,对电流匹配需要进行一定的处理。
[0003]现有技术中的Boost LED驱动采用固定的分压电阻进行反馈,如图1是现有技术的升压LED驱动固定电压反馈控制方式示意图所示,在实际使用中,需要预先设定串联的LED数量,并根据LED的数量设定分压电阻,一旦LED的数量需要改变时,反馈的分压电阻也需要跟着一起改变,并且由于LED的前向导通电压存在差异,为了保证足够的电压裕量,在设置分压电阻时需要考虑最差的LED前向电压情况;这样会导致使用中的复杂度,同时导致在驱动相同的LED数量时,需要考虑设定更高的Boost输出电压,影响整个系统的转换效率。
[0004]在现有技术中的LED驱动中所使用的DAC,如图7是现有技术中的电流型6Bit DAC电路图,所示电路图中,D〈5:0>控制电流支路的导通,不同的Bit信号控制不同的串联的基本电流单元的数量。如图6是现有技术中的带有DAC电流调节功能的LED输出驱动电路,如图所示,在设置不同的输出电流时,VREF_LED电压变化很大,如果输出驱动电流需要变化10倍,VREF_LED电压也需要变化10倍,为了保证最大电流正常工作,同样需要提高Boost的输出电压,也会影响这个电源的利用效率。

【发明内容】

[0005]本发明所要解决的技术问题在于针对上述现有技术的不足,提供一种随着LED数量变化负载自适应的反馈结构,以及在数模装换器DAC进行电流调整时,VREF_LED保持电压相对稳定的结构电路,以便电路应用更加简单,电源的利用效率更高。
[0006]为实现上述目的,本发明提供了一种反馈驱动电路,包括通道LED电流驱动电路模块、升压驱动级电路模块,以及至少两条LED通道;所述通道LED电流驱动电路模块与所述至少两条LED通道的一端相连,所述至少两条LED通道的另一端与所述升压驱动级电路模块相连;还包括至少两个采样保持电路模块和通道反馈电压选择和误差放大器模块,所述至少两个采样保持电路模块与所述至少两条LED通道的一端相连;所述通道反馈电压选择和误差放大器模块的一端与所述至少两个采样保持电路模块相连,其另一端与所述升压驱动级电路模块相连;其中,通道LED电流驱动电路模块,用于根据接收的数字信号输出所述至少两条LED通道的匹配电流;至少两个采样保持电路模块,用于分别采集以及保持所述至少两条LED通道一端的节点电压;通道反馈电压选择和误差放大器模块,用于从所述至少两个采样保持电路模块输出的电压中确定最小电压,并将所述最小电压放大后输出;升压驱动级电路模块,用于根据所述通道反馈电压选择和误差放大器模块的输出电压对所述至少两条LED通道的另一端的节点电压进行自适应调节。
[0007]优选地,所述至少两个采样保持电路模块,分别包括升压电路、第一控制开关、第二控制开关、电阻以及电容;其中,升压电路的输入端连接LED通道的一端,其输出端与第一控制开关的一端相连;第一控制开关的另一端与第二控制开关的一端以及电阻的一端相连,第一控制开关在LED_EN= I以及LED_PWM= I的时候导通,其他时候断开;第二控制开关的另一端接电源VDD,且在LED_EN = O的时候导通,其他时候断开;电阻的另一端与电容的一端相连,并一起作为所述采样保持电路单元的输出,输出IFBxI ;电容的另一端接地。
[0008]优选地,所述三通道反馈最小电压选择和误差放大器模块,包括第一比较器、第二比较器、第三比较器、电压选择器、误差放大器EA;其中,第一比较器的正端输入IFB0I,负端输入IFBlI,其输出端接SELOl ;第二比较器的正端输入IFBlI,负端输入IFB2I,其输出端接SEL12 ;第三比较器的正端输入IFB2I,负端输入IFB0I,其输出端接SEL20 ;电压选择器接收输入模拟信号IFB01、IFBlI以及IFB2I,并接收输入控制信号SEL01、SEL12以及SEL20,输出最小电压VMIN信号;误差放大器EA的第一输入MOS管的栅极接收最小电压VMIN信号,第二输入MOS管的栅极接收外部输入信号VREF_EA ;误差放大器EA的尾电流一端接电源VDD,另一端与第一输入MOS管以及第二输入MOS管的源极相连;第一偏置电流的一端与第一输入MOS管的漏极相连,其另一端接地;第二偏置电流的一端与第二输入MOS管的漏极相连,其另一端接地;误差放大器EA的第二级输入端分别与第一输入MOS管以及第二输入MOS管的漏极相连,并输出EA_0UT信号。
[0009]优选地,所述三通道反馈最小电压选择和误差放大器模块,包括误差放大器EA、第三MOS管、第四MOS管、第五MOS管以及第六MOS管;其中,误差放大器EA的尾电流的一端接电源VDD,另一端与第三MOS管、第四MOS管、第五MOS管以及第六MOS管的源极相连;误差放大器EA的第一偏置电流的一端接地,其另一端与第三MOS管、第四MOS管以及第五MOS管的漏极相连;第三MOS管的栅极连接输入信号IFBOI ;第四MOS管的栅极连接输入信号IFBlI ;第五MOS管的栅极连接输入信号IFB2I ;误差放大器EA的第二偏置电流的一端接地,其另一端与第六MOS管的漏极相连;第六MOS管的栅极接外端输入信号VREF_LED ;误差放大器EA的第二级输入端分别与第五MOS管以及第六MOS管的漏极相连,并输出EA_0UT信号。
[0010]优选地,一种反馈驱动电路还包括,PffM时序控制模块以及数字编码模块;其中,所述数字编码模块,用于将输入的串行多Bit信号进行编码,并输出并行多Bit信号;所述PWM时序控制模块,用于接收PffM信号,对所述至少两个采样保持电路模块和通道LED电流驱动电路模块进行时序控制。
[0011]优选地,所述通道LED电流驱动电路模块,包括VREF_LED的产生电路、运算放大器、MOS管、电阻型6BUDAC电路、第六控制开关、第七控制开关;其中,VREF_LED的产生电路的输入端连接数模转换器DAC的最高比特DA〈5>,其输出端与运算放大器的正输入端相连;运算放大器的正输入端接VREF_LED,负输入端与电压反馈VFBx相连,其输出端与第六控制开关相连;第六控制开关的另一端与MOS管的栅极相连;M0S管的源极与第七控制开关的一端相连,第七控制开关的另一端与电压反馈VFBx相连,其漏极与LED电流输出端IFBx ;电阻型6BUDAC电路的输入端连接数模转换器DAC的DA〈5: 0>,输出端与电压反馈VFBx相连,其另一端接地。
[0012]优选地,所述电阻型6BUDAC包括与电源VDD直接相连的基本单元,接收D〈0>信号的第一支路、第二支路、第三支路、第四支路、第五支路和接收D〈5>信号的第六支路;其中,各个支路和基本单元的电阻的一端都与6BUDAC的输出端相连,另一端与控制开关的一端相连,控制开关的另一端接地;接收D〈0>信号的第一支路、第二支路、第三支路、第四支路、第五支路和接收D〈5>信号的第六支路分别是I个、2个、4个、8个、16个和16个与电源VDD直接相连的基本单元并联。
[0013]优选地,所述PffM时序控制模块,包括上升沿延时器和下降沿延时器;其中,PffM信号输入连接所述上升沿延时器和所述下降沿延时器的输入端;所述上升沿延时器输出PWMl信号;所述下降沿延时器输出PWM2信号。
[0014]优选地,所述VREF_LED的产生电路,包括第一恒流源,第一电阻、第二电阻、第三控制开关以及第四控制开关;其中,第一恒流源的电流源上端接电源VDD,下端与第一电阻和第三控制开关的一端相连;第一电阻的另一端与第二电阻以及第四控制开关的一端相连;第二电阻的另一端接地;第三控制开关的另一端和第四控制开关的另一端连接在一起,输出VREF_LED。第三控制开关是在DA〈5> = I的时候导通,其它时候断开;第四控制开关是在DA〈5> = O的时候导通,其它时候断开。
[0015]优选地,所述VREF_LED的产生电路包括第二恒流源、第三恒流源、第五控制开关以及基础电阻;其中,第二恒流源以及第三恒流源的一端接电源VDD ;第二恒流源的另一端与第五控制开关的一端相连;第三恒流源的另一端与第五控制开关的另一端以及基础电阻的一端相连,连接后输出VREF_LED ;基础电阻的另一端接地;第五控制开关在DA〈5> = I
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1