输出缓冲器的制造方法

文档序号:9455561阅读:1011来源:国知局
输出缓冲器的制造方法
【技术领域】
[0001]本发明涉及一种输出缓冲器,且特别涉及一种具有电平位移电路的输出缓冲器。
【背景技术】
[0002]随着科技的发展,许多消费型的电子装置出现在市场上,并且电子装置的功能不断的提升,以至于电子装置的电路复杂度随之增加。由于各个电路的电路设计不同,以至于各个电路所采用的电压电平可能不同。此时,输出缓冲器被配置于各个电路之间,以调整信号的电压电平,进而使各电路的信号可正常地被传送。其中,由于输出缓冲器的电路元件众多,以至于输出缓冲器可能输出电压被调整但波形失真的信号。因此,如何降低输出缓冲器所造成的波形失真,则成为设计输出缓冲器的一个重点。

【发明内容】

[0003]本发明提供一种输出缓冲器,可降低输出数据信号的失真度。
[0004]本发明的输出缓冲器,包括一输出级控制单元、一第一控制单元、一第二控制单元、一第一晶体管及一第二晶体管。输出级控制单元接收一输入数据信号以对应地提供一第一设定电压及第二设定电压。第一控制单元接收第一设定电压以提供一第一控制电压,其中第一控制电压的高电压电平的时间延迟小于第一控制电压的低电压电平的时间延迟。第二控制单元接收第二设定电压以提供一第二控制电压,其中第二控制电压的高电压电平的时间延迟大于第二控制电压的低电压电平的时间延迟,并且第一控制电压的低电压电平的时间延迟等于第二控制电压的高电压电平的时间延迟。第一晶体管的一第一端接收一外部电压源,第一晶体管的一控制端接收第一控制电压,第一晶体管的一第二端提供一输出数据信号。第二晶体管的一第一端耦接第一晶体管的第二端,第二晶体管的一控制端接收第二控制电压,第二晶体管的一第二端接收一接地电压。
[0005]基于上述,本发明实施例的输出缓冲器,由于第一晶体管的导通时间会受第一控制单元的影响而延后,第二晶体管的导通时间会受第二控制单元的影响而延后。并且,第一控制电压的低电压电平的时间延迟会等于第二控制电压的高电压电平的时间延迟。因此,可降低输出数据信号的波形失真。
[0006]为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合说明书附图作详细说明如下。
【附图说明】
[0007]图1为依据本发明一实施例的输出缓冲器的系统示意图。
[0008]图2是依据本发明的一实施例的输出缓冲器的电路示意图。
[0009]图3是依据本发明的一实施例的输出缓冲器的驱动波形示意图。
[0010]图4是依据本发明的一实施例的电平位移电路的电路示意图。
[0011]图5是依据本发明的一实施例的信号调整电路的电路示意图。
[0012]附图标记说明:
[0013]100:输出缓冲器
[0014]110:输出级控制单元
[0015]120:第一控制单元
[0016]130:第二控制单元
[0017]210:第一电平位移电路
[0018]220、240:信号调节电路
[0019]230:第二电平位移电路
[0020]400:电平位移电路
[0021]DATA:输入数据信号
[0022]DQ:输出数据信号
[0023]DTI?DT4:时间延迟
[0024]EDl ?ED2:下降沿
[0025]ERl ?ER4:上升沿
[0026]GND:接地电压
[0027]HIZ:高阻抗信号
[0028]Ml:第一晶体管
[0029]M2:第二晶体管
[0030]M3?M8:晶体管
[0031]NDl:与非门
[0032]NOT:反相器
[0033]NOTl:第一反相器
[0034]N0T2:第二反相器
[0035]N0T3:第三反相器
[0036]N0T4:第四反相器
[0037]NRl:或非门
[0038]TGl:第一传输门
[0039]TG2:第二传输门
[0040]VCLl:第一控制电压
[0041]VCL2:第二控制电压
[0042]VDD:外部电压源
[0043]VINT:内部电压源
[0044]VSl、VSlx:第一设定电压
[0045]VS2:第二设定电压
[0046]VSIl:第一反相设定电压
[0047]VSI2:第二反相设定电压
【具体实施方式】
[0048]图1为依据本发明一实施例的输出缓冲器的系统示意图。请参照图1,在本实施例中,输出缓冲器100包括输出级控制单元110、第一控制单元120、第二控制单元130、第一晶体管Ml及第二晶体管M2。其中第一晶体管Ml及第二晶体管M2可视为输出缓冲器100的输出级。
[0049]输出级控制单元110接收一输入数据信号DATA及高阻抗信号HIZ,以对应地提供第一设定电压VSl及第二设定电压VS2,换言之,输出级控制单元110会依据高阻抗信号HIZ及数据信号DATA决定第一设定电压VSl及第二设定电压VS2的电压电平。其中,第一设定电压VSl及第二设定电压VS2的预设电压电平彼此反相,并且输出级控制单元110输出第一设定电压VSl的上升回转率大于其下降回转率,输出级控制单元110输出第二设定电压VS2的上升回转率小于其下降回转率。
[0050]举例来说,当高阻抗信号HIZ为高电压电平时,表示输出级控制单元110为禁能状态,而第一设定电压VSl被设定为高电压电平(对应预设电压电平),第二设定电压VS2被设定为低电压电平(对应预设电压电平),此时数据信号DATA的电压电平可视为被忽略;当高阻抗信号HIZ为低电压电平且数据信号DATA为高电压电平时,第一设定电压VSl及第二设定电压VS2为低电压电平;当高阻抗信号HIZ为高电压电平且数据信号DATA为低电压电平时,第一设定电压VSl及第二设定电压VS2为高电压电平。
[0051 ] 第一控制单元120耦接电压电平单元110以接收第一设定电压VSl,以提供一第一控制电压VCLl,其中第一控制电压VCLl的高电压电平的时间延迟小于第一控制电压VCLl的低电压电平的时间延迟,亦即第一设定电压VSl切换至高电压电平与第一控制电压VCLl切至高电压电平之间的时间差小于第一设定电压VSl切换至低电压电平与第一控制电压VCLl切至低电压电平之间的时间差。
[0052]第二控制单元130接收第二设定电压VS2以提供第二控制电压VCL2,其第二控制电压VCL2的高电压电平的时间延迟大于第二控制电压VCL2的低电压电平的时间延迟,并且第一控制电压VCLl的低电压电平的时间延迟等于第二控制电压VCL2的高电压电平的时间延迟。
[0053]第一晶体管Ml例如是P型晶体管。并且,第一晶体管Ml的源极(对应第一端)接收外部电压源VDD,第一晶体管Ml的栅极(对应控制端)接收第一控制电压VCL1,第一晶体管Ml的漏极(对应第二端)提供输出数据信号DQ。第二晶体管M2例如是N型晶体管。并且,第二晶体管M2的漏极(对应第一端)耦接第一晶体管Ml的漏极,第二晶体管M2的栅极(对应控制端)接收第二控制电压VCL2,第二晶体管M2的源极(对应第二端)接收接地电压GND。
[0054]依据上述,由于第一控制电压VCLl的低电压电平的时间延迟等于第二控制电压VCL2的高电压电平的时间延迟,因此输出数据信号DQ的上升沿与下降沿的相位延迟会相同,以至于可降低输出数据信号DQ的波形失真。
[0055]图2是依据本发明的一实施例的输出缓冲器的电路示意图。请参照图1及图2,其中相同或相似元件使用相同或相似标号。在本实施例中,输出级控制单元I1例如包括第一反相器N0T1、与非门NDl及或非门NR1。第一反相器NOTl的输入端接收高阻抗信号HIZ。与非门NDl的第一输入端I禹接第一反相器NOTl的输出端,与非门NDl的第二输入端接收输入数据信号DATA,与非门NRl的输出端提供第一设定电压VSl。或非门NRl的第一输入端接收高阻抗信号HIZ,或非门NRl的第二输入端接收输入数据信号DATA,或非门NRl的输出端提供第二设定电压VS2。
[0056]第一控制单兀120例如包括第一传输门TG1、第一电平位移电路210、第二反相器N0T2及信号调节(redriver)电路220。第一传输门TGl的输入端接收第一设定电压VS1,第一传输门TGl的正控制端接收内部电压源VINT,第一传输门TGl的负控制端接收接地电压GND,用以传送第一设定电压VSl (亦即第一设定电压VSlx),其中内部电压源VINT例如低于外部电压源VDD。
[0057]第一电平位移电路210 I禹接第一传输门TGl的输出端以接收第一设定电压VSlx,且提供第一反相设定电压VSI1,其中第一电平位移电路210的上升回转率(slew rate)小于其下降回转率,亦即第一反相设定电压VSIl的电压上升速度小于其电压下降速度。
[0058]第二反相器N0T2的输入端耦接第一电平位移电路210的输出端以接收第一反相设定电压VSI1,第二反相器N0T2的输出端提供第一控制电压VCLl。信号调节电路220耦接第二反相器N0T2的输出端以接收第一控制电压VCLl,用以调整第一控制电压VCLl的信号品质后提供至第一晶体管Ml的栅极。
[0059]第二控制单元130例如包括第三反相器N0T3、第二电平位移电路230、第二传输门TG2及信号调节电路240。第三反相器N0T3的输入端接收第二设定电压VS2,第三反相器N0T3的输出端提供第二反相设定电压VSI2。第二电平位移电路230耦接第三反相器N0T3的输出端以接收第二反相设定电压VSI2,且提供第二控制电压VCL2,其中第二电平位移电路230的上升回转率大于其下降回转率,亦即第二控制电压VCL2的电压上升速度小于其电压下降速度。
[0060]第二传输门TG2的输入端耦接第二电平位移电路230,第二传输门TG2的正控制端接收外部电压源VDD,第二传输门TG2的负控制端接收接地电压GND,用以接收及传送第二控制电压VCL2。信号调节电路240耦接第二传输门TG2的输出端以接收第二控制电压VCL2,用以调整第二控制电压VCL2的信号品质后提供至第二晶体管M2的栅极。
[0061]图3是依据本发明的一实施例的输出缓冲器的驱动波形示意图。请参照图2及图3,其中相同或相似元件使用相同或相似标号。在本实施例中,当输入数据信号DATA由低电压电平改变至高电压电平,输出级控制单元110会控制第一设定电压VSl由高电压电
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1