一种功率放大器的功率控制电路的制作方法

文档序号:9550839阅读:677来源:国知局
一种功率放大器的功率控制电路的制作方法
【技术领域】
[0001]本申请涉及手机通信技术领域,尤其涉及一种功率放大器的功率控制电路。
【背景技术】
[0002]在GSM(GlobalSystem for Mobile Communicat1n,全球移动通信系统)系统中,为了降低干扰,需要在保证电平强度和信号质量的前提下,对基站收发信台BTS和移动台MS的功率放大器的功率进行控制。此外,对功率控制也可以延长手机的待机时间,并且在通话质量变差的情况下,能够适当提高手机的发射功率,从而保障通话质量。
[0003]目前,对功率放大器的功率控制方法分为电流控制和电压控制,电流控制技术又称为基极控制技术,为闭环控制,通过检测功率放大器输出级的电流来反映输出功率,通过在功率放大器输出级的电源上串联一个小sense电阻,sense电阻将电流信号转化为电压信号,控制电路通过检测sense电阻上的压降并与Vramp比较,比较输出的误差电压经过放大后通过调整功率放大器的偏置电压或电流来实现功率控制。电压控制技术又称为集电极控制技术,为开环控制,功率放大器的输出功率随电源电压增加而增加,控制器LD0(LowDropout Regulator,低压差线性稳压器)输出电压为功率放大器提供供电电源,LD0的输出电压随Vramp增加而增加,所以功率放大器的输出功率也随Vramp增加而增加。
[0004]然而,由于电流控制技术需要精确的sense采样电阻,导致芯片无法集成;而电压控制技术由于控制器LD0需要PM0S管供电,其尺寸很大,成本较高,并且在功率放大器工作时,LD0 PM0S管的电压降会降低整个功率放大器的效率。

【发明内容】

[0005]有鉴于此,本申请提供了一种功率放大器的功率控制电路,在实现功率放大器功率控制的基础上,避免由于使用sense采样电阻导致芯片无法集成,大PM0S管导致成本提高、降低功率放大器效率等问题的发生。
[0006]为了实现上述目的,本申请提供了以下技术方案:
[0007]—种功率放大器的功率控制电路,其特征在于,包括:
[0008]由第一放大管Ml、第二放大管M2、第一 P型M0S管MP1、第二 P型M0S管MP2、第一电阻R1、运算放大器A、第三P型M0S管MP3和驱动电路构成的电流控制环路;
[0009]由所述运算放大器A、所述第一电阻R1、所述第三P型M0S管MP3和H (s)网络电路构成的电压控制环路;
[0010]所述驱动电路的第一输入端为射频信号输入端,输出端同时与所述第一放大管Ml的输入端、第二放大管M2的输入端相连;
[0011]所述第一放大管Ml的接地端与所述第二放大管M2的接地端相连并接地,所述第一放大管Ml的输出端与所述第一 P型M0S管MP1的漏极相连,以及与所述第一 P型M0S管MP1和所述第二 P型M0S管MP2的共栅极一端相连;
[0012]所述第二放大管M2的输出端通过第三N型M0S管丽3与匹配网络的一端相连,所述匹配网络的另一端为射频输出端;
[0013]所述第三N型M0S管丽3与匹配网络相连的一端连接第一电感L1,所述第一电感L1的另一端并联一接地的第二电容C2,同时分别连接所述第一 P型M0S管MP1的源极、第二 P型M0S管MP2的源极、第三P型M0S管MP3的源极;
[0014]所述第二 P型M0S管MP2的漏极通过所述第一电阻R1接地,所述第二 P型M0S管MP2的漏极与所述第一电阻R1相连的一端,分别与所述运算放大器A的第二输入端、所述H(s)网络电路的一端相连;
[0015]所述运算放大器A的第一输入端接收基带控制电压Vramp,所述运算放大器A的输出端与所述第三P型M0S管MP3的栅极相连;
[0016]所述第三P型M0S管MP3的漏极分别与所述驱动电路的第二输入端、所述H(s)网络电路的另一端相连。
[0017]优选的,还包括:设置于所述第一放大管Ml的输出端与所述第一 P型M0S管MP1的栅极之间的第一滤波电路,包括:
[0018]—端与所述第一放大管Ml的输出端相连,另一端与所述第一 P型M0S管MP1的栅极相连的第二电阻R2;
[0019]所述第二电阻R2并联一接地的第一电容C1。
[0020]优选的,还包括:设置于所述第二 P型M0S管栅极与节点之间的第二滤波电路,包括:
[0021]—端与所述第二 P型M0S管MP2的栅极相连,另一端与所述节点相连的第三电阻;
[0022]所述第三电阻并联一接地的第三电容;
[0023]其中,所述节点为所述第一 P型M0S管MP1的漏极、栅极的公共连接点。
[0024]优选的,所述第一放大管Ml为第一 N型M0S管丽1,所述第二放大管M2为第二 N型 M0S 管 MN2,
[0025]所述第一 N型M0S管MN1的栅极作为所述第一放大管Ml的输入端,源极作为所述第一放大管Ml的接地端,漏极作为所述第一放大管Ml的输出端;
[0026]所述第二 N型M0S管MN2的栅极作为所述第二放大管M2的输入端,源极作为所述第二放大管M2的接地端,漏极作为所述第二放大管M2的输出端。
[0027]优选的,所述第一放大管Ml为第一 N型三极管Q1,所述第二放大管M2为第二 N型三极管Q2,
[0028]所述第一 N型三极管Q1的基极作为所述第一放大管Ml的输入端,发射极作为所述第一放大管Ml的接地端,集电极作为所述第一放大管Ml的输出端;
[0029]所述第二 N型三极管Q2的基极作为所述第二放大管M2的输入端,发射极作为所述第二放大管M2的接地端,集电极作为所述第二放大管M2的输出端。
[0030]优选的,所述驱动电路包括:前置驱动器和第一驱动器,其中,
[0031]所述前置驱动器的输入端作为所述驱动电路的第一输入端;
[0032]所述第一驱动器的第一输入端与所述前置驱动器的输出端相连,第二输入端作为所述驱动电路的第二输入端,输出端作为所述驱动电路的输出端。
[0033]优选的,所述驱动电路包括:第二驱动器和偏置电路,其中,
[0034]所述第二驱动器的输入端作为所述驱动电路的第一输入端,输出端通过第四电容与所述偏置电路的输出端相连后作为所述驱动电路的输出端;
[0035]所述偏置电路的输入端作为所述驱动电路的第二输入端。
[0036]由以上技术方案可知,本申请提供了一种由电流控制环路和电压控制环路构成的功率放大器的功率控制电路,其电压控制环路构成一个LD0电路,相对于传统电压控制技术来说不需要大的LD0,无需大PM0S管供电,降低了尺寸与成本,且不会影响功率放大器的效率;其电流控制环路不需使用精确的Sense采样电阻,有助于提高芯片集成。该功率控制电路综合电压控制技术和电流控制技术的优势,由于电压控制环路属于开环电路,稳定时间短,因此在输出电路刚开始工作且电流控制环路稳定前,由电压控制环路来控制功率放大器的输出功率,而后电压控制环路与电流控制环路共同控制功率放大器的输出功率,由于电流控制环路增益高,因此当电流控制环路稳定后,由电流控制环路控制功率放大器的输出功率,从而实现从输出电流开始工作至工作结束过程中对功率放大器输出功率的控制。
【附图说明】
[0037]为了更清楚地说明本发明实施例和现有技术中的技术方案,下面将对实施例和现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
[0038]图1为本申请实施例一提供的一种功率放大器的功率控制电路的原理图;
[0039]图2为本申请实施例二提供的一种功率放大器的功率控制电路的原理图;
[0040]图3为本申请实施例三提供的一种功率放大器的功率控制电路的原理图;
[0041]图4为本申请实施例四提供的一种功率放大器的功率控制电路的原理图。
【具体实施方式】
[0042]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0043]为保证在实现功率放大器功率控制的基础上,避免由于使用sense采样电阻导致芯片集成度降低,大PM0S管导致成本提高、降低功率放大器的效率等问题,本申请提供了一种功率放大器的功率控制电路,具体方案如下所述:
[0044]实施例一
[0045]本申请实施例一提供了一种功率放大器的功率控制电路
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1