一种隔直电路和一种开关电路的制作方法

文档序号:9790550阅读:1362来源:国知局
一种隔直电路和一种开关电路的制作方法
【技术领域】
[0001]本发明涉及集成电路技术领域,尤其涉及一种隔直电路和一种开关电路。
【背景技术】
[0002]传统的开关电路,比如天线开关电路,采用正负双电源电压来驱动控制开关,从而获得较好的高功率线性度。然而,负电源电压的产生电路结构较为复杂、功耗较大,同时产生噪声等干扰影响开关的性能。
[0003]随着电路技术的发展,开关电路可以仅采用正电源电压来驱动控制开关。图1示出了现有技术中仅采用正电源电压的开关电路的结构示意图。其驱动方式与利用正负双电源电压的开关电路类似,即高功率线性度保持不变,并且结构相对简单、功耗较低。如图1所示,该电路通过引进隔直电容使得在只有正电源电压的条件下仍然可以驱动开关。然而,隔直电容会带来较大程度的插入损耗退化。若想减小插入损耗的退化程度,隔直电容需要具有较大的电容值。图2示出了传统的双电源电压的开关电路中插入损耗和引入隔直电容的单电源电压的开关电路中插入损耗的对比曲线图。可以看到,引入隔直电容的电路中插入损耗存在退化现象,并且,隔直电容值越小,插入损耗退化程度越严重。现有技术中,为了避免较大程度的插入损耗,需要通过增大隔直电容的面积来增大电容值,从而导致电路面积变大,成本增加。

【发明内容】

[0004]本发明技术方案所解决的技术问题为:如何在保持高功率线性度不退化和结构简单的基础上,减小电路面积,并且降低插入损耗的退化程度。
[0005]为了解决上述技术问题,本发明技术方案提供了一种隔直电路,用于隔直直流偏置,所述隔直电路包括串联的第一 MOS管、第一电阻和第二电阻,以及与所述第一 MOS管并联的电容,所述第一 MOS管的栅极与所述第一电阻的第一端耦接,源极与所述隔直电路的输入端、所述电容的第一端耦接,漏极和所述电容的第二端耦接至所述隔直电路的输出端,所述第二电阻的第一端与所述第一 MOS管的衬底端耦接,第二端接地,所述第一电阻的第二端耦接至第一控制信号,当所述第一控制信号为电源信号时,所述第一 MOS管处于导通状态。
[0006]可选地,当所述第一控制信号为接地信号时,所述第一MOS管处于断开状态。
[0007]可选地,所述隔直电路还包括:第三电阻以及串联的第二 MOS管、第四电阻和第五电阻,所述第二 MOS管的栅极与所述第四电阻的第一端耦接,源极与所述第一 MOS管的漏极耦接,漏极与所述隔直电路的输出端耦接,所述第五电阻的第一端与所述第二 MOS管的衬底端耦接,第二端接地,所述第四电阻的第二端耦接至所述第一控制信号,所述第三电阻的第一端耦接至所述第二MOS管的源极,第二端耦接至第二控制信号,当所述第一MOS管和所述第二 MOS管处于导通状态时,所述第二控制信号为接地信号。
[0008]可选地,当所述第一控制信号为接地信号、所述第二控制信号为电源信号时,所述第一 MOS管和所述第二 MOS管处于断开状态。
[0009]可选地,所述电容的电容值与所述第一MOS管的关断电容值的比值大于8。
[0010]可选地,所述电容的电容值与所述第二MOS管的关断电容值的比值大于8。
[0011]可选地,所述MOS管是NMOS管。
[0012]本发明技术方案还提供了一种开关电路,包括:两个所述隔直电路;以及开关器件电路,所述开关器件电路的输入端与第一所述隔直电路的输出端耦接,所述开关器件电路的输出端与第二所述隔直电路的输出端耦接。
[0013]可选地,所述开关器件电路包括至少一个开关单元,所述开关单元包括第六电阻、第七电阻以及串联的第三MOS管、第八电阻和第九电阻,所述第三MOS管的栅极与所述第八电阻的第一端耦接,源极与所述第六电阻的第一端耦接,漏极与所述第七电阻的第一端耦接,衬底端与所述第九电阻的第一端耦接,所述第六电阻的第二端和所述第七电阻的第二端耦接至第二控制信号,所述第八电阻的第二端耦接至所述第一控制信号,所述第九电阻的第二端接地,其中,与第一所述隔直电路相邻的开关单元中的所述第六电阻的第一端还与所述开关器件电路的输入端耦接,与第二所述隔直电路相邻的开关单元中的所述第七电阻的第一端还与所述开关器件电路的输出端耦接。
[0014]可选地,所述开关器件电路包括多个开关单元,相邻的两个开关单元中,前一个开关单元的第七电阻与后一个开关单元的第六电阻共用一个电阻。
[0015]可选地,所述隔直电路还包括:第三电阻以及串联的第二 MOS管、第四电阻和第五电阻,所述第二 MOS管的栅极与所述第四电阻的第一端耦接,源极与所述第一 MOS管的漏极耦接,漏极与所述隔直电路的输出端耦接,所述第五电阻的第一端与所述第二 MOS管的衬底端耦接,第二端接地,所述第四电阻的第二端耦接至所述第一控制信号,所述第三电阻的第一端耦接至所述第二MOS管的源极,第二端耦接至第二控制信号,当所述第一MOS管和所述第二 MOS管处于导通状态时,所述第二控制信号为接地信号。
[0016]可选地,当所述第一控制信号为接地信号、所述第二控制信号为电源信号时,所述第一 MOS管和所述第二 MOS管处于断开状态。
[0017]本发明技术方案至少包括以下技术效果。
[0018]本发明实施例提供的隔直电路,通过将第一MOS管与电容并联,降低隔直电路导通阻抗,减小了电路插入损耗的退化程度。并且所述电容不需要具有较大的电容值,从而减小了电容面积,相应地减小了隔直电路的面积。
[0019]进一步地,所述隔直电路将至少两个MOS管串联后再与所述电容并联,增加了断开状态时MOS管的关断电阻值,并减小了关断电容值,从而改善MOS管的源漏电压,提高MOS管的线性度。
[0020]相应地,本发明实施例提供的开关电路也有上述优点。在功耗低、结构简单的基础上,降低了插入损耗的退化程度,减小了电容面积,相应地减小了隔直电路的面积,并且谐波线性度几乎没有退化。
【附图说明】
[0021 ]图1为现有技术提供的一种开关电路的结构不意图;
[0022]图2为现有的双电源电压的开关电路的插入损耗和现有的单电源电压的开关电路的插入损耗的对比示意图;
[0023]图3为本发明一实施例提供的一种隔直电路的结构示意图;
[0024]图4为本发明一实施例提供的一种开关电路的结构示意图;
[0025]图5为本发明另一实施例提供的一种隔直电路的结构示意图;
[0026]图6为本发明另一实施例提供的一种开关电路的结构示意图;
[0027]图7为现有的双电源电压开关电路的插入损耗和图6所示的开关电路的插入损耗的对比示意图;
[0028]图8为现有的双电源电压开关电路的谐波功率和图6所示的开关电路的谐波功率的对比示意图。
【具体实施方式】
[0029]由【背景技术】可知,现有技术的单电源电压开关电路中插入损耗退化程度较严重,电路面积较大。
[0030]本发明的发明人研究了现有技术的单电源电压开关电路,发现其中的隔直电容会带来较大程度的插入损耗退化,为了减小插入损耗的退化程度,需增大隔直电容的面积,从而导致电路面积增大。
[0031]本发明实施例提出了一种隔直电路,采用MOS管与电容并联来隔直直流偏置,与只采用电容的方案相比,降低了隔直电容的电容值及面积。
[0032]为了使本发明的目的、特征和效果能够更加明显易懂,下面结合附图对本发明的【具体实施方式】做详细说明。
[0033]需要说明的是,提供这些附图的目的是有助于理解本发明的实施例,而不应解释为对本发明的不当的限制。为了更清楚起见,图中所示尺寸并未按比例绘制,可能会做放大、缩小或其他改变。在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以采用其他不同于在此描述的其他方式来实施,因此本发明不受下面公开的具体实施例的限制。
[0034]本发明一
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1