一种低噪声放大器的制造方法

文档序号:10538297阅读:462来源:国知局
一种低噪声放大器的制造方法
【专利摘要】本发明公开了一种低噪声放大器,包括:匹配放大级电路,包括第一晶体管、第二晶体管、第一输出节点及第二输出节点;第一晶体管的源级耦合至天线阻抗,其漏极耦合至第一输出节点;第二晶体管的栅极耦合至第一晶体管的源级,其漏极耦合至第二输出节点;增益提升级电路,包括第一对晶体管及耦合至第一对晶体管的第二对晶体管;第一对晶体管分别耦合至第一输出节点及第二输出节点。该发明的有益效果为:实现宽带阻抗匹配的同时确保了第一级噪声的最小化,从而提升整体LNA的噪声性能,实现差分端的输出阻抗平衡,消除了增益提升带来的非线性。
【专利说明】
一种低噪声放大器
技术领域
[0001] 本发明涉及无线通信收发器技术领域,尤其涉及一种低噪声放大器。
【背景技术】
[0002] 随着技术的发展,集成无线通信芯片被大量应用于作战系统、大规模应急通信系 统、导航定位、物联网、传感器网络、数字电视广播、公共安全、智能楼宇家居、无线电台、移 动终端、玩具电子等多个行业,相应也衍生出了多样的通信协议标准。为了顺应市场的需 求,当前无线通信领域最热门的研究就是设计一款兼容多协议的收发器芯片,以满足用户 日益增长的语音、视频、数据浏览等需求,这就要求作为无线通信收发器信号处理的第一级 放大器(低噪声放大器,英文简写LNA)需要兼具有宽带、高增益、高线性度、低噪声、阻抗匹 配等特性指标。同时,为使信号更好的处理,要求LNA可以输出差分信号。
[0003] LNA是芯片与天线相连的第一级,它起到了对天线信号进行放大的作用。在这个过 程中,通信频带内的有用信号被低噪声放大器放大,而由无线空间信道产生的噪声被放大 器的增益抑制,同时放大器本身附加的噪声非常小,使得有用信号被放大的同时并不影响 其质量。无线空间信道传来的各类干扰将产生信号交调量,这部分干扰将由放大器良好的 线性性能抑制。
[0004] 从结构上来看,目前市场上的LNA主要分为两类:一类是差分输入差分输出型的 LNA,这种结构在与天线进行匹配时,需要外接一个单端转差分的变压器,变相提升了成本; 另一类是单端输入、差分输出的LNA,这种LNA需要不需要外置的变压器,同时采用噪声消除 的结构可以消除输入端的一个晶体管的噪声(主要噪声来源),但是这种结构往往存在输出 阻抗差分端不平衡的问题。
[0005] 从匹配方式看,目前市场上的LNA主要分为以下两类:一类是采用片外电感电容进 行阻抗匹配,但这种方案增加了片外无源器件,且往往使LNA的工作在窄带,应用于单频点 的无线通信;另一类是利用晶体管的源极输入阻抗特性,形成共栅极管匹配,这种匹配可以 在数GHz的频带内达到良好的效果,但由于对晶体管的跨导要求严格,极大的限制了 LNA的 增益性能。

【发明内容】

[0006] 本发明要解决的技术问题在于,针对【背景技术】中LNA的阻抗匹配、低噪声、高线性 度、阻抗平衡、高增益等特性间的折中难题,提供一种低噪声放大器。
[0007] 本发明解决其技术问题所采用的技术方案是:构造一种低噪声放大器,包括:
[0008] 匹配放大级电路,包括输入节点、第一晶体管、第二晶体管、第一输出节点及第二 输出节点;所述第一晶体管的源级耦合至所述输入节点,其漏极耦合至所述第一输出节点, 以将所述输入节点处的噪声电流转换为所述第一输出节点的第一噪声电压;所述第二晶体 管的栅极耦合至所述第一晶体管的源级,其漏极耦合至所述第二输出节点,以将所述输入 节点处的噪声电流转换为所述第二输出节点的第二噪声电压;通过所述第二噪声电压与所 述第一噪声电压求和以消去第一晶体管的噪声;以及
[0009] 增益提升级电路,包括第一对晶体管及耦合至所述第一对晶体管的第二对晶体 管;所述第一对晶体管分别耦合至所述第一输出节点及所述第二输出节点,通过设定所述 第一对晶体管与所述第二对晶体管的电流极性以抑制所述第二晶体管的噪声。
[0010] 在本发明所述的低噪声放大器中,所述第一对晶体管包括:
[0011] 第三晶体管,其栅极耦合至所述第一输出节点;以及
[0012] 第四晶体管,其栅极耦合至所述第二输出节点。
[0013] 在本发明所述的低噪声放大器中,所述第二对晶体管包括:
[0014]第五晶体管,其栅极耦合至所述第三晶体管的栅极,所述第五晶体管的跨导的二 阶导数与所述第三晶体管的跨导的二阶导数符号相反;以及
[0015] 第六晶体管,其栅极耦合至所述第四晶体管的栅极,所述第六晶体管的跨导的二 阶导数与所述第四晶体管的跨导的二阶导数符号相反。
[0016] 在本发明所述的低噪声放大器中,所述增益提升级电路还包括第一电容及第二电 容;所述第一电容耦合至所述第三晶体管的栅极与所述第五晶体管的栅极之间,所述第二 电容耦合至所述第四晶体管的栅极与所述第六晶体管的栅极之间。
[0017] 在本发明所述的低噪声放大器中,所述增益提升级电路还包括第一电阻及第二电 阻;所述第一电阻耦合至所述第三晶体管的漏极,所述第二电阻耦合至所述第四晶体管的 漏极。
[0018] 在本发明所述的低噪声放大器中,所述第一晶体管为共栅晶体管,所述第二晶体 管为共源晶体管。
[0019] 在本发明所述的低噪声放大器中,所述匹配放大级电路还包括:
[0020] 共栅电阻,其耦合至所述第一晶体管的漏极;以及
[0021] 共源电阻,其耦合至所述第二晶体管的漏极。
[0022] 在本发明所述的低噪声放大器中,所述匹配放大级电路还包括输入电容,所述输 入电容耦合至所述第一晶体管的源级及所述第二晶体管的栅极之间。
[0023] 在本发明所述的低噪声放大器中,所述匹配放大级电路还包括片外电感,所述片 外电感耦合至所述第一晶体管的源级。
[0024] 上述公开的一种低噪声放大器具有以下有益效果:通过在靠前级的匹配放大级采 用噪声消除结构,在实现宽带阻抗匹配的同时确保了第一级噪声的最小化,从而提升整体 LNA的噪声性能;在靠后级的增益提升级,采用了多晶体管复用结构,由于其是一种对称性 结构,其差分端的输出阻抗是平衡的。这种结构在提升整体增益的同时,消除了增益提升带 来的非线性。与此同时,由于弱反型的晶体管处于LNA的后一级,其引入的噪声是可以忽略 不计的。从整体上看,这样的技术方案有效的提升了LNA电路的噪声性能、增益性能,同时并 没有恶化其线性性能。
【附图说明】
[0025] 图1为本发明提供的一种低噪声放大器的功能框图;
[0026] 图2为本发明提供的一种低噪声放大器的结构示意图;
[0027]图3为本发明提供的g%的消除原理示意图。
【具体实施方式】
[0028] 为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对 本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不 用于限定本发明。
[0029] 本发明提供的本发明提供了一种组合了噪声消除技术与多场效应复用技术 (Multi-gated Transistor,MGTR)的LNA,在一种噪声消除结构的后级采用了MGTR形式的缓 冲器,解决了 LNA的阻抗匹配、低噪声、高线性度、阻抗平衡、高增益等特性间的折中难题。参 见图1,图1为本发明提供的一种低噪声放大器的功能框图。该低噪声放大器包括两级,分别 是匹配放大级与增益提升级。其中,匹配放大级采用了共栅输入匹配与噪声消除结构,实现 了 LNA的宽带匹配、单端到差分的转换与极低噪声性能。其引入的输出阻抗不平衡的问题由 第二级增益提升级解决,同时增益提升级提供正的增益,使整体LNA增益得到提升,解决了 匹配放大级因共栅匹配带来的增益低的问题。再者,在增益提升级采用了两个工作在弱反 型区的NM0S晶体管,他们提升的三阶非线性电流极性与该级的放大晶体管相反,互相抵消, 从而消除放大晶体管带来的非线性问题,因此该级同时提供了增益与优良的线性性能。
[0030] 参见图2,图2为本发明提供的一种低噪声放大器100的结构示意图,该低噪声放大 器100包括匹配放大级电路1及增益提升级电路2。
[0031] 一、匹配放大级电路1
[0032] 匹配放大级电路1包括输入节点10、第一晶体管11、第二晶体管12、第一输出节点 13及第二输出节点14;所述第一晶体管11的源级耦合至所述输入节点10(即天线阻抗),其 漏极耦合至所述第一输出节点13,以将所述输入节点10处的噪声电流转换为所述第一输出 节点13的第一噪声电压;所述第二晶体管12的栅极耦合至所述第一晶体管11的源级,其漏 极耦合至所述第二输出节点14,以将所述输入节点10处的噪声电流转换为所述第二输出节 点14的第二噪声电压;通过所述第二噪声电压与所述第一噪声电压形成差分信号以消去第 一晶体管11的噪声;具体的,所述第一晶体管11为共栅晶体管(Ml),所述第二晶体管12为共 源晶体管(M2)。所述匹配放大级电路1还包括输入电容17、片外电感18、共栅电阻15(R CC)及 共源电阻16(RCS)。共栅电阻15耦合至所述第一晶体管11的漏极;共源电阻16耦合至所述第 二晶体管12的漏极。所述输入电容17耦合至所述第一晶体管11的源级及所述第二晶体管12 的栅极之间。所述片外电感18耦合至所述第一晶体管11的源级。
[0033]匹配放大级电路1中的参数如下:
[0034] iin:由天线信号等效的输入小信号电流;
[0035] gm,cG:输入共栅晶体管Ml的跨导;
[0036] gm,CS:输入共源晶体管M2的跨导;
[0037] Vn,in:由Ml产生的噪声电压在其源极的等效;
[0038] Vn,CG:Ml在输出端(漏极)的等效噪声电压;
[0039] Vn, cs: M2在输出端(漏极)的等效噪声电压;
[0040] Αν,α;:Μ1对信号的放大增益;
[0041 ] Av,(;s:M2对信号的放大增益。
[0042]匹配放大级由共栅输入晶体管Ml与共源输入晶体管M2组合而成。共栅输入晶体管 的输入阻抗可视为其跨导的倒数,即l/gm,cc,视天线阻抗为Rs,则只需二者相等,就可以在相 当宽的频率范围内实现阻抗匹配,即
[0043]
[0044]其单端信号转为差分信号的原理如下:首先,对于从天线阻抗Rs输入到Ml的源极 的信号,可认为该信号是一个小信号电流iin,该小信号电流将经过Ml,在Ml的负载RCG上流 过,根据基尔霍夫电流定律,对于输入小信号电流计算为:
[0045]
(1)
[0046] 这意味着共栅晶体管Ml的输入阻抗可以表示为:
[0047]
(2)
[0048] 从(2)式可以得出,Ml所提供的增益Av,cg为Av,cG = gm,cG · Rcg。而对于M2,其是标准 的共源输入放大晶体管,因此其增益等于跨导与负载的相乘,同时对信号的相位产生反转, 即为Av,Cs = -gm,cs · Res。综合起来,则有:
[0049] Av, CG - - Αν, Cs - gm, CG * RcG - gm, Cs * Res (3)
[0050] 从(3)式可以看到,对于同一个天线信号,Ml与M2对其的放大增益大小相同,但极 性相反,因此在Ml与M2的漏输出就形成了幅度相同而相位相差180°的差分信号,从而完成 了单端信号至差分信号的转变过程。
[0051] 其低噪声原理是利用共源晶体管M2将Ml源端的噪声Vn放大,产生与Ml漏端也就是 Rcg处相位相同且幅度相同的噪声,从而在输出的差分信号中,这个噪声可以互相抵消,这 样,从整体上看,Ml产生的噪声就被消除了。由于Ml是处于第一级的晶体管,对信号有放大 作用,因此这部分噪声被消除将极大的有利于LNA的低噪声设计。这个过程需要满足一些条 件,首先,由Ml产生的噪声电流从R CC流至天线端的Rs,这个噪声电流将在Ml的源极和漏极分 别产生噪声电压
[0052]
[0053]
[0054] 同时,Vn, in经由M2的栅极被放大,根据式(3),这个噪声电压被放大为:
[0055] Vn,cs = Vn,in · Av,cs = a · in · Rs · (_gm,cs · Res) (4)
[0056] 由式(2)、(3),式(4)可以被换算为:
[0057] Vn,cs = -a · in · RcG = Vn,CG (5)
[0058] 可以看到,在Ml与M2的漏端,由Ml产生的噪声电压是同相位且幅度一至的。由于差 分信号是两端信号相减得来,因此在差分信号传输中,这个噪声在相减的过程中由于相位 幅度一至而被抵消了,从而Ml的噪声被完全消除。值得注意的是,由于Ml与M2是处在第一级 的放大晶体管,它们的噪声对LNA而言影响是最大的,消除掉Ml的噪声会使LNA的噪声性能 得到极大的优化。
[0059] 另一方面,M2的噪声并不能通过这个结构来消除,但由于阻抗匹配的工作主要由 Ml完成,因此M2的尺寸并不一定需要其保持特定的跨导,所以可以通过加大M2的尺寸(即提 高了跨导)来抑制M2的噪声。为了满足(3)式,相应需要减小M2的负载电阻RCS,这样造成了匹 配放大级的输出阻抗不平衡,这个问题由第二级增益提升级解决。
[0060] 二、增益提升级电路2
[0061] 增益提升级电路2包括第一对晶体管21及耦合至所述第一对晶体管21的第二对晶 体管22;所述第一对晶体管21分别耦合至所述第一输出节点13及所述第二输出节点14,通 过设定所述第一对晶体管21与所述第二对晶体管22的电流极性以抑制所述第二晶体管12 的噪声。具体的,所述第一对晶体管21包括第三晶体管211 (M3)及第四晶体管212 (M4)。第三 晶体管211的栅极耦合至所述第一输出节点13;第四晶体管212的栅极耦合至所述第二输出 节点14。所述第二对晶体管22包括第五晶体管221(M5)及第六晶体管222(M6)。第五晶体管 221的栅极耦合至所述第三晶体管211的栅极,所述第五晶体管221的跨导的二阶导数与所 述第三晶体管211的跨导的二阶导数符号相反;第六晶体管222的栅极耦合至所述第四晶体 管212的栅极,所述第六晶体管222的跨导的二阶导数与所述第四晶体管212的跨导的二阶 导数符号相反。所述增益提升级电路2还包括第一电阻25(Rout)、第二电阻26(Rout)、第一 电容23及第二电容24;所述第一电容23耦合至所述第三晶体管211的栅极与所述第五晶体 管221的栅极之间,所述第二电容24耦合至所述第四晶体管212的栅极与所述第六晶体管 222的栅极之间。所述第一电阻25耦合至所述第三晶体管211的漏极,所述第二电阻26耦合 至所述第四晶体管212的漏极。
[0062]增益提升级电路2中的参数如下:
[0063] gm:晶体管的跨导;
[0064] g%:晶体管跨导的二阶导数。
[0065] IIP3: Input Third Intercept Point输入三阶交调点,表征电路线性性能,越大 越好。
[0066]在匹配放大级,虽然图2中的M2可以改变尺寸提升跨导来抑制噪声,但其增益由于 要保持与Ml大小一致,因此仍受到Ml的限制。而Ml为了实现阻抗匹配需要满足
[0067]
[0068] 也就限制了其跨导gm,〇;的值,从而对增益有很大的限制。如果过于通过提升其负 载电阻R CC来寻求增益的提升,则又会因为电源电压的限制导致输出动态范围下降,甚至导 致Ml因漏端电压不足难以正常工作。因此,在匹配放大级是难以做到高增益性能的。
[0069] 本技术在增益提升级寻求了增益的提升,同时解决了匹配放大级输出阻抗不平衡 的问题。而不同于一般的技术,在增益提升时带来严重的非线性问题,本发明在增益提升级 引入了多晶体管复用技术(MGTR),使用额外的弱反型晶体管消除放大晶体管的非线性电 流,从而去除因增益提升带来的非线性问题。
[0070] M3及M4为工作在饱和区的放大晶体管,而M5与M6为工作在弱反型区的附加晶体管 (对信号放大功能微弱)。对于一个晶体管而言,其三阶交调点ΠΡ 3的计算为:
[0071]
(6)
[0072] 从式(6)可以看出,为了使ΙΙΡ3尽可能取得最大值,晶体管的二阶导数跨导g〃m需要 接近于0。然而,对于一个工作在饱和区(从而取得优良的放大效果)的晶体管而言,其g%为 负值,从而产生三阶非线性,导致IIP3指标下降。与工作在饱和区的晶体管不同的是,工作 在弱反型区的晶体管的g%为正值。在本发明所使用的增益提升级中,通过引入工作于弱反 型区的M5及M6,提供了正向的g〃 m,与放大晶体管M3及M4的负向g〃m互相抵消,消除了三阶非 线性,使得式(6)根式内的分母趋近于0,极大的提升了 IIP3的指标水平,其原理如图3所示。 [0073]如图3所示,对M3~M6进行输入电压扫描,测量其在不同输入电压情况下的二阶导 数跨导g%。图中显示,工作在饱和区的放大晶体管M3及M4的g〃 m为负值,而工作在弱反型区 的晶体管M5及M6则产生了一个正值的g%,二者共同作用后,组合起来的等效g〃 m在小信号范 围内贴近于〇(图中靠近正中间部分的曲线),由此,根据式(6),本结构可以提升极大的IIP3 值。本结构同时解决了增益设计的难题,由于M3及M4工作于饱和区,起到信号的放大作用, 其对信号的增益为:
[0074] Av=-gm · Rout (7)
[0075] 这个增益可以有效的弥补前面的匹配放大级因共栅匹配结构而产生的增益限制 的问题。
[0076] 综上所述,本技术方案创造性地结合了噪声消除结构与多晶体管复用结构的优 势。因为在射频无线通信模块中,存在这样的定律:1、越是靠前级的模块,其噪声对整体通 信链路影响越大,而对链路的线性性能影响程度越小;2、越是靠后级的模块,其线性性能对 整体通信链路影响越大,而对链路的噪声性能影响程度越小;3、增益的提升带来噪声性能 的优化与线性性能的恶化。所以在靠前级的匹配放大级,采用噪声消除结构,在实现宽带阻 抗匹配的同时确保了第一级噪声的最小化,从而提升整体LNA的噪声性能;在靠后级的增益 提升级,采用了多晶体管复用结构,由于其是一种对称性结构,其差分端的输出阻抗是平衡 的。这种结构在提升整体增益的同时,消除了增益提升带来的非线性。与此同时,由于弱反 型的晶体管处于LNA的后一级,其引入的噪声是可以忽略不计的。从整体上看,这样的技术 方案有效的提升了 LNA电路的噪声性能、增益性能,同时并没有恶化其线性性能。
[0077] 总而言之,本技术方案同时解决了 LNA电路的阻抗匹配、阻抗平衡、噪声性能、增益 性能、线性性能的设计难题。
[0078] 针对【背景技术】中提出的现有技术在提升LNA的线性性能时采用低增益设计或者如 技术方案一中的补偿性设计。但由于该技术方案在第一级就引入了两个工作在弱反型区的 PM0S晶体管,它们产生的噪声将对LNA产生巨大的影响。
[0079] 针对【背景技术】中提出的现有技术在提升LNA的噪声性能时采用噪声消除技术。这 种技术同时可以实现宽带匹配,但其负面影响是增益设计受到天线阻抗的牵制,导致LNA很 难达到较高的增益,而且为了达到输出差分阻抗平衡,必须引入缓冲级。如果在缓冲级添加 增益,则会因为该级处于靠后级,产生大量非线性的影响。而如果在缓冲级使用无增益或负 增益的结构,则无助于提升本来就不高的电路增益。
[0080] 本方案在LNA的第一级采用现有技术中声消除技术类似的结构,确保对噪声影响 最大的第一级能拥有最小的噪声,同时实现了宽带匹配。而在LNA的第二级,引入多晶体管 复用结构,同时实现了输出阻抗平衡、高增益、高线性度等性能,同时引入的晶体管的噪声 由于处在第二级,对整体噪声影响可以忽略。
[0081] 本文提供了实施例的各种操作。在一个实施例中,所述的一个或多个操作可以构 成一个或多个计算机可读介质上存储的计算机可读指令,其在被电子设备执行时将使得计 算设备执行所述操作。描述一些或所有操作的顺序不应当被解释为暗示这些操作必需是顺 序相关的。本领域技术人员将理解具有本说明书的益处的可替代的排序。而且,应当理解, 不是所有操作必需在本文所提供的每个实施例中存在。
[0082] 而且,本文所使用的词语"优选的"意指用作实例、示例或例证。本文描述为"优选 的"任意方面或设计不必被解释为比其他方面或设计更有利。相反,词语"优选的"的使用旨 在以具体方式提出概念。如本申请中所使用的术语"或"旨在意指包含的"或"而非排除的 "或"。即,除非另外指定或从上下文中清楚,"X使用A或B"意指自然包括排列的任意一个。 即,如果X使用A;X使用B;或X使用A和B二者,则"X使用A或B"在前述任一示例中得到满足。
[0083] 而且,尽管已经相对于一个或多个实现方式示出并描述了本公开,但是本领域技 术人员基于对本说明书和附图的阅读和理解将会想到等价变型和修改。本公开包括所有这 样的修改和变型,并且仅由所附权利要求的范围限制。特别地关于由上述组件(例如元件、 资源等)执行的各种功能,用于描述这样的组件的术语旨在对应于执行所述组件的指定功 能(例如其在功能上是等价的)的任意组件(除非另外指示),即使在结构上与执行本文所示 的本公开的示范性实现方式中的功能的公开结构不等同。此外,尽管本公开的特定特征已 经相对于若干实现方式中的仅一个被公开,但是这种特征可以与如可以对给定或特定应用 而言是期望和有利的其他实现方式的一个或多个其他特征组合。而且,就术语"包括"、"具 有"、"含有"或其变形被用在【具体实施方式】或权利要求中而言,这样的术语旨在以与术语 "包含"相似的方式包括。
[0084] 本发明实施例中的各功能单元可以集成在一个处理模块中,也可以是各个单元单 独物理存在,也可以两个或两个以上单元集成在一个模块中。上述集成的模块既可以采用 硬件的形式实现,也可以采用软件功能模块的形式实现。所述集成的模块如果以软件功能 模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介 质中。上述提到的存储介质可以是只读存储器,磁盘或光盘等。上述的各装置或系统,可以 执行相应方法实施例中的方法。
[0085] 综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限 制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润 饰,因此本发明的保护范围以权利要求界定的范围为准。
【主权项】
1. 一种低噪声放大器,其特征在于,包括: 匹配放大级电路,包括输入节点、第一晶体管、第二晶体管、第一输出节点及第二输出 节点;所述第一晶体管的源级耦合至所述输入节点,其漏极耦合至所述第一输出节点,以将 所述输入节点处的噪声电流转换为所述第一输出节点的第一噪声电压;所述第二晶体管的 栅极耦合至所述第一晶体管的源级,其漏极耦合至所述第二输出节点,以将所述输入节点 处的噪声电流转换为所述第二输出节点的第二噪声电压;通过所述第二噪声电压与所述第 一噪声电压求和以消去第一晶体管的噪声;以及 增益提升级电路,包括第一对晶体管及耦合至所述第一对晶体管的第二对晶体管;所 述第一对晶体管分别耦合至所述第一输出节点及所述第二输出节点,通过设定所述第一对 晶体管与所述第二对晶体管的电流极性以抑制所述第二晶体管的噪声。2. 根据权利要求1所述的低噪声放大器,其特征在于,所述第一对晶体管包括: 第三晶体管,其栅极耦合至所述第一输出节点;以及 第四晶体管,其栅极耦合至所述第二输出节点。3. 根据权利要求2所述的低噪声放大器,其特征在于,所述第二对晶体管包括: 第五晶体管,其栅极耦合至所述第三晶体管的栅极,所述第五晶体管的跨导的二阶导 数与所述第三晶体管的跨导的二阶导数符号相反;以及 第六晶体管,其栅极耦合至所述第四晶体管的栅极,所述第六晶体管的跨导的二阶导 数与所述第四晶体管的跨导的二阶导数符号相反。4. 根据权利要求3所述的低噪声放大器,其特征在于,所述增益提升级电路还包括第一 电容及第二电容;所述第一电容耦合至所述第三晶体管的栅极与所述第五晶体管的栅极之 间,所述第二电容耦合至所述第四晶体管的栅极与所述第六晶体管的栅极之间。5. 根据权利要求3所述的低噪声放大器,其特征在于,所述增益提升级电路还包括第一 电阻及第二电阻;所述第一电阻耦合至所述第三晶体管的漏极,所述第二电阻耦合至所述 第四晶体管的漏极。6. 根据权利要求1所述的低噪声放大器,其特征在于,所述第一晶体管为共栅晶体管, 所述第二晶体管为共源晶体管。7. 根据权利要求1或6所述的低噪声放大器,其特征在于,所述匹配放大级电路还包括: 共栅电阻,其耦合至所述第一晶体管的漏极;以及 共源电阻,其耦合至所述第二晶体管的漏极。8. 根据权利要求1所述的低噪声放大器,其特征在于,所述匹配放大级电路还包括输入 电容,所述输入电容耦合至所述第一晶体管的源级及所述第二晶体管的栅极之间。9. 根据权利要求1所述的低噪声放大器,其特征在于,所述匹配放大级电路还包括片外 电感,所述片外电感耦合至所述第一晶体管的源级。
【文档编号】H03G3/30GK105897184SQ201610192381
【公开日】2016年8月24日
【申请日】2016年3月30日
【发明人】张科峰, 刘览琦
【申请人】武汉芯泰科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1