一种数据同步采样的锁相环电路的制作方法

文档序号:8684078阅读:385来源:国知局
一种数据同步采样的锁相环电路的制作方法
【技术领域】
[0001]本实用新型属于数据采样技术领域,涉及一种数据同步采样的锁相环电路。
【背景技术】
[0002]随着电力电子整流设备、电气化铁路、电弧炉、以及其他非线性设备大量涌入电力系统,使得电力系统的电能质量问题日益严重。只有对电网的电能质量做出实时可靠的监测与分析,才能制定有效的措施来改善电网电能质量问题。
[0003]目前智能配电终端在实际的测量中所处理的信号都是经过采样和A/D转换得到的有限长数字序列,时域的截断会造成频域的展宽,使频谱发生泄漏;很难做到同步采样,易产生栅栏效应误差;很难做到整数次周期截断,易使频谱发生泄漏。
[0004]基于上述三个原因,迫切需要一种数据同步采样的锁相环电路,提高智能配电终端的各项参数精度。
【实用新型内容】
[0005]本实用新型的目的是提供一种数据同步采样的锁相环电路,解决了现有技术中存在的问题。
[0006]本实用新型解决上述技术问题的技术方案如下:一种数据同步采样的锁相环电路,包括:
[0007]输入接口、第一分频电路、锁相环电路、第二分频电路、输出接口 ;
[0008]所述输入接口用于接收待检测信号,并将所述待检测信号传送至所述第一分频电路的输入端连接;
[0009]所述第一分频电路的输出端连接所述锁相环电路的信号输入端;
[0010]所述锁相环电路的压控振荡器输出端连接所述第二分频电路的输入端;
[0011]所述第二分频电路的输出端连接所述锁相环电路的比较信号输入端;
[0012]所述锁相环电路的压控振荡器输出端连接所述输出接口。
[0013]在上述技术方案的基础上,本实用新型还可以做如下改进:
[0014]进一步,所述第一分频电路包括计数器,所述计数器的时钟脉冲信号输入端连接所述第一分频电路的输入端,所述计数器的输出端连接所述第一分频器的输出端。
[0015]进一步,所述计数器为74HC390计数器,所述74HC390计数器的时钟脉冲的输入端CKB连接所述第一分频电路的输入端,所述74HC390计数器的QA输出端连接所述第一分频器的输出端。
[0016]进一步,所述锁相环电路由CD4046锁相环集成电路构成,所述CD4046锁相环集成电路的信号输入端AIN连接所述第一分频电路的输出端,所述CD4046锁相环集成电路的比较信号输入端BIN连接所述第二分频电路的输出端,所述CD4046锁相环集成电路的压控振荡器输出端VCOUT连接所述第二分频电路的输入端;
[0017]所述⑶4046锁相环集成电路的压控振荡器输出端VCOUT与所述输出接口连接。
[0018]进一步,所述第二分频电路包括分频器,所述分频器的时钟信号输入端连接所述第二分频电路的输入端,所述分频器的输出端连接所述第二分频电路的输出端。
[0019]进一步,所述分频器为⑶4040B 二进制计数器/分频器,所述⑶4040B 二进制计数器/分频器的时钟信号输入端nCLK连接所述第二分频电路的输入端,所述CD4040B 二进制计数器/分频器的Q12输出端或Ql输出端连接所述第二分频电路的输出端。
[0020]本实用新型通过对待测信号和锁相环电路的输出信号分别进行分频,得到两路分频信号,锁相环电路对上述两路分频信号进行相位同步,利用分频后的信号的同步实现待测信号和锁相环电路输出信号的同步,有效地提高了监测数据的精度,应用于智能配电终端系统中时,可以提高智能配电终端的各项参数精度,有助于分析和改善电力电网的电能质量。
【附图说明】
[0021]图1为一种数据同步采样的锁相环电路的结构示意图;
[0022]图2为一种数据同步采样的锁相环电路的一具体实施例结构示意图。
【具体实施方式】
[0023]以下结合附图对本实用新型的原理和特征进行描述,所举实例只用于解释本实用新型,并非用于限定本实用新型的范围。
[0024]图1为一种数据同步采样的锁相环电路的结构示意图,如图1所示,一种数据同步采样的锁相环电路,包括:输入接口、第一分频电路、锁相环电路、第二分频电路、输出接口 ;输入接口用于接收待检测信号,并将待检测信号传送至第一分频电路的输入端连接;第一分频电路的输出端连接锁相环电路的信号输入端;锁相环电路的压控振荡器输出端连接第二分频电路的输入端;第二分频电路的输出端连接锁相环电路的比较信号输入端;锁相环电路的压控振荡器输出端连接输出接口。
[0025]图2为一种数据同步采样的锁相环电路的一具体实施例结构示意图,如图2所示,在本实施例中,第一分频电路包括计数器,具体的,计数器采用74HC390计数器U1,74HC390计数器Ul的时钟脉冲的输入端CKB连接第一分频电路的输入端,74HC390计数器Ul的QA输出端连接第一分频器的输出端。锁相环电路由⑶4046锁相环集成电路U2构成,⑶4046锁相环集成电路U2的信号输入端AIN连接第一分频电路的输出端,CD4046锁相环集成电路U2的比较信号输入端BIN连接第二分频电路的输出端,CD4046锁相环集成电路的压控振荡器输出端VCOUT连接第二分频电路的输入端;CD4046锁相环集成电路的压控振荡器输出端VCOUT与输出接口连接;第二分频电路包括分频器,具体的,分频器采用⑶4040B 二进制分频器U3,⑶4040B 二进制分频器U3的时钟信号输入端nCLK连接第二分频电路的输入端,⑶4040B 二进制分频器U3的Q12输出端连接第二分频电路的输出端。
[0026]接下来,以本具体实施例的电路为例,对本实用新型电路的工作原理进行说明:
[0027]在本具体实施例中,待测信号Wave是信号源发生器输出的电压信号,频率为50Hz,第一分频电路中的74HC390计数器Ul的功能是要把50Hz的工频信号整成5Hz的方波,经由74HC390计数器Ul的QA输出端传送给由⑶4046锁相环集成电路U2构成的锁相环电路进行锁相,经锁相环电路锁相后,锁相环电路中CD4046锁相环集成电路U2的压控振荡器输出端VCOUT输出20.48KHZ的采样频率给第二分频电路,经第二分频电路⑶4040B 二进制分频器U3分频后得到5Hz的频率,将第二分频电路CD4040B 二进制分频器U3输出的5Hz频率信号与74HC390计数器Ul输出的5Hz频率信号送入锁相环电路进行比较,验证频率是否同步,进行频率锁定。
[0028]锁相环电路中⑶4046锁相环集成电路U2输出的20.48KHz的采样频率作为信号的采样频率,是50Hz待测信号的4096倍,从而实现在10个周波2048个点。锁相环电路输出的采样频率相对于待测信号频率的倍数由第二分频电路的输出决定,因此,如果想改变倍数,可以根据需要的倍数将锁相环电路中CD4046锁相环集成电路U2的比较信号输入端BIN接到第二分频电路CD4040B 二进制分频器U3的其它输出端,例如,当预定锁相环电路输出的采样频率为12.24KHz,是50Hz待测信号的2048倍,就可以将CD4046锁相环集成电路U2的比较信号输入端BIN接到第二分频电路的⑶4040B 二进制分频器U3的Ql输出端。
[0029]本实用新型通过对待测信号和锁相环电路的输出信号分别进行分频,得到两路分频信号,锁相环电路对上述两路分频信号进行相位同步,利用分频后的信号的同步实现待测信号和锁相环电路输出信号的同步,很大地提高了监测数据的精度,应用于智能配电终端系统中时,可以提高智能配电终端的各项参数精度,有助于分析和改善电力电网的电能质量。
[0030]以上所述实施步骤和方法仅仅表达了本实用新型的一种实施方式,描述较为具体和详细,但并不能因此而理解为对本实用新型专利范围的限制。在不脱离本实用新型专利构思的前提下,所作的变形和改进应当都属于本实用新型专利的保护范围。
【主权项】
1.一种数据同步采样的锁相环电路,包括: 输入接口、第一分频电路、锁相环电路、第二分频电路、输出接口 ; 所述输入接口用于接收待检测信号,并将所述待检测信号传送至所述第一分频电路的输入端连接; 所述第一分频电路的输出端连接所述锁相环电路的信号输入端; 所述锁相环电路的压控振荡器输出端连接所述第二分频电路的输入端; 所述第二分频电路的输出端连接所述锁相环电路的比较信号输入端; 所述锁相环电路的压控振荡器输出端连接所述输出接口。
2.根据权利要求1所述一种数据同步采样的锁相环电路,其特征在于:所述第一分频电路包括计数器,所述计数器的时钟脉冲信号输入端连接所述第一分频电路的输入端,所述计数器的输出端连接所述第一分频器的输出端。
3.根据权利要求2所述一种数据同步采样的锁相环电路,其特征在于:所述计数器为74HC390计数器,所述74HC390计数器的时钟脉冲的输入端CKB连接所述第一分频电路的输入端,所述74HC390计数器的QA输出端连接所述第一分频器的输出端。
4.根据权利要求1或2或3所述一种数据同步采样的锁相环电路,其特征在于:所述锁相环电路由CD4046锁相环集成电路构成,所述CD4046锁相环集成电路的信号输入端AIN连接所述第一分频电路的输出端,所述CD4046锁相环集成电路的比较信号输入端BIN连接所述第二分频电路的输出端,所述CD4046锁相环集成电路的压控振荡器输出端VCOUT连接所述第二分频电路的输入端; 所述CD4046锁相环集成电路的压控振荡器输出端VCOUT与所述输出接口连接。
5.根据权利要求1或2所述一种数据同步采样的锁相环电路,其特征在于:所述第二分频电路包括分频器,所述分频器的时钟信号输入端连接所述第二分频电路的输入端,所述分频器的输出端连接所述第二分频电路的输出端。
6.根据权利要求5所述一种数据同步采样的锁相环电路,其特征在于:所述分频器为⑶4040B 二进制计数器/分频器,所述⑶4040B 二进制计数器/分频器的时钟信号输入端nCLK连接所述第二分频电路的输入端,所述CD4040B 二进制计数器/分频器的Q12输出端或Ql输出端连接所述第二分频电路的输出端。
【专利摘要】本实用新型涉及一种数据同步采样的锁相环电路,包括:输入接口、第一分频电路、锁相环电路、第二分频电路、输出接口;输入接口用于接收待检测信号,并将待检测信号传送至第一分频电路的输入端连接;第一分频电路的输出端连接锁相环电路的信号输入端;锁相环电路的压控振荡器输出端连接第二分频电路的输入端;第二分频电路的输出端连接锁相环电路的比较信号输入端;锁相环电路的压控振荡器输出端连接输出接口。本实用新型可有效地提高了监测数据的精度,应用于智能配电终端系统中时,可以提高智能配电终端的各项参数精度,有助于分析和改善电力电网的电能质量。
【IPC分类】H03L7-18
【公开号】CN204392227
【申请号】CN201520088385
【发明人】相康康, 杨文耀, 赵全鑫
【申请人】深圳市惠立智能电力科技有限公司
【公开日】2015年6月10日
【申请日】2015年2月6日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1