一种基于dds的同步信号源的制作方法

文档序号:8829944阅读:797来源:国知局
一种基于dds的同步信号源的制作方法
【技术领域】
[0001]本实用新型属于射频通信技术领域,具体涉及一种基于DDS的同步信号源。
【背景技术】
[0002]DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。在现有的射频系统中往往需要多个DDS频率合成器,而且需要保持它们直接的相位关系,此时就需要有能够实现多个DDS相位同步的电路来完成,但是,现有技术中缺乏电路结构简单、实现方便、能够精确同步、温度漂移特性好、工作可靠性高、通用性强的基于DDS的同步信号源。
【实用新型内容】
[0003]本实用新型所要解决的技术问题在于针对上述现有技术中的不足,提供一种基于DDS的同步信号源,其电路结构简单,实现方便,相位同步度高,温度漂移特性好,工作可靠性高,通用性强,使用效果好,便于推广使用。
[0004]为解决上述技术问题,本实用新型采用的技术方案是:一种基于DDS的同步信号源,其特征在于:包括型号均为AD9851的DDS芯片Ul和DDS芯片U2,用于使DDS芯片Ul和DDS芯片U2的相位同步的相位同步电路,以及用于接入外部时钟的外部时钟输入接口 Pl和用于接入外部电源及控制信号的外部电源及控制信号输入接口 P5 ;所述DDS芯片Ul的地20引脚和第21引脚上接有第一射频信号输出电路,所述DDS芯片U2的第21引脚上接有第二射频信号输出电路,所述DDS芯片U2的第20引脚上接有第三射频信号输出电路;所述外部时钟输入接口 Pl为具有2个引脚的接口,所述外部电源及控制信号输入接口 P5为具有8个引脚的接口,所述DDS芯片Ul的第7引脚和DDS芯片U2的第7引脚均与所述外部电源及控制信号输入接口 P5的用于接入控制时钟信号的第5引脚相接,所述DDS芯片Ul的第12引脚通过电阻RllO接地,所述DDS芯片U2的第12引脚通过电阻R120接地,所述DDS芯片Ul的第22引脚和DDS芯片U2的第22引脚均与所述外部电源及控制信号输入接口 P5的用于接入复位信号的第6引脚相接,所述DDS芯片Ul的第25引脚与所述外部电源及控制信号输入接口 P5的用于接入给DDS芯片Ul提供的控制命令数据的第7引脚相接,所述DDS芯片U2的第25引脚与所述外部电源及控制信号输入接口 P5的用于接入给DDS芯片U2提供的控制命令数据的第8引脚相接;所述相位同步电路包括芯片74AC74SC,所述芯片74AC74SC的第2引脚与所述外部电源及控制信号输入接口 P5的用于接入同步控制信号的第4引脚相接,所述芯片74AC74SC的第3引脚和第11引脚,以及所述DDS芯片Ul的第9引脚和DDS芯片U2的第9引脚均与所述外部时钟输入接口 Pl的第I引脚相接,所述芯片74AC74SC的第12引脚与第5引脚相接,所述DDS芯片Ul的第8引脚和DDS芯片U2的第8引脚均与所述芯片74AC74SC的第9引脚相接。
[0005]上述的一种基于DDS的同步信号源,其特征在于:所述第一射频信号输出电路包括型号为T1-6T的射频变压器U4和具有2个引脚的射频信号输出接口 P2,所述射频变压器U4的初级线圈的两端分别与所述DDS芯片Ul的第20引脚和第21引脚相接,所述射频变压器U4的初级线圈的两端之间接有电阻R111,所述射频变压器U4的初级线圈的中间抽头通过电阻R113接地,所述射频变压器U4的次级线圈的一端与射频信号输出接口 P2的第I引脚相接,所述射频变压器U4的次级线圈的另一端接地,所述射频信号输出接口 P2的第2引脚接地。
[0006]上述的一种基于DDS的同步信号源,其特征在于:所述第二射频信号输出电路由电阻R123a、电容C185a和具有2个引脚的射频信号输出接口 P3组成,所述射频信号输出接口 P3的第I引脚通过电容C185a与所述DDS芯片Ul的第21引脚相接,所述电容C185a与所述DDS芯片Ul的第21引脚的连接端通过电阻R123a接地,所述射频信号输出接口 P3的第2引脚接地。
[0007]上述的一种基于DDS的同步信号源,其特征在于:所述第三射频信号输出电路由电阻R123、电容C185和具有2个引脚的射频信号输出接口 P4组成,所述射频信号输出接口 P4的第I引脚通过电容C185与所述DDS芯片Ul的第20引脚相接,所述电容C185与所述DDS芯片Ul的第20引脚的连接端通过电阻R123接地,所述射频信号输出接口 P4的第2引脚接地。
[0008]本实用新型与现有技术相比具有以下优点:
[0009]1、本实用新型电路结构简单,设计合理,实现方便。
[0010]2、本实用新型基于Anolog公司生产的信号为AD9851的DDS芯片Ul和DDS芯片U2来实现基于DDS的同步信号源,并采用芯片74AC74SC来完成DDS芯片Ul和DDS芯片U2两路DDS信号源的精确同步,使两路DDS信号源的相位误差小于0.02度,相位同步度高且两路DDS信号源具有相同的精度特性,且具有良好的温度漂移特性。
[0011]3、本实用新型的工作可靠性高,能够用于各类通信与测试系统中,通用性强,使用效果好,便于推广使用。
[0012]综上所述,本实用新型电路结构简单,实现方便,相位同步度高,温度漂移特性好,工作可靠性高,通用性强,使用效果好,便于推广使用。
[0013]下面通过附图和实施例,对本实用新型的技术方案做进一步的详细描述。
【附图说明】
[0014]图1为本实用新型的电路原理图。
[0015]附图标记说明:
[0016]I 一相位同步电路;2—第一射频信号输出电路;
[0017]3—第二射频信号输出电路;4一第三射频信号输出电路。
【具体实施方式】
[0018]如图1所示,本实用新型包括型号均为AD9851的DDS芯片Ul和DDS芯片U2,用于使DDS芯片Ul和DDS芯片U2的相位同步的相位同步电路1,以及用于接入外部时钟的外部时钟输入接口 Pl和用于接入外部电源及控制信号的外部电源及控制信号输入接口 P5 ;所述DDS芯片Ul的地20引脚和第21引脚上接有第一射频信号输出电路2,所述DDS芯片U2的第21引脚上接有第二射频信号输出电路3,所述DDS芯片U2的第20引脚上接有第三射频信号输出电路4 ;所述外部时钟输入接口 Pl为具有2个引脚的接口,所述外部电源及控制信号输入接口 P5为具有8个引脚的接口,所述DDS芯片Ul的第7引脚和DDS芯片U2的第7引脚均与所述外部电源及控制信号输入接口 P5的用于接入控制时钟信号的第5引脚相接,所述DDS芯片Ul的第12引脚通过电阻Rl 10接地,所述DDS芯片U2的第12引脚通过电阻R120接地,所述DDS芯片Ul的第22引脚和DDS芯片U2的第22引脚均与所述外部电源及控制信号输入接口 P5的用于接入复位信号的第6引脚相接,所述DDS芯片Ul的第25引脚与所述外部电源及控制信号输入接口 P5的用于接入给DDS芯片Ul提供的控制命令数据的第7引脚相接,所述DDS芯片U2的第25引脚与所述外部电源及控制信号输入接口 P5的用于接入给DDS芯片U2提供的控制命令数据的第8引脚相接;所述相位同步电路I包括芯片74AC74SC,所述芯片74AC74SC的第2引脚与所述外部电源及控制信号输入接口 P5的用于接入同步控制信号的第4引脚相接,所述芯片74AC74SC的第3引脚和第11引脚,以及所述DDS芯片Ul的第9引脚和DDS芯片U2的第9引脚均与所述外部时钟输入接P Pl的第I引脚相接,所述芯片74AC74SC的第12引脚与第5引脚相接,所述DDS芯片Ul的第8引脚和DDS芯片U2的第8引脚均与所述芯片74AC74SC的第9引脚相接。
[0019]具体接线时,如图1所示,所述外部时钟输入接口 Pl的第2引脚接地,所述外部电源及控制信号输入接口 P5的第3引脚接地;所述DDS芯片Ul的第3引脚、第4引脚、第6引脚和第23引脚均与外部+5V电源的数字供电输出端+5VD相接,所述DDS芯片Ul的第11引脚、第16引脚和第18引脚均与外部+5V电源的模拟供电输出端+5VA相接,所述DDS芯片Ul的第6引脚还通过并联的电容Cl 15和电容Cl 16接地,所述DDS芯片Ul的第11引脚还通过电容C112接地,所述DDS芯片Ul的第I引脚、第2引脚、第5引脚、第10引脚、第15引脚、第19引脚、第24引脚、第26引脚、第27引脚和第28引脚均接地;所述DDS芯片U2的第3引脚、第4引脚、第6引脚和第23引脚均与外部+5V电源的数字供电输出端+5VD相接,所述DDS芯片U2的第11引脚、第16引脚和第18引脚均与外部+5V电源的模拟供电输出端
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1