一种大功率运放驱动电路的制作方法

文档序号:9000483阅读:1154来源:国知局
一种大功率运放驱动电路的制作方法
【技术领域】
[0001]本实用新型涉及一种驱动电路,尤其涉及一种大功率运放驱动电路。
【背景技术】
[0002]目前,在很多实际运用的电路中,放大电路的应用越来越广泛,因此,运算放大器的应用也就越来越广泛,它具有高增益、输入阻抗大、线性好和可灵活使用等优点。
[0003]一般运放功率较小,只能提供电流在几毫安到十几毫安内,但在实际的应用中,对大功率的器件的驱动也不在少数,如声频和直流电机的机密控制,因此一般的现有功率运放驱动电路达不到这些要求,且现有的功率运放驱动电路大都存在失真严重、精度不高等问题,这些问题严重限制了功率运放驱动电路在大功率器件上的广泛的应用。

【发明内容】

[0004]为了解决上述问题,本实用新型的目的是提供一种大功率运放驱动电路,电路结构简单,同时能够保证运放的线性,有效的提高精度。
[0005]本实用新型采用如下技术方案:
[0006]一种大功率运放驱动电路,包括运算放大器、与运算放大器输出端连接的推免射极跟随器;所述运算放大器的正向输入端用于连接输入信号,并通过第五电阻RB5接地;所述运算放大器的反向输入端通过第九电阻RB9接地;所述推免射极跟随器包括第一 NPN晶体管QBll、第一 PNP晶体管QB12,第一 NPN晶体管QBll的基极通过第七电阻RB7与正电源连接,晶体管QBll的基极还通过反向接入在电路中的串联的第一二极管DBl和第二二极管DB2与运算放大器的输出端连接,晶体管QBll的集电极与正电源连接;所述第一 PNP晶体管QB12的基极通过第八电阻RB8与负电源连接,晶体管QB12的基极还通过正向接入在电路中的串联的第三二极管DB3和第四二极管DB4与运算放大器的输出端连接,晶体管QB12的集电极与负电源连接;所述晶体管QBll的发射极和晶体管QB12发射极通过串联的第二电阻RB2和第四电阻RB4连接,电阻RB2和电阻RB4之间的连接点作为大功率运放驱动电路的输出端,且大功率运放驱动电路的输出端还通过第六电阻RB6与运算放大器的反向输入端连接,形成反馈电路。
[0007]进一步地,所述运算放大器为双电源供电。
[0008]进一步地,所述推免射极跟随器还包括第二 NPN晶体管QB13、第二 PNP晶体管QB14 ;所述第二 NPN晶体管QB13的基极与第一 NPN晶体管QBll的基极连接,其集电极与晶体管QBll的集电极接相同的正电源;所述第二 PNP晶体管QB14的基极与晶体管QB12的基极相连,其集电极与晶体管QB12的集电极接相同的负电源;所述晶体管QB13的发射极和晶体管QB14发射极通过串联的第一电阻RBl和第三电阻RB3连接,电阻RBl和电阻RB3之间的连接点与第二电阻RB2和第四电阻RB4间的连接点连接后作为大功率运放驱动电路的输出端。
[0009]进一步地,所述第一电阻RB1、第二电阻RB2、第三电阻RB3和第四电阻RB4的阻值相等。
[0010]进一步地,所述正电源通过并联的第五电解电容C5和第四电容C4接地,所述负电源通过并联的第二电解电容C2和第一电容Cl接地。
[0011]本实用新型的有益效果:
[0012](I)本实用新型通过结合运算放大器和推挽射极跟随器构成精密的大功率运放驱动电路,同时通过在推挽射极跟随器上设置偏置二极管DB1、DB2、DB3和DB4,从而有效避免了三极管电路的开关失真,保证了运放的线性性,并有效的提高了本实用新型电路的精度。
[0013](2)本实用新型在运算放大器的反相输入端与输出端间设置了反馈电阻RB6,并在反相输入端设置平衡电阻RB9,通过调节电阻RB6和电阻RB9的阻值实现增益可调。
[0014](3)本实用新型通过设置了并联的推挽射极跟随器,从而进一步加大了驱动电路的驱动能力。
【附图说明】
[0015]图1是本实用新型一种实施例的电路图。
【具体实施方式】
[0016]下面结合附图对本实用新型的较佳实施例作详细阐述,以使本实用新型的优点和特征能更易于被本领域技术人员理解,从而对本实用新型的保护范围作出更为清楚明确的界定。
[0017]如图1所示,本实用新型的一种实施例的一种大功率运放驱动电路,包括运算放大器U2 (OP放大器)、与运算放大器U2输出端连接的推免射极跟随器;本实用新型的运算放大器U2为双电源供电;所述运算放大器U2的正向输入端用于连接输入信号,并通过第五电阻RB5接地;所述运算放大器U2的反向输入端通过第九电阻RB9接地;所述推免射极跟随器包括第一 NPN晶体管QBl1、第一 PNP晶体管QB12,第一 NPN晶体管QBll的基极通过第七偏置电阻RB7与正电源连接,用于得到基极电压信号;晶体管QBll的基极还通过反向接入在电路中的串联的第一二极管DBl和第二二极管DB2与运算放大器U2的输出端连接,串联的第一二极管DBl和第二二极管DB2为偏置二极管,用于利用二极管的导通电压抵消三极管的Vbe的导通电压降,避免了三极管交替导通时同时截止,产生交越失真,即三极管电路的开关失真;晶体管QBll的集电极与正电源连接,用于得到集电极电压I。;所述第一 PNP晶体管QB12的基极通过第八偏置电阻RB8与负电源连接,晶体管QB12的基极还通过正向接入在电路中的串联的第三二极管DB3和第四二极管DB4与运算放大器U2的输出端连接,第三二极管DB3和第四二极管DB4所起的作用与第一二极管DBl和第二二极管DB2相同,均是用于避免开关失真,保证了运放的线性性,并有效的提高了本实用新型电路的精度;晶体管QB12的集电极与负电源连接;所述晶体管QBll的发射极和晶体管QB12发射极通过串联的第二电阻RB2和第四电阻RB4连接,电阻RB2和电阻RB4之间的连接点作为大功率运放驱动电路的输出端,且大功率运放驱动电路的输出端还通过第六电阻RB6与运算放大器U2的反向输入端连接,形成反馈电路,反馈电路将本实
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1