差分时钟增益提高型n通道有源带通滤波器的制造方法

文档序号:9016844阅读:423来源:国知局
差分时钟增益提高型n通道有源带通滤波器的制造方法
【技术领域】
[0001] 本实用新型涉及一种模拟滤波器,具体涉及一种差分时钟增益提高型N通道有源 带通滤波器。
【背景技术】
[0002] 在无线通信系统中,无线接收机中应用到的带通滤波器需有好的选择性,宽的动 态范围和自由可调的中心频率。随着多模多频无线设备的日益增长,推动了具有良好的选 择性和宽可调谐中心频率的带通滤波器的发展。有源RC滤波器,其特性参数与RC时间常 数有关,而集成电阻和集成电容的精度很差,准确的时间常数很难获得。跨导电容滤波器具 有电路简单,可程控,易于集成的优点,但是需要在功耗、品质因数和中心频率之间进行折 衷。20世纪60年代,L.FranksandI.Sandberg等人提出了连续时间N通道滤波器,由于 其中心频率自由可调、较高的Q值、高线性度和易于集成等优点,具有可应用于多模多频通 信射频前端设计的前景,所以一直受到研宄者的关注。2012年,A.Nirzaei和H.Darabi等 人提出了一种新的N通道滤波器,该滤波器采用片外变压器作为平衡-不平衡转换器,实现 阻抗的匹配,提高了滤波器的品质因数。最近,一种超低功耗,多频带的ZigBee接收机被提 出,它采用增益提高技术,使得N通道无源混频器实现了噪声性能、带外线性度和电路功耗 的优化。2013年,N.Darvishi等人提出了一种增益可提高的N通道滤波器,其增益获得了 显著提高,达到了 +25dB,其缺点是电路结构比较复杂。
[0003] 然而,以上提到的滤波器结构虽可获得比较高的增益,但是所能达到的频率可调 范围较小,以及其电路结构比较复杂,所采用的电容值比较大,进而会占用很大的芯片面 积。 【实用新型内容】
[0004] 本实用新型所要解决的技术问题是现如今N通道有源带通滤波器所存在的增益 较小,中心频率自由可调范围较窄,芯片体积大和电路复杂等不足,提供一种差分时钟增益 提高型N通道有源带通滤波器。
[0005] 为解决上述问题,本实用新型是通过以下技术方案实现的:
[0006] 一种差分时钟增益提高型N通道有源带通滤波器,包括N通道有源带通滤波器本 体,所述N通道有源带通滤波器本体由N分频环形计数器、差分时钟电路和跨导运算放大 器Gm构成。所述N分频环形计数器由N个D触发器以环状的形式连接而成,即前一个D触 发器的Q端与后一个D触发器的D端相连,第一个D触发器的D端与最后一个D触发器的 Q端相连。每个D触发器的Q端输出一个取样脉冲序列。所述差分时钟电路包括N条开关 支路和f个电容。每条开关支路由2个串联的开关构成,N条开关支路之间相互并联。每 个电容的两端分别跨接在2条开关支路上,且电容的两端均接在2个开关相连的公共端上, 即2条开关支路与1个电容形成H形电路结构,且H形电路结构的数目与电容的数目相同。 每个H形电路结构中处于左上位置处的开关和处于右下位置处的开关同时与N分频环形计 数器的一个D触发器的Q端相连,即这2个开关连接同1个取样脉冲序列,每个H形电路结 构中处于左下位置处的开关和处于右上位置处的开关同时与N分频环形计数器的另一个D 触发器的Q端相连,即这2个开关连接另一个相同的取样脉冲序列。所述跨导运算放大器 Gm的两端分别连接在差分时钟电路的两端,即差分时钟电路的N条开关支路之间相互并联 后。一端与跨导运算放大器Gm的一端连接,并形成N通道有源带通滤波器本体的输入端。 另一端与跨导运算放大器Gm的另一端连接,并形成N通道有源带通滤波器本体的输出端。 上述N为偶正整数。
[0007] 差分时钟电路与N分频环形计数器相连时,其第i个H形电路结构中处于左上位 置处的开关和处于右下位置处的开关与第i个D触发器的Q端相连,第i个H形电路结构 中处于右上位置处的开关和和处于左下位置处的开关与第/ + #个D触发器的输出端Q端 2 N 相连,其中f=l,2,…,y^〇
[0008] N的取值范围介于2~16之间。
[0009] 差分时钟电路的开关支路上的所有开关均为N型金属氧化物半导体晶体管。
[0010] 跨导运算放大器Gm是一个由反馈电阻形成自偏置的反向放大器。
[0011] 与现有技术相比,本实用新型将单端开关电容电路组成一个完整的时钟差分N通 道有源带通滤波器,运用时钟差分电路,有效消除了偶数次谐波;基于反相器的跨导运算放 大器,能有效增加滤波器的增益;N分频环形计数器用来给N通道有源滤波器提供周期性的 取样脉冲序列,使得滤波器的中心频率仅由时钟频率决定;通过对本实用新型差分时钟增 益提高型8通道带通滤波器进行仿真,仿真结果显示其中心频率可调范围为0. 2G至2. 2G, 可见其具有宽可调的中心频率;且增益达到10dB,此外还具有线性特性好和噪声系数低的 特点,在多模多频无线通信,认知无线电系统中有广泛的应用前景。
【附图说明】
[0012] 图1为一种差分时钟增益提高型N通道有源带通滤波器的电路原理图。
[0013] 图2为一种N分频环形计数器的电路原理图。
[0014] 图3为一种N分频环形计数器的输出脉冲序列图。
[0015] 图4为一个D触发器的电路原理图。
[0016] 图5为一种跨导运算放大器电路原理图。
[0017] 图6为一种差分时钟增益提高型N通道有源带通滤波器的工作在时钟频率时的 RLC等效电路。
[0018] 图7为一种差分时钟增益提高型8通道有源带通滤波器的频率特性曲线(fs = 1GHz)〇
[0019] 图8为一种差分时钟增益提高型8通道有源带通滤波器的频率可调范围曲线(fs =0? 2G-2. 2GHz)〇
【具体实施方式】
[0020] 一种差分时钟增益提高型N通道有源带通滤波器,如图1所示,其主要由一个差分 时钟电路,一个跨导运算放大器Gm和一个N分频环形计数器构成。上述N为偶正整数,且取 值范围介于2~16, 一般N取值为4,8或16。在本实用新型优选实施例中,N的取值为8。 [0021] 所述N分频环形计数器,如图2所示,由N个D触发器以环状的形式连接组成。前 一个D触发器的Q端与后一个D触发器的D端相连,第一个D触发器的D端与最后一个D 触发器的Q端相连。每个D触发器的Q端输出一个取样脉冲序列。每个D触发器的结构如 图4所示。外部时钟控制CMOS传输门的导通和关闭。
[0022] N分频环形计数器为N通道带通滤波器提供开关控制信号,在启动时,第一个D触 发器的输出端电压被设置成电源电压vdd,其它N-1个D触发器的输出端与地相连。然后, 一个时钟输入信号激活环型分频器,从而在N个D触发器的输出端产生控制N个占空比为 1/N的控制信号。因为只使用了时钟的上升沿,故N分频环形计数器具有很好的相位特性; 另外,产生非折叠N相位开关控制信号不需要额外的逻辑电路,因而也就不会引入额外的 误差。参见图3。
[0023] 在一个时钟周期的前半个周期(T/2)内,开关SgljSN/2依次导通,开关SN/2+1,…, SN*部断开,在后半个周期(T/2)内,开关的工作过程刚好相反,开关SN/2+1,…,SN依次导
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1