原子频标伺服电路的制作方法

文档序号:9068893阅读:296来源:国知局
原子频标伺服电路的制作方法
【技术领域】
[0001]本实用新型涉及原子钟领域,特别涉及一种原子频标伺服电路。
【背景技术】
[0002]相干布居囚禁(英文Coherent Populat1n Trapping,简称:CPT)原子频标原理是采用双色相干激光激励碱金属蒸汽腔,当双色相干激光的频率差值与碱金属基态两个超精细能级频率差时,原子被制备成CPT态而对光的吸收减弱,将呈现电磁感应透明(英文:Electromagnetically Induced Transparency,简称:EIT)现象,将此时产生的窄线宽电磁感应透明谱线作为鉴频信号去锁定压控晶振。
[0003]而随着对于CPT原子频标的研究逐步?米入,如何进一步提尚CPT原子频标的频率稳定度成为了目前的一个重要课题。
【实用新型内容】
[0004]为了解决现有技术的问题,本实用新型实施例提供了一种原子频标伺服电路。所述技术方案如下:
[0005]本实用新型实施例提供了一种原子频标伺服电路,包括同步鉴相单元,所述伺服电路还包括:
[0006]光开关、分光片和光电检测单元,所述光开关和所述分光片依次设置在所述原子频标的物理系统中的激光器和吸收泡之间,所述吸收泡和所述光电检测单元分别设于所述分光片分出的两束激光的光路上;
[0007]与运算单元、奇数级逻辑门阵列、控制所述光开关的开关动作的控制单元、检测所述原子频标整机振荡周期的检测单元和计算所述原子频标整机闭环时间的计算单元,所述与运算单元的两输入端分别与所述同步鉴相单元及所述光电检测单元电连接,所述与运算单元的输出端与所述奇数级逻辑门阵列的输入端电连接,所述控制单元的输入端与所述奇数级逻辑门阵列的输出端电连接,所述控制单元的输出端与所述光开关的控制端电连接,所述检测单元的输入端与所述奇数级逻辑门阵列的输出端电连接,所述计算单元的输入端与所述检测单元的输出端电连接;
[0008]根据所述整机闭环时间产生一路频率等于所述整机闭环时间的倒数的正整数倍的时序信号的信号产生单元及采用所述时序信号控制所述同步鉴相单元工作的处理单元,所述信号产生单元的输入端与所述计算单元的输出端电连接,所述信号产生单元的输出端与所述处理单元的输入端电连接,所述处理单元的输出端与所述同步鉴相单元电连接。
[0009]在本实用新型实施例的一种实现方式中,所述奇数级逻辑门阵列由奇数个非门构成。
[0010]在本实用新型实施例的另一种实现方式中,所述非门至少为3个。
[0011]在本实用新型实施例的另一种实现方式中,所述光开关为光隔离器或高速快门Shutter0
[0012]在本实用新型实施例的另一种实现方式中,所述光电检测单元为光电池。
[0013]在本实用新型实施例的另一种实现方式中,所述处理单元为微处理器或者可编程逻辑控制器。
[0014]在本实用新型实施例的另一种实现方式中,所述伺服电路还包括:对所述原子频标的压控晶振的输出信号进行处理并输出两路第一频率信号的隔离放大器、采用其中一路所述第一频率信号作为参考并在所述同步鉴相单元产生的纠偏电压的作用下产生一路第二频率信号的信号源单元、根据所述第二频率信号得到频率为所述第二频率信号正数倍的第三频率信号的DDS电路、根据所述第一频率信号得到频率为所述第一频率信号正数倍的第四频率信号的倍频单元、对所述第三频率信号和所述第四频率信号进行混频得到微波调制信号的混频单元;
[0015]所述隔离放大器的输入端与所述压控晶振电连接,所述隔离放大器的两个输出端分别与所述信号源单元的输入端及所述倍频单元的输入端电连接,所述信号源单元的输出端与所述DDS电路的输入端电连接,所述DDS电路的输出端与所述混频单元的输入端电连接,所述倍频单元的输出端与所述混频单元的输入端电连接,所述同步鉴相单元的输出端与所述信号源单元的控制端连接。
[0016]在本实用新型实施例的另一种实现方式中,所述伺服电路还包括:
[0017]对所述物理系统产生的光电检测信号进行相位移动的相位移动单元,所述相位移动单元的输入端与所述物理系统电连接,所述相位移动单元的输出端与所述同步鉴相单元电连接。
[0018]本实用新型实施例提供的技术方案带来的有益效果是:
[0019]通过设置光开关、分光片和光电检测单元,然后通过将光电检测单元的检测信号输入与运算单元中,与运算单元两输入端分别与同步鉴相单元及光电检测单元电连接,对两路输入信号进行与运算,然后输出到奇数级逻辑门阵列,通过奇数级逻辑门阵列处理后,控制单元采用奇数级逻辑门阵列处理后的信号控制光开关的开关动作,另一方面,检测单元通过奇数级逻辑门阵列的输出端检测原子频标整机振荡周期,计算单元根据原子频标整机振荡周期计算原子频标整机闭环时间,信号产生单元根据整机闭环时间产生一路频率等于整机闭环时间的倒数的正整数倍的时序信号,处理单元采用时序信号控制同步鉴相单元工作,完成同步鉴相。在现有技术中的时序信号为一固定频率的信号,如79Hz信号,所以对于不同的原子频标而言,纠偏的频率可能过高或过低,从而影响了整机的稳定度。而在本实用新型中,时序信号是根据整机闭环时间产生的,系统在每个闭环周期(整机闭环时间)内纠偏固定次数,避免纠偏的频率过高或过低,从而保证了原子频标整机的稳定度。
【附图说明】
[0020]为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0021]图1是本实用新型实施例提供的一种原子频标伺服电路的结构示意图。
【具体实施方式】
[0022]为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型实施方式作进一步地详细描述。
[0023]本实用新型实施例提供了一种原子频标伺服电路的结构示意图,参见图1,该伺服电路100包括同步鉴相单元101,同步鉴相单元101用于对物理系统产生的光电检测信号和参考信号进行同步鉴相,产生纠偏信号。该伺服电路100还包括:
[0024]光开关102、分光片103和光电检测单元104,光开关102和分光片103依次设置在原子频标的物理系统中的激光器201和吸收泡202之间,吸收泡202和光电检测单元104分别设于分光片103分出的两束激光的光路上。
[0025]与运算单元105、奇数级逻辑门阵列106、控制光开关的开关动作的控制单元107、检测原子频标整机振荡周期的检测单元108和计算原子频标整机闭环时间的计算单元109,与运算单元105的两输入端分别与同步鉴相单元101及光电检测单元104电连接,与运算单元105的输出端与奇数级逻辑门阵列106的输入端电连接,控制单元107的输入端与奇数级逻辑门阵列106的输出端电连接,控制单元107的输出端与光开关102的控制端电连接,检测单元108的输入端与奇数级逻辑门阵列106的输出端电连接,计算单元109的输入端与检测单元108的输出端电连接。
[0026]根据整机闭环时间产生一路频率等于整机闭环时间的倒数的正整数倍的时序信号的信号产生单元110及采用时序信号控制同步鉴相单元工作的处理单元111,信号产生单元I1的输入端与计算单元109的输出端电连接,信号产生单元110的输出端与处理单元111的输入端电连接,处理单元111的输出端与同步鉴相单元101电连接。
[0027]具体地,与运算单元105获取同步鉴相单元101产生的同步鉴相信号和光电检测单元104产生的光检信号,将同步鉴相信号与光检信号进行与运算;具体地,将同步鉴相信号与光检信号进行与运算可以采用下述方式实现:当同步鉴相信号或光检信号为高电平时记为1,低电平记为0,然后再进行与运算。奇数级逻辑门阵列106接收并处理与运算单元105的输出结果;控制单元107采用奇数级逻辑门阵列106的输出信号控制光开关102的开关动作;检测单元108检测奇数级逻辑门阵列106的输出信号的频率,获得整机振荡周期;计算单元109根据整机振荡周期及奇数级逻辑门阵列106的振荡周期,计算整机闭环时间,具体可以根据以下公式计算整机闭环时间:At = (Tl-T0)/2,其中,At为整机闭环时间,Tl为整机振荡周期,TO为奇数级逻辑门阵列106的振荡周期。信号产生单元110获取计算单元109测得的整机闭环时间,计算整机闭环时间的倒数得到系统闭环频率,产生一路频率等于系统闭环频率的正整数倍(例如2或4)的时序信号;处理单元111采用时序信号作为同步鉴相时序控制信号进行同步鉴相。在现有
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1