一种具有初始相位同步功能的频率综合器的制造方法

文档序号:9977564阅读:537来源:国知局
一种具有初始相位同步功能的频率综合器的制造方法
【技术领域】
[0001]本实用新型涉及频率综合器,尤其涉及一种具有初始相位同步功能的频率综合器。
【背景技术】
[0002]锁相环频率综合器的主要功能是通过一个精准的低频时钟(如温度补偿的晶体振荡器)产生一个稳定的高频(或射频)时钟,用以对基带信号进行调制和解调,该模块被广泛的应用于目前的射频收发机中。
[0003]在当前的射频收发应用中,锁相环频率综合器一般和其他射频模拟前端以及数字基带电路集成在同一块衬底上,而当前的混合信号集成电路的工艺仍然无法实现高品质的片上电感,继而影响锁相环路当中压控振荡器的噪声特性。为了综合产生高质量的载波频率信号,一般会选在较小的环路带宽以及较小的压控振荡器增益。
[0004]常见的电荷栗锁相环频率综合器的系统框图如图1所示。其主要环路有第一分频器21、鉴频鉴相器22、电荷栗23、低通滤波器24、压控振荡器25以及第二分频器26、VC0(压控振荡器)校正模块28组成。VCO (压控振荡器)校正模块28具体功能如下文描述,对压控振荡器25的开关电容进行校正。
[0005]在保证足够频率覆盖范围的前提下,实现较小的压控振荡器增益,比较流行的做法是用离散的开关电容阵列对压控振荡器25进行频率切换,每一个开关电容取值对应压控振荡器频率-电压曲线的一个子带。而在每个子带上,压控振荡器25又通过控制电压实现连续的模拟频率控制。
[0006]当前的锁相环频率综合器一般会按照以下几个步骤进行频率综合,环路成功锁定后会输出一个固定频率:
[0007]1.通过设定第二分频器26的分频比来设定载波频率;
[0008]2.断开锁相环路,并将控制电压固定在电源电压的一般,对压控振荡器25的开关电容阵列进行校正,找到合适的频率子带;
[0009]3.闭合锁相环路,通过环路的负反馈特性达到稳定状态;
[0010]上述频率综合器在进入第三步流程的初期会存在这样一个异常饱和状态。锁相环路闭合初期,压控振荡器25的开关电容阵列校正已经完成,即使此时第二分频器26的输出信号(FDIV)和第一分频器21的输出信号(FREF)在频率上较为接近,也有可能二者的相位存在较大的偏差。由于压控振荡器25和输入的参考时钟是完全不相关的,因此上述相位偏差的大小是完全随机的,其取值范围分布在[]之间。
[0011]如果FREF的相位超前于FDIV的相位,那么鉴频鉴相器22的将输出UP信号,此时电荷栗23的充电支路将会对低通滤波器24进行充电,使得压控振荡器25的控制电压升高(以负增益的压控振荡器25为例)。如果FREF的相位落后于FDIV的相位,那么鉴频鉴相器22将输出down信号,此时电荷栗23的放电支路将会对低通滤波器24进行放电,使得压控振荡器25的控制电压降低。如果锁相环路闭合初期FREF和FDIV的初始相差较大,会使得压控振荡器25的控制电压很容易冲到电源电压或者地电压,称之为锁相环的异常饱和区。电荷栗23的电流和压控振荡器25的增益越小,上述异常饱和区维持的时间越长,这将大大降低频率综合器的锁定速度。FREF和FDIV的初始相差导致的异常饱和示意图如图2、3所不O
[0012]上述问题在低参考频率和高性能频率综合器中尤其明显,因为较低的环路带宽必需要求较小的电荷栗电流以及较小的压控振荡器增益,这将使得在某些极端情况下频率综合器需要较长的时间才能退出异常饱和区。

【发明内容】

[0013]为了解决现有技术中的问题,本实用新型提供了一种具有初始相位同步功能的频率综合器,可以确保频率综合器在锁定初期不进入异常饱和区、从而提高锁定速度。
[0014]本实用新型提供了一种具有初始相位同步功能的频率综合器,包括第一分频器、鉴频鉴相器、电荷栗、低通滤波器、压控振荡器、第二分频器和VCO校正模块,还包括相位同步器,其中,所述第一分频器的输出端与所述鉴频鉴相器的输入端连接,所述鉴频鉴相器的输出端与所述电荷栗的输入端连接,所述电荷栗的输出端与所述低通滤波器的输入端连接,所述低通滤波器的输出端与所述压控振荡器连接,所述压控振荡器的输出端与所述第二分频器的输入端连接,所述第二分频器的输出端分别与所述鉴频鉴相器、VCO校正模块的输入端连接,所述VCO校正模块的输出端与所述压控振荡器连接,所述第一分频器的输出端、第二分频器的输出端分别与所述相位同步器的输入端连接,所述相位同步器的输出端与所述第二分频器的输入端连接。
[0015]作为本实用新型的进一步改进,所述第一分频器的输入信号为参考频率,所述相位同步器的输入信号为所述第一分频器的输出信号、第二分频器的输出信号,所述鉴频鉴相器的输入信号为所述第一分频器的输出信号、第二分频器的输出信号。
[0016]作为本实用新型的进一步改进,所述第二分频器连接有频率设定器。
[0017]本实用新型的有益效果是:通过上述方案,本实用新型可以确保在任何情况(FREF和FDIV的初始相差是随机的)下频率综合器在闭环之后进行锁定时,锁相环路都不会进入异常饱和区,避免频率综合器在极端情况下长时间的停留在饱和区,从而显著减小锁定时间。
【附图说明】
[0018]图1是现有技术中传统频率综合器的系统框图;
[0019]图2是现有技术中FREF相位领先时饱和示意图;
[0020]图3是现有技术中FREF相位落后时饱和示意图;
[0021]图4是本实用新型提供的一种频率综合器的系统框图;
[0022]图5是本实用新型和现有频率综合器的锁定曲线对比。
【具体实施方式】
[0023]下面结合【附图说明】及【具体实施方式】对本实用新型进一步说明。
[0024]如图4、5所示,一种具有初始相位同步功能的频率综合器,包括第一分频器21、鉴频鉴相器22、电荷栗23、低通滤波器24、压控振荡器25、第二分频器26和VCO校正模块28,还包括相位同步器27,其中,所述第一分频器21的输出端与所述鉴频鉴相器22的输入端连接,所述鉴频鉴相器22的输出端与所述电荷栗23的输入端连接,所述电荷栗23的输出端与所述低通滤波器24的输入端连接,所述低通滤波器24的输出端与所述压控振荡器25连接,所述压控振荡器25的输出端与所述第二分频器26的输入端连接,所述第二分频器26的输出端分别与所述鉴频鉴相器22、VC0校正模块28的输入端连接,所述VCO校正模块28的输出端与所述压控振荡器25连接,所述第一分频器21的输出端、第二分频器26的输出端分别与所述相位同步器27的输入端连接,所述相位同步器27的输出端与所述第二分频器26的输入端连接。
[0025]如图4、5所示,所述第一分频器21的输入信号为参考频率,所述相位同步
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1