Uv双频段频合装置的制造方法

文档序号:9997130阅读:400来源:国知局
Uv双频段频合装置的制造方法
【技术领域】
[0001]本实用新型涉及一种双频合路器,特别是涉及一种UV双频段频合装置。
【背景技术】
[0002]UV双频段频合是用于XX雷达,主要用于将中频信号变为X频段微波信号,经过功率放大器放大后输出,并接收X频段微波回波信号,进行混频和中频前置放大后输出。现有的技术可以实现低相噪低杂散快速频率切换的指标,但是传统方式对体积要求大,在小型化低功耗方面选择的余地就很小。由于体积的限制传统的方案很难发挥。
【实用新型内容】
[0003]本实用新型的目的在于克服现有技术的不足,提供一种UV双频段频合装置,解决小型化、低功耗、快速频率切换时间等技术问题同时保证相噪及杂散的指标。
[0004]本实用新型的目的是通过以下技术方案来实现的:UV双频段频合装置,FPGA控制电路通过两路结构相同的信道输出频率信号,所述信道由依次连接的鉴相器、第一滤波器、压控振荡器、分频器、放大器和第二滤波器,其中,FPGA控制电路与鉴相器连接,压控振荡器还与鉴相器连接形成反馈电路。
[0005]进一步的,所述第一滤波器包括低通滤波器。
[0006]进一步的,所述第二滤波器包括LTCC滤波器和LC滤波器。
[0007]进一步的,本实用新型还包括温度补偿晶体振荡器和电平转换电路,温度补偿晶体振荡器通过电平转换电路输出参考信号。
[0008]进一步的,所述信道包括独立的供电电源。
[0009]本实用新型的有益效果是:
[0010]本实用新型频合内部温度补偿晶体振荡器TCXO功分两路后,分别送给两路鉴相器的参考输入端。鉴相器与压控振荡器VCO形成的反馈电路通过FPGA控制电路输出所需的频点,在经过分频器并放大滤波处理后输出频率。FPGA控制电路可以缩短至鉴相器的发数时间,分频器可以优化远端相噪和杂散指标。鉴相器和FPGA的组合保证了换频时间完全满足指标要求。带外的杂散和谐波分量则通过LTCC+LC滤波器组合的方式实现。本实用新型具有体积小、相位噪声和杂散低、换频时间快、稳定性好等优点。
【附图说明】
[0011 ] 图1为本实用新型UV双频段频合装置的结构框图。
【具体实施方式】
[0012]下面结合附图进一步详细描述本实用新型的技术方案,但本实用新型的保护范围不局限于以下所述。
[0013]如图1所示,UV双频段频合装置,FPGA控制电路通过两路结构相同的信道输出频率信号,所述信道由依次连接的鉴相器、第一滤波器、压控振荡器、分频器、放大器和第二滤波器,其中,FPGA控制电路与鉴相器连接,压控振荡器还与鉴相器连接形成反馈电路。
[0014]进一步的,所述第一滤波器包括低通滤波器。
[0015]进一步的,所述第二滤波器包括LTCC滤波器和LC滤波器。
[0016]进一步的,本实用新型还包括温度补偿晶体振荡器和电平转换电路,温度补偿晶体振荡器通过电平转换电路输出参考信号,所述参考信号25.6MHzLVCM0So
[0017]进一步的,所述信道包括独立的供电电源。
[0018]本实用新型频合内部温度补偿晶体振荡器TCXO功分两路后,分别送给两路鉴相器的参考输入端。鉴相器与压控振荡器VCO形成的反馈电路通过FPGA控制电路输出所需的频点,在经过分频器并放大滤波处理后输出频率。FPGA控制电路可以缩短至鉴相器的发数时间,分频器可以优化远端相噪和杂散指标。鉴相器和FPGA的组合保证了换频时间完全满足指标要求。带外的杂散和谐波分量则通过LTCC+LC滤波器组合的方式实现。本实用新型具有体积小、相位噪声和杂散低、换频时间快、稳定性好等优点。
【主权项】
1.UV双频段频合装置,其特征在于:FPGA控制电路通过两路结构相同的信道输出频率信号,所述信道由依次连接的鉴相器、第一滤波器、压控振荡器、分频器、放大器和第二滤波器,其中,FPGA控制电路与鉴相器连接,压控振荡器还与鉴相器连接形成反馈电路。2.根据权利要求1所述的UV双频段频合装置,其特征在于:所述第一滤波器包括低通滤波器。3.根据权利要求1所述的UV双频段频合装置,其特征在于:所述第二滤波器包括LTCC滤波器和LC滤波器。4.根据权利要求1所述的UV双频段频合装置,其特征在于:还包括温度补偿晶体振荡器和电平转换电路,温度补偿晶体振荡器通过电平转换电路输出参考信号。5.根据权利要求1所述的UV双频段频合装置,其特征在于:所述信道包括独立的供电电源。
【专利摘要】本实用新型公开了一种UV双频段频合装置,其特征在于:FPGA控制电路通过两路结构相同的信道输出频率信号,所述信道由依次连接的鉴相器、第一滤波器、压控振荡器、分频器、放大器和第二滤波器,其中,FPGA控制电路与鉴相器连接,压控振荡器还与鉴相器连接形成反馈电路。本实用新型频合内部温度补偿晶体振荡器功分两路后,分别送给两路鉴相器的参考输入端。鉴相器与压控振荡器形成的反馈电路通过FPGA控制电路输出所需的频点,在经过分频器并放大滤波处理后输出频率。本实用新型具有体积小、相位噪声和杂散低、换频时间快、稳定性好等优点。
【IPC分类】H03L7/18
【公开号】CN204906362
【申请号】CN201520562757
【发明人】马璐, 赵小松, 赵天新
【申请人】成都九洲迪飞科技有限责任公司
【公开日】2015年12月23日
【申请日】2015年7月30日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1