增加流水线模数转换器余量放大器建立时间的adc结构的制作方法

文档序号:9997133阅读:620来源:国知局
增加流水线模数转换器余量放大器建立时间的adc结构的制作方法
【技术领域】
[0001]本实用新型涉及半导体集成电路技术领域,特别涉及模数转换器的电路结构。
【背景技术】
[0002]在过去的几十年中,集成电路技术得到了迅猛的发展。特别是以通讯为首的电子系统,向着高速率、高性能、高集成度、低成本的方向不断向前发展。这就对系统中的各个模块提出了更高的要求。如模数转换器。系统要求提高模数转换器的采样速率、量化精度等要求的同时,也希望提高模数转换器的转换效率,降低其功耗。
[0003]随着采样速率的提高,流水线模数转换器的MDAC的建立时间变短。对于传统的流水线电路结构,只能通过增加运算放大器的功耗来提高带宽,提高MDAC的建立速度。然而,在同一工艺条件不变的前提下,通过增加功耗并不能有效地提高高速运算放大器的带宽。而且,在增加运算放大器的带宽的同时,会降低其直流增益,降低MDAC的有效建立精度。
[0004]虽然通过增加奇数级流水线的余量放大时间,可以降低奇数级流水线的运算放大器的带宽要求,降低电路的设计难度。但是偶数级流水线的余量放大时间被压缩,增加了偶数级电路的设计难度。这种方法并没有完全解决流水线模数转换器采样速率和MDAC建立时间之间的矛盾。
【实用新型内容】
[0005]为解决上述现有的缺点,本实用新型所要解决的技术问题是提供一种流水线模数转换器电路,可以在不降低转换速率的前提下增加余量放大器的建立时间。
[0006]为达成以上所述的目的,本实用新型的增加流水线模数转换器余量放大器建立时间的ADC结构采取如下技术方案:
[0007]—种增加流水线模数转换器余量放大器建立时间的ADC结构,包含流水线Stagel、流水线Stage2、流水线Backend ;所述的流水线Stagel包含一个Sub-adc、一个Sub-dac、一个余量放大器RA ;所述流水线Stagel的工作状态主要在输入跟随track、余量放大amp这两个相位之间切换;余量放大amp的时间占据了大部分的采样周期;所述的流水线Stage2包含一个Sub-adc、一个Sub_dac、一个余量放大器RA和信号通道chA、信号通道chB ;每个通道都要在输入跟随track、余量放大amp和等待waiting这三个状态之间来回切换。
[0008]所述的流水线Backend包含了一级或者多级流水线ADC ;流水线Backend的输入为流水线Stage2的输出;流水线Backend的输入跟随状态和余量放大状态各占半个采样周期。
[0009]采用如上技术方案的本实用新型,具有如下有益效果:
[0010]本实用新型在固定的采样率下,通过增加流水线Stagel余量放大器的建立时间,来降低运放单位带宽增益积要求,从而减小流水线Stagel的运放的功耗。最终实现ADC的低功耗设计。
【附图说明】
[0011]图1(a)为本实用新型时间交织流水线模数转换器的电路结构图。
[0012]图1(b)为本实用新型时间交织流水线模数转换器的工作相位图。
[0013]图2为本实用新型中流水线Stagel的时钟信号产生电路及其输入输出时钟时序图。
[0014]图3(a)为本实用新型中流水线Stage2的电路结构图。
[0015]图3(b)为本实用新型中流水线Stage2电路的工作时序图。
[0016]图4为本实用新型中流水线Stagel、流水线Stage2、流水线Backend的输入时钟时序图。
【具体实施方式】
[0017]为了进一步说明本实用新型,下面结合附图进一步进行说明:
[0018]下面结合附图对本实用新型作进一步描述。以下实施例仅用于更加清楚地说明本实用新型的技术方案,而不能以此来限制本实用新型的保护范围。
[0019]本实用新型的电路结构如图1 (a)所示。包含流水线Stagel、流水线Stage2、流水线Backend。图1 (b)是本实用新型模数转换器各级电路的工作相位。
[0020]流水线Stagel的电路结构和传统的流水线一样。但是它的余量放大相位占据了大部分的量化周期。这就降低了流水线Stagel的运算放大器的功耗、设计难度。
[0021]图2是用于产生流水线Stagel的输入时钟的电路,及其输入输出波形。Clkin是输入时钟信号,频率等于采样速率的2倍。StglClkin是流水线Stagel的输入时钟,产生流水线Stagel需要的其它时钟信号。当时钟StglClkin为低电平时,流水线Stagel处于输入跟随状态。当时钟StglClkin为高电平时,流水线Stagel处于余量放大状态。
[0022]图3(a)是流水线Stage2的电路结构。该电路结构比传统的流水线电路多了一个信号通路。图1(a)中,流水线Stage2的信号通路chA,由图3(a)的开关SA1、开关SA2、开关SA3和采样电容CsA组成;流水线Stage2的信号通路chB,由图3(a)的开关SBl、开关SB2、开关SB3和采样电容CsB组成。
[0023]图3(b)是流水线Stage2的电路的工作时序。信号Clkin是模数转换器的输入时钟信号。信号StglClkin是流水线Stagel的输入时钟。流水线Stage2的信号通路chA、信号通路chB的工作频率只有模数转换器采样率的一半。这个两个通道,需要工作在不同的时钟相位,完成对流水线Stagel的输出的采样。时钟信号stg2Clkin为高电平时,信号通路chA工作;stg2Clkin为低电平时,信号通路chB工作。
[0024]时钟StglClkin为高电平,流水线Stagel处于余量放大相位。当stg2Clkin为高电平时,开关SA1、开关SA2闭合,采样电容CsA跟随流水线Stagel的输出。在时钟StglClkin的下降沿到来前,开关SAl断开,信号通路chA的采样结束。流水线Stage2的Sub-adc电路在开关SAl断开的瞬间,量化流水线Stagel的输出。随后断开开关SA2,闭合开关SA3。当开关SA3闭合时,流水线Stage2的运算放大器处于放大状态。电容CsA上的电荷转移到电容Cf上。运算放大器用于余量放大的时间长度和传统的模数转换器一样。即一个Clkin时钟周期,或者是半个模数转换器的周期。余量放大过程结束后,开关SA3断开,开关S4闭合。此时,运算放大器进入复位状态。复位时间长度和余量放大的时间长度相同。
[0025]当时钟StglClkin为高电平,而stg2Clkin为低电平时。开关SB1、开关SB2闭合,采样电容CsB跟随流水线Stagel的输出。虽然此时流水线Stage2的运算放大器处于放大状态,但是开关SB3断开,可以避免通道chB的信号对运算放大器的干扰。在时钟StglClkin的下降沿到来前,开关SBl断开,信号通路chB的采样结束。流水线Stage2的Sub-adc电路在开关SBl断开的瞬间,量化流水线Stagel的输出。随后断开开关SB2,闭合开关SB3。当开关SB3闭合时,流水线Stage2的运算放大器处于放大状态。电容CsB上的电荷转移到电容Cf上。余量放大过程结束后,开关SB3断开,开关S4闭合。此时,运算放大器进入复位状态。
[0026]在本实用新型中,流水线Stage2的运算放大器工作在放大和复位状态的时间长度和传统的流水线电路一样。流水线Backend可以采用传统的流水线电路。图4是流水线Stage 1、流水线Stage2、流水线Backend的输入时钟。当时钟backendClkin为低电平时,跟随流水线Stage2的输出;当时钟backendClkin为高电平时,流水线Backend对余量进行放大。
[0027]在本实用新型的流水线模数转换器中,合并各级流水线只包含一个Sub-adc电路。直接采用传统的流水线模数转换器的数据合并方法。
[0028]以上所述仅是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。
【主权项】
1.一种增加流水线模数转换器余量放大器建立时间的ADC结构,包含流水线Stagel、流水线Stage2、流水线Backend ;其特征在于::所述的流水线Stagel包含一个Sub-adc、一个Sub-dac、一个余量放大器RA ;所述流水线Stagel的工作状态主要在输入跟随track、余量放大amp这两个相位之间切换;余量放大amp的时间占据了大部分的采样周期;所述的流水线Stage2包含一个Sub-adc、一个Sub_dac、一个余量放大器RA和信号通道chA、信号通道chB ;每个通道都要在输入跟随track、余量放大amp和等待waiting这三个状态之间来回切换。2.根据权利要求1所述的增加流水线模数转换器余量放大器建立时间的ADC结构,其特征在于,所述的流水线Backend包含了一级或者多级流水线ADC ;流水线Backend的输入为流水线Stage2的输出;流水线Backend的输入跟随状态和余量放大状态各占半个采样周期。
【专利摘要】本实用新型公开了一种增加流水线模数转换器余量放大器建立时间的ADC结构。该ADC结构具有三级或三级以上的子电路。流水线Stage1包含一个Sub-adc、Sub-dac和余量放大器RA电路。流水线Stage1的跟随相位只占整个采样周期的一小部分,大部分的时间被用于余量放大器的输出建立。流水线Stage2除了包含上述流水线Stage1的子电路外,还包括2个信号通路chA、chB。这两个通路通过开关切换实现对流水线Stage1的输出的跟随。流水线Backend是一级或多级ADC电路。本实用新型在固定的采样率下,通过增加流水线Stage1余量放大器的建立时间,来降低运放单位带宽增益积要求,从而减小流水线Stage1的运放的功耗。最终实现ADC的低功耗设计。
【IPC分类】H03M1/12
【公开号】CN204906365
【申请号】CN201520663735
【发明人】廖浩勤, 严伟
【申请人】西安启微迭仪半导体科技有限公司
【公开日】2015年12月23日
【申请日】2015年8月28日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1