一种振荡器电路的制作方法

文档序号:10083794阅读:718来源:国知局
一种振荡器电路的制作方法
【技术领域】
[0001]本实用新型涉及振荡器电路。
【背景技术】
[0002]振荡器大都是通过电容的充放电和一个参考电压相比较得到振荡信号,为了简化振荡器结构、降低功耗、提高频率,为此设计了一种低功耗高频率振荡器电路。

【发明内容】

[0003]本实用新型旨在提供一种低功耗高频率振荡器电路。
[0004]一种振荡器电路,包括第一运算放大器、第一 NM0S管、第一电阻、第一 PM0S管、第二 PM0S管、第二 NM0S管、第三PM0S管、第四PM0S管、第三NM0S管、第四NM0S管、第一电容、第一反相器和第二反相器:
[0005]所述第一运算放大器的正输入端接基准电压VREF1,负输入端接所述第一 NM0S管的源极和所述第一电阻的一端,输出端接所述第一 NM0S管的栅极;
[0006]所述第一 NM0S管的栅极接所述第一运算放大器的输出端,漏极接所述第一 PM0S管的栅极和漏极和所述第二 PM0S管的栅极和所述第三PM0S管的栅极,源极接所述第一运算放大器的负输入端和所述第一电阻的一端;
[0007]所述第一电阻的一端接所述第一运算放大器的负输入端和所述第一 NM0S管的源极,另一端接地;
[0008]所述第一 PM0S管的栅极和漏极接在一起再接所述第一 NM0S管的漏极和所述第二PM0S管的栅极和所述第三PM0S管的栅极,源极接电源电压VCC ;
[0009]所述第二 PM0S管的栅极接所述第一 PM0S管的栅极和漏极和所述第一 NM0S管的漏极和所述第三PM0S管的栅极,漏极接所述第二 NM0S管的栅极和漏极和所述第四NM0S管的栅极,源极接电源电压VCC ;
[0010]所述第二 NM0S管的栅极和漏极接在一起再接所述第二 PM0S管的漏极和所述第四NM0S管的栅极,源极接地;
[0011]所述第三PM0S管的栅极接所述第一 NM0S管的漏极和所述第一 PM0S管的栅极和漏极和所述第二 PM0S管的栅极,漏极接所述第四PM0S管的源极,源极接电源电压VCC ;
[0012]所述第四PM0S管的栅极接所述第三NM0S管的栅极和所述第二反相器的输出端,漏极接所述第一电容的一端和所述第一反相器的输入端,源极接所述第三PM0S管的漏极;
[0013]所述第三NM0S管的栅极接所述第四PM0S管的栅极和所述第二反相器的输出端,漏极接所述第四PM0S管的漏极和所述第一电容的一端和所述第一反相器的输入端,源极接所述第四NM0S管的漏极;
[0014]所述第四NM0S管的栅极接所述第二 PM0S管的漏极和所述第二 NM0S管的栅极和漏极,漏极接所述第三NM0S管的源极,源极接地;
[0015]所述第一电容的一端接所述第四PM0S管的漏极和所述第三NM0S管的漏极和所述第一反相器的输入端,另一端接地;
[0016]所述第一反相器的输入端接所述第四PM0S管的漏极和所述第三NM0S管的漏极和所述第一电容的一端,输出端接所述第二反相器的输入端;
[0017]所述第二反相器的输入端接所述第一反相器的输出端,输出端接所述第四PM0S管的栅极和所述第三NM0S管的栅极并作为振荡器电路的输出端0SC0UT。
[0018]所述第一运算放大器和所述第一 NM0S管构成跟随器,所述第一电阻上的电压等于基准电压VREF1,所述第一电阻上的电流等于基准电压VREF1除以所述第一电阻电阻值,该电流就是11,再通过镜像给所述第二 PM0S管电流为12和所述第三PM0S管电流为13 ;电流12再通过所述第二 NM0S管镜像给所述第四NM0S管产生电流14 ;电流13作为对所述第一电容充电用的电流,电流14作为对所述第一电容放电用的电流;当所述第四PM0S管导通时,电流13对所述第一电容充电;当所述第三NM0S管导通时,所述第一电容放电;当所述第三PM0S管导通时对所述第一电容充电到所述第一反相器翻转时,振荡器输出端0SC0UT为高电平;接着所述第三NM0S管导通,电流14对所述第一电容进行放电到所述第一反相器又翻转时,振荡器输出0SC0UT为低电平;接着进入下一个周期;由于所述第一反相器112的翻转电压很低,所述第一电容111充电的电压很低,只是一个NM0S管的阈值电压,翻转频率就很高,也即是振荡频率就很高;对于一个振荡频率来说,由于所述第一电容111充电的电压低,充电时间就少,所消耗的电能就少。
【附图说明】
[0019]图1为本实用新型的振荡器电路的电路图。
【具体实施方式】
[0020]以下结合附图对本【实用新型内容】进一步说明。
[0021]—种振荡器电路,如图1所不,包括第一运算放大器101、第一 NM0S管102、第一电阻 103、第一 PM0S 管 104、第二 PM0S 管 105、第二 NM0S 管 106、第三 PM0S 管 107、第四 PM0S管108、第三NM0S管109、第四NM0S管110、第一电容111、第一反相器112和第二反相器113:
[0022]所述第一运算放大器101的正输入端接基准电压VREF1,负输入端接所述第一NM0S管102的源极和所述第一电阻103的一端,输出端接所述第一 NM0S管102的栅极;
[0023]所述第一 NM0S管102的栅极接所述第一运算放大器101的输出端,漏极接所述第一 PM0S管104的栅极和漏极和所述第二 PM0S管105的栅极和所述第三PM0S管107的栅极,源极接所述第一运算放大器101的负输入端和所述第一电阻103的一端;
[0024]所述第一电阻103的一端接所述第一运算放大器101的负输入端和所述第一NM0S管102的源极,另一端接地;
[0025]所述第一 PM0S管104的栅极和漏极接在一起再接所述第一 NM0S管102的漏极和所述第二 PM0S管105的栅极和所述第三PM0S管107的栅极,源极接电源电压VCC ;
[0026]所述第二 PM0S管105的栅极接所述第一 PM0S管104的栅极和漏极和所述第一NM0S管102的漏极和所述第三PM0S管107的栅极,漏极接所述第二 NM0S管106的栅极和漏极和所述第四NMOS管110的栅极,源极接电源电压VCC ;
[00
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1