一种高性能低功耗数字pll装置的制造方法

文档序号:10107240阅读:420来源:国知局
一种高性能低功耗数字pll装置的制造方法
【技术领域】
[0001]本实用新型属于频率合成技术领域,具体涉及一种高性能低功耗数字PLL装置。
【背景技术】
[0002]随着科技的进步,频率合成这种具有频率分辨率高,转换时间短和相位噪声低等优点的技术也渐渐的被人们研发出来,在频率合成的领域中常用的频率合成技术有模拟锁相环、数字锁相环和小数分频锁相环等,直接数字合成是近年来新的FS技术,但使用过程中仍稍显不足,首先,其模拟和锁定信号处理的性能与其功耗相比成反比,浪费了大量的资源;其次,在使用过程中,因为计数器和电平的限制,很容易造成模拟失真,影响使用者所得到的最终模拟信号波形,导致使用者判断失误;最后,一般方法,无法进行快速的信号变换,不能快速准确的完成所需模拟信号的锁定。这些问题的存在严重制约着数字锁相环技术的发展。
【实用新型内容】
[0003]本实用新型的目的在于提供一种高性能低功耗数字PLL装置,以解决上述【背景技术】中提出的问题。
[0004]为实现上述目的,本实用新型提供如下技术方案:一种高性能低功耗数字PL装置,包括鉴相器、机箱、液晶显示屏、主计数器、吸收计数器、PLL电路板、安全绝缘支柱、微处理器、参考分频器、压控振荡器、环路滤波器、双模分频器、电源插孔和操作旋钮,所述鉴相器和微处理器安装在机箱的内部顶端,所述鉴相器和微处理器电性连接,所述主计数器和吸收计数器安装在机箱的内部左端,所述主计数器与鉴相器电性连接,所述PLL电路板、参考分频器和环路滤波器均安装在机箱内部,所述PLL电路板与微处理器电性连接,所述压控振荡器和双模分频器安装在机箱的内部右端,所述环路滤波器与鉴相器电性连接,所述压控振荡器与环路滤波器电性连接,所述双模分频器与压控振荡器电性连接,所述主计数器和吸收计数器均与双模分频器电性连接,所述液晶显示屏、电源插孔和操作旋钮均设置在机箱的前方,所述电源插孔与PLL电路板电性连接,所述液晶显示屏和操作旋钮均匀微处理器电性连接,所述安全绝缘支柱设置在机箱的底部。
[0005]优选的,所述PLL电路板采用四层PCB板结构,其中顶层和底层均为排线层,第二层为电源层,第三层为接地层,所述电源插孔与电源层电性连接。
[0006]与现有技术相比,本实用新型的有益效果是:该高性能低功耗数字PLL装置,结构科学方便,操作安全方便,参考分频器和双模分频器双重工作,能够快速锁定目标信号,在主计数器和吸收计数器的双重作用下,加快信号转换速度,有效避免信号失真影响使用者体验效果的情况发生,PLL电路板的四层PCB板结构,逆转了双层工作电路排线板之间的相互影响造成高功耗低性能的情况,其中排线层设置有门电路作为吸收计数器的技术终止端,使其停止计数,将模式控制电平变为低电平,带动主计数器也减法计数到零,主计数器输出低电平将两个输出比相脉冲送至鉴相器,快速高效的完成一个计数周期。
【附图说明】
[0007]图1为本实用新型结构示意图;
[0008]图2为本实用新型的PLL电路板结构示意图;
[0009]图3为本实用新型的工作原理图。
[0010]图中:1、鉴相器,2、机箱,3、液晶显示屏,4、主计数器,5、吸收计数器,6、PLL电路板,61、电源层,62、接地层,63、排线层,7、安全绝缘支柱,8、微处理器,9、参考分频器,10、压控振荡器,11、环路滤波器,12、双模分频器,13、电源插孔,14、操作旋钮。
【具体实施方式】
[0011]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0012]请参阅图1-3,本实用新型提供一种技术方案:一种高性能低功耗数字PL装置,包括鉴相器1、机箱2、液晶显示屏3、主计数器4、吸收计数器5、PLL电路板6、安全绝缘支柱7、微处理器8、参考分频器9、压控振荡器10、环路滤波器11、双模分频器12、电源插孔13和操作旋钮14,鉴相器1和微处理器8安装在机箱2的内部顶端,鉴相器1和微处理器8电性连接,主计数器4和吸收计数器5安装在机箱2的内部左端,主计数器4与鉴相器1电性连接,PLL电路板6、参考分频器9和环路滤波器11均安装在机箱2内部,PLL电路板6与微处理器8电性连接,PLL电路板6采用四层PCB板结构,其中顶层和底层均为排线层63,第二层为电源层61,第三层为接地层62,电源插孔13与电源层61电性连接,压控振荡器10和双模分频器12安装在机箱2的内部右端,环路滤波器11与鉴相器1电性连接,压控振荡器10与环路滤波器11电性连接,双模分频器12与压控振荡器10电性连接,主计数器4和吸收计数器5均与双模分频器12电性连接,液晶显示屏3、电源插孔13和操作旋钮14均设置在机箱2的前方,电源插孔13与PLL电路板6电性连接,液晶显示屏3和操作旋钮14均匀微处理器8电性连接,安全绝缘支柱7设置在机箱2的底部。
[0013]工作原理:使用时,正负极接入电源插孔13中,再电源层61的作用下,微处理器8开始工作,通过操作旋钮14设置相位与频率和分频比,之后在主计数器4和吸收计数器5的作用下计数开始,快速转换信号并且锁定目标信号波形,送入鉴相器1进行鉴别,防止模拟信号波形的失真,通过环路滤波器11排除干扰,在压缩振荡器10的作用下,最终得到合成频率波形。
[0014]尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同物限定。
【主权项】
1.一种高性能低功耗数字PLL装置,包括鉴相器(1)、机箱(2)、液晶显示屏(3)、主计数器(4)、吸收计数器(5)、PLL电路板¢)、安全绝缘支柱(7)、微处理器(8)、参考分频器(9)、压控振荡器(10)、环路滤波器(11)、双模分频器(12)、电源插孔(13)和操作旋钮(14),其特征在于:所述鉴相器(1)和微处理器(8)安装在机箱(2)的内部顶端,所述鉴相器(1)和微处理器(8)电性连接,所述主计数器(4)和吸收计数器(5)安装在机箱(2)的内部左端,所述主计数器⑷与鉴相器⑴电性连接,所述PLL电路板(6)、参考分频器(9)和环路滤波器(11)均安装在机箱(2)内部,所述PLL电路板(6)与微处理器(8)电性连接,所述压控振荡器(10)和双模分频器(12)安装在机箱(2)的内部右端,所述环路滤波器(11)与鉴相器(1)电性连接,所述压控振荡器(10)与环路滤波器(11)电性连接,所述双模分频器(12)与压控振荡器(10)电性连接,所述主计数器(4)和吸收计数器(5)均与双模分频器(12)电性连接,所述液晶显示屏(3)、电源插孔(13)和操作旋钮(14)均设置在机箱(2)的前方,所述电源插孔(13)与PLL电路板(6)电性连接,所述液晶显示屏(3)和操作旋钮(14)均匀微处理器(8)电性连接,所述安全绝缘支柱(7)设置在机箱(2)的底部。2.根据权利要求1所述的一种高性能低功耗数字PLL装置,其特征在于:所述PLL电路板(6)采用四层PCB板结构,其中顶层和底层均为排线层(63),第二层为电源层(61),第三层为接地层(62),所述电源插孔(13)与电源层¢1)电性连接。
【专利摘要】本实用新型公开了一种高性能低功耗数字PLL装置,包括鉴相器、机箱、液晶显示屏、主计数器、吸收计数器、PLL电路板、安全绝缘支柱、微处理器、参考分频器、压控振荡器、环路滤波器、双模分频器、电源插孔和操作旋钮,所述鉴相器和微处理器安装在机箱的内部顶端,所述主计数器和吸收计数器安装在机箱的内部左端,所述PLL电路板、参考分频器和环路滤波器均安装在机箱内部,所述压控振荡器和双模分频器安装在机箱的内部右端,所述液晶显示屏、电源插孔和操作旋钮均设置在机箱的前方,所述安全绝缘支柱设置在机箱的底部。本实用新型结构科学合理,在主计数器和吸收计数器的双重作用下,加快信号的转换速度,有效避免信号失真发生。
【IPC分类】H03L7/18
【公开号】CN205017303
【申请号】CN201520599097
【发明人】游平, 梁小江, 李德布, 苏攀, 张军民
【申请人】江西创成电子有限公司
【公开日】2016年2月3日
【申请日】2015年8月11日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1