一种限定最短时间的故障锁存电路的制作方法

文档序号:10424038阅读:415来源:国知局
一种限定最短时间的故障锁存电路的制作方法
【专利说明】
一、技术领域
[0001]本实用新型涉及电子工程领域,尤其涉及一种限定最短时间的故障锁存电路。
二、【背景技术】
[0002]在航空机载设备中,故障检测技术被广泛应用。故障发生后,机载设备需要做出相应的响应动作,若故障时间太短,设备做出响应的时间不足,会导致不期望的后果发生,在此背景下,限定最短时间的故障锁存电路需求被提出。
三、
【发明内容】

[0003]本实用新型的目的是提出一种限定最短时间的故障锁存电路,为机载设备提供故障锁存功能。
[0004]本实用新型采取的技术方案为,一种限定最短时间的故障锁存电路,包括第一或非门Dl,第二或非门D2,第三或非门D3,电阻R,电容C,反相器。第一或非门Dl—个输入端连接输入故障信号,另一个输入端连接第三或非门D3输出端,即输出锁存信号,第二或非门D2一个输入端连接输入故障信号,另一个输入端连接反相器输出端,第三或非门D3两个输入端分别连接第一或非门Dl输出端和第二或非门D2输出端,电阻R左端连接第三或非门D3输出端,电阻R右端连接电容C上端和反相器输入端,电容C下端接地。
[0005]—种限定最短时间的故障锁存电路,当输入故障信号有效时,输出锁存信号跟随有效,当故障信号恢复无效时,输出锁存信号可以根据需要的最短时间锁存故障信号。
[0006]本实用新型具有的优点和有益效果:可以根据需要的最短时间锁存故障信号。
[0007]经多次实践证实,本实用新型可适用于各种机载设备故障检测电路,为机载设备提供故障锁存的功能。
四、【附图说明】
[0008]图1为本实用新型的一种限定最短时间的故障锁存电路示意图。
[0009]图2为本实用新型信号逻辑关系。
五、【具体实施方式】
[0010]本实用新型提供一种限定最短时间的故障锁存电路,为机载设备提供故障锁存功會K。
[0011]本实用新型采取的技术方案为,一种限定最短时间的故障锁存电路,包括第一或非门Dl,第二或非门D2,第三或非门D3,电阻R,电容C,反相器。第一或非门Dl—个输入端连接输入故障信号,另一个输入端连接第三或非门D3输出端,即输出锁存信号,第二或非门D2一个输入端连接输入故障信号,另一个输入端连接反相器输出端,第三或非门D3两个输入端分别连接第一或非门Dl输出端和第二或非门D2输出端,电阻R左端连接第三或非门D3输出端,电阻R右端连接电容C上端和反相器输入端,电容C下端接地。
[0012]—种限定最短时间的故障锁存电路,当输入故障信号有效时,输出锁存信号跟随有效,当故障信号恢复无效时,输出锁存信号可以根据需要的最短时间锁存故障信号。
[0013]工作过程:
[0014]当输入故障信号由无效变为有效时(低电平变为高电平),第一或非门Dl和第二或非门D2输出端均变为低电平,因此第三或非门D3输出端变为高电平,即输出锁存信号变为有效(高电平)。此时电容C通过电阻R充电。在电容C上的电压上升到反相器的翻转电平之前,反相器输出端为高电平。电容C上的电压上升到反相器的翻转电平所需的时间即为所需要的最短故障锁存时间,该时间由电阻R阻值,电容C容值和反相器翻转电平决定。
[0015]若故障时间小于需要的最短故障锁存时间,即电容C上的电压还未上升到反相器的翻转电平,反相器输出端仍为高电平,此时输入故障信号由有效变为无效(高电平变为低电平),由于反相器输出端为高电平,第二或非门D2输出端为低电平,此时第三或非门D3输出端跟随前一时间状态为高电平,直到电容C上的电压经过所需要的最短故障锁存时间上升到反相器的翻转电平,反相器输出端变为低电平,第二或非门D2输出端为变为高电平,此时第三或非门D3输出端变为低电平,即输出锁存信号变为无效(低电平)。
[0016]若故障时间大于需要的最短故障锁存时间,即电容C上的电压已经上升到反相器的翻转电平,反相器输出端为低电平,此时输入故障信号由有效变为无效(高电平变为低电平),由于反相器输出端为低电平,第二或非门D2输出端为高电平,第三或非门D3输出端跟随输入故障信号由有效变为无效(高电平变为低电平)。
[0017]综上,本实用新型具有的优点和有益效果:可以根据需要的最短时间锁存故障信号。
【主权项】
1.一种限定最短时间的故障锁存电路,其特征是,包括第一或非门Dl,第二或非门D2,第三或非门D3,电阻R,电容C,反相器;第一或非门Dl—个输入端连接输入故障信号,另一个输入端连接第三或非门D3输出端,即输出锁存信号,第二或非门D2—个输入端连接输入故障信号,另一个输入端连接反相器输出端,第三或非门D3两个输入端分别连接第一或非门Dl输出端和第二或非门D2输出端,电阻R左端连接第三或非门D3输出端,电阻R右端连接电容C上端和反相器输入端,电容C下端接地。
【专利摘要】本实用新型涉及电子工程领域,尤其涉及一种限定最短时间的故障锁存电路。一种限定最短时间的故障锁存电路,其特征是,包括第一或非门D1,第二或非门D2,第三或非门D3,电阻R,电容C,反相器。第一或非门D1一个输入端连接输入故障信号,另一个输入端连接第三或非门D3输出端,即输出锁存信号,第二或非门D2一个输入端连接输入故障信号,另一个输入端连接反相器输出端,第三或非门D3两个输入端分别连接第一或非门D1输出端和第二或非门D2输出端,电阻R左端连接第三或非门D3输出端,电阻R右端连接电容C上端和反相器输入端,电容C下端接地。
【IPC分类】H03K19/003
【公开号】CN205336252
【申请号】CN201520945166
【发明人】杨杨, 任学峰, 张拓, 梁翌, 郭富民
【申请人】中国航空工业第六一八研究所
【公开日】2016年6月22日
【申请日】2015年11月24日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1