带延时功能的过欠压保护开关电路的制作方法

文档序号:10748426阅读:475来源:国知局
带延时功能的过欠压保护开关电路的制作方法
【专利摘要】本实用新型涉及一种电路,特别涉及一种带延时功能的过欠压保护开关电路。其特征是:第一二极管、第一电容并联后的一端通过第三电阻、第二电阻、第一电阻和桥式整流电路直流输出端的正极相连,另一端和桥式整流电路直流输出端的负极相连,第二二极管和第四电阻串联后再和第一电容并联,桥式整流电路直流输出端的正极通过第十电阻和LM324集成电路第一运算放大器的同相输入端相连,桥式整流电路直流输出端的正极通过第十二电阻和LM324集成电路第二运算放大器的反相输入端相连,桥式整流电路直流输出端的正极和可控硅的阳极相连。由于采用上述技术方案,本实用新型所具有的优点和积极效果是:实用性强。
【专利说明】
带延时功能的过欠压保护开关电路
技术领域
[0001]本实用新型涉及一种电路,特别涉及一种带延时功能的过欠压保护开关电路。
【背景技术】
[0002]目前,市场上普遍使用的电源开关都是不带过欠压保护的,此类电源开关应用在对普通人身安全的保护上是很好的,但是我们的电网电压有的时候会出现波动,如周围有大型设备或者是雷击,这些过欠压很容易造成使用中的用电设备损坏。

【发明内容】

[0003]本实用新型所要解决的技术问题是:提供一种带延时功能的过欠压保护开关电路,能使开关具备带延时功能的过欠压保护。
[0004]本实用新型解决其技术问题所采用的技术方案是:本实用新型由交流电火线输入端、交流电零线输入端、继电器线圈、桥式整流电路、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第十一电阻、第十二电阻、第十三电阻、LM324集成电路第一运算放大器、LM324集成电路第二运算放大器、LM324集成电路第三运算放大器、LM324集成电路第四运算放大器、第一二极管、第二二极管、第三二极管、第四二极管、第五二极管、第一电容、第二电容、第三电容、第四电容、第五电容、第六电容和可控硅组成,其特征是:交流电火线输入端通过继电器线圈和桥式整流电路交流输入端的一端相连,桥式整流电路交流输入端的另一端和交流电零线输入端相连,第一二极管、第一电容并联后的一端通过第三电阻、第二电阻、第一电阻和桥式整流电路直流输出端的正极相连,另一端和桥式整流电路直流输出端的负极相连,第二二极管和第四电阻串联后再和第一电容并联,桥式整流电路直流输出端的正极通过第十电阻和LM324集成电路第一运算放大器的同相输入端相连,桥式整流电路直流输出端的正极通过第十二电阻和LM324集成电路第二运算放大器的反相输入端相连,桥式整流电路直流输出端的正极和可控硅的阳极相连,第二电容、第十一电阻并联后的一端和LM324集成电路第一运算放大器的同相输入端相连,另一端和桥式整流电路直流输出端的负极相连,第三电容、第十三电阻并联后的一端和LM324集成电路第二运算放大器的反相输入端相连,另一端和桥式整流电路直流输出端的负极相连,桥式整流电路直流输出端的正极通过第一电阻、第二电阻、第三电阻、第四电阻分别和LM324集成电路第一运算放大器的反相输入端、LM324集成电路第二运算放大器的同相输入端、LM324集成电路第三运算放大器的反相输入端、LM324集成电路第四运算放大器的反相输入端相连,桥式整流电路直流输出端的正极通过第一电阻、第二电阻、第三电阻、第七电阻和LM324集成电路第四运算放大器的同相输入端相连,第一运算放大器的输出端通过第三二极管、第五电阻和第三运算放大器的同相输入端相连,第二运算放大器的输出端通过第四二极管、第五电阻和第三运算放大器的同相输入端相连,第六电阻、第四电容并联后的一端和第三运算放大器的同相输入端相连,另一端和桥式整流电路直流输出端的负极相连,第三运算放大器的输出端通过第五二极管和LM324集成电路第四运算放大器的同相输入端相连,第五电容的一端和LM324集成电路第四运算放大器的同相输入端相连,另一端和桥式整流电路直流输出端的负极相连,LM324集成电路第四运算放大器的输出端通过第八电阻和可控硅的控制极相连,可控硅的阴极和桥式整流电路直流输出端的负极相连,第六电容、第九电阻并联后的一端和可控硅的控制极相连,另一端和可控硅的阴极相连。
[0005]由于采用上述技术方案,本实用新型所具有的优点和积极效果是:实用性强。
【附图说明】
[0006]下面结合附图和实施例对本实用新型进一步说明。
[0007]图1是本实用新型电路原理图。
[0008]图中L.交流电火线输入端,N.交流电零线输入端,Tl.继电器线圈,B1.桥式整流电路,Rl.第一电阻,R2.第二电阻,R3.第三电阻,R4.第四电阻,R5.第五电阻,R6.第六电阻,R7.第七电阻,R8.第八电阻,R9.第九电阻,R10.第十电阻,Rll.第^^一电阻,R12.第十二电阻,R13.第十三电阻,Al.LM324集成电路第一运算放大器,A2.LM324集成电路第二运算放大器,A3.LM324集成电路第三运算放大器,A4.LM324集成电路第四运算放大器,Dl.第一二极管,D2.第二二极管,D3.第三二极管,D4.第四二极管,D5.第五二极管,Cl.第一电容,C2.第二电容,C3.第三电容,C4.第四电容,C5.第五电容,C6.第六电容,Ql.可控娃。
【具体实施方式】
[0009]在图1中,交流电火线输入端(L)通过继电器线圈(Tl)和桥式整流电路(BI)交流输入端的一端相连,桥式整流电路(BI)交流输入端的另一端和交流电零线输入端(N)相连,第一二极管(Dl)、第一电容(Cl)并联后的一端通过第三电阻(R3)、第二电阻(R2)、第一电阻(Rl)和桥式整流电路(BI)直流输出端的正极相连,另一端和桥式整流电路(BI)直流输出端的负极相连,第二二极管(D2)和第四电阻(R4)串联后再和第一电容(Cl)并联,桥式整流电路(BI)直流输出端的正极通过第十电阻(RlO)和LM324集成电路第一运算放大器(Al)的同相输入端相连,桥式整流电路(BI)直流输出端的正极通过第十二电阻(R12)和LM324集成电路第二运算放大器(A2)的反相输入端相连,桥式整流电路(BI)直流输出端的正极和可控硅(Ql)的阳极相连,第二电容(C2)、第十一电阻(Rll)并联后的一端和LM324集成电路第一运算放大器(Al)的同相输入端相连,另一端和桥式整流电路(BI)直流输出端的负极相连,第三电容(C3)、第十三电阻(R13)并联后的一端和LM324集成电路第二运算放大器(A2)的反相输入端相连,另一端和桥式整流电路(BI)直流输出端的负极相连,桥式整流电路(BI)直流输出端的正极通过第一电阻(Rl)、第二电阻(R2)、第三电阻(R3)、第四电阻(R4)分别和LM324集成电路第一运算放大器(Al)的反相输入端、LM324集成电路第二运算放大器(A2)的同相输入端、LM324集成电路第三运算放大器(A3)的反相输入端、LM324集成电路第四运算放大器(A4)的反相输入端相连,桥式整流电路(BI)直流输出端的正极通过第一电阻(Rl)、第二电阻(R2)、第三电阻(R3)、第七电阻(R7)和LM324集成电路第四运算放大器(A4)的同相输入端相连,第一运算放大器(Al)的输出端通过第三二极管(D3)、第五电阻(R5)和第三运算放大器(A3)的同相输入端相连,第二运算放大器(A2)的输出端通过第四二极管(D4)、第五电阻(R5)和第三运算放大器(A3)的同相输入端相连,第六电阻(R6)、第四电容(C4)并联后的一端和第三运算放大器(A3)的同相输入端相连,另一端和桥式整流电路(BI)直流输出端的负极相连,第三运算放大器(A3)的输出端通过第五二极管(D5)和LM324集成电路第四运算放大器(A4)的同相输入端相连,第五电容(C5)的一端和LM324集成电路第四运算放大器(A4)的同相输入端相连,另一端和桥式整流电路(BI)直流输出端的负极相连,LM324集成电路第四运算放大器(A4)的输出端通过第八电阻(R8)和可控硅(Ql)的控制极相连,可控硅(Ql)的阴极和桥式整流电路(BI)直流输出端的负极相连,第六电容(C6)、第九电阻(R9)并联后的一端和可控硅(Ql)的控制极相连,另一端和可控硅(Ql)的阴极相连。第一二极管(Dl)、第二二极管(D2)为稳压二极管。
[0010]本实用新型的原理为:桥式整流电路(BI)将外部的交流电整流成直流电,第一电阻(R1)、第二电阻(R2)、第三电阻(R3)、第四电阻(R4)为降压电阻,第一二极管(D1)、第二二极管(D2)为稳压二极管,第一电容(Cl)为滤波电容,LM324集成电路第一运算放大器(Al)为过压检测器,当外部电压过高的时候,经过第十电阻(RlO)、第十一电阻(Rll)降压后输入给LM324集成电路第一运算放大器(Al)同相输入端,当LM324集成电路第一运算放大器(Al)同相输入端电压高过LM324集成电路第一运算放大器(Al)反相输入端电压时,LM324集成电路第一运算放大器(Al)输出为高电平,同样,LM324集成电路第二运算放大器(A2)为欠压检测器,当外部电压过低的时候,经过第十二电阻(R12)、第十三电阻(R13)降压后输入给LM324集成电路第二运算放大器(A2)反相输入端,当LM324集成电路第二运算放大器(A2)反相输入端电压高过LM324集成电路第二运算放大器(A2)同相输入端电压时,LM324集成电路第二运算放大器(A2)输出为高电平,LM324集成电路第三运算放大器(A3)、LM324集成电路第四运算放大器(A4)共同组成信号的延时电路,当电源输入端出现过压或者欠压的时候,这个过压信号或者欠压信号会通过第三二极管(D3)、第四二极管(D4)输入给LM324集成电路第三运算放大器(A3)同相输入端,这个时候LM324集成电路第三运算放大器(A3)会输出一个高电平信号,这样就会使第五二极管(D5)处于截至状态,LM324集成电路第四运算放大器(A4)就会输出一个高电平,延时就是通过这个充电的过程来完成的,这样就能很好地防止了电网电压出现干扰信号时候的开关误动作。当LM324集成电路第四运算放大器(A4)输出为高电平信号的时候,通过第八电阻(R8)和第九电阻(R9)进行取样,然后用来驱动可控硅(Ql),当可控硅(Ql)导通的时候,继电器线圈(Tl)上的电流就会增大,使继电器动作,从而将电源断开。
【主权项】
1.一种带延时功能的过欠压保护开关电路,由交流电火线输入端、交流电零线输入端、继电器线圈、桥式整流电路、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第十一电阻、第十二电阻、第十三电阻、LM324集成电路第一运算放大器、LM324集成电路第二运算放大器、LM324集成电路第三运算放大器、LM324集成电路第四运算放大器、第一二极管、第二二极管、第三二极管、第四二极管、第五二极管、第一电容、第二电容、第三电容、第四电容、第五电容、第六电容和可控硅组成,其特征是:交流电火线输入端(L)通过继电器线圈(Tl)和桥式整流电路(BI)交流输入端的一端相连,桥式整流电路(BI)交流输入端的另一端和交流电零线输入端(N)相连,第一二极管(Dl)、第一电容(Cl)并联后的一端通过第三电阻(R3)、第二电阻(R2)、第一电阻(Rl)和桥式整流电路(BI)直流输出端的正极相连,另一端和桥式整流电路(BI)直流输出端的负极相连,第二二极管(D2)和第四电阻(R4)串联后再和第一电容(Cl)并联,桥式整流电路(BI)直流输出端的正极通过第十电阻(RlO)和LM324集成电路第一运算放大器(Al)的同相输入端相连,桥式整流电路(BI)直流输出端的正极通过第十二电阻(R12)和LM324集成电路第二运算放大器(A2)的反相输入端相连,桥式整流电路(BI)直流输出端的正极和可控硅(Ql)的阳极相连,第二电容(C2)、第十一电阻(Rll)并联后的一端和LM324集成电路第一运算放大器(Al)的同相输入端相连,另一端和桥式整流电路(BI)直流输出端的负极相连,第三电容(C3)、第十三电阻(R13)并联后的一端和LM324集成电路第二运算放大器(A2)的反相输入端相连,另一端和桥式整流电路(BI)直流输出端的负极相连,桥式整流电路(BI)直流输出端的正极通过第一电阻(Rl)、第二电阻(R2)、第三电阻(R3)、第四电阻(R4)分别和LM324集成电路第一运算放大器(Al)的反相输入端、LM324集成电路第二运算放大器(A2)的同相输入端、LM324集成电路第三运算放大器(A3)的反相输入端、LM324集成电路第四运算放大器(A4)的反相输入端相连,桥式整流电路(BI)直流输出端的正极通过第一电阻(Rl)、第二电阻(R2)、第三电阻(R3)、第七电阻(R7)和LM324集成电路第四运算放大器(A4)的同相输入端相连,第一运算放大器(Al)的输出端通过第三二极管(D3)、第五电阻(R5)和第三运算放大器(A3)的同相输入端相连,第二运算放大器(A2)的输出端通过第四二极管(D4)、第五电阻(R5)和第三运算放大器(A3)的同相输入端相连,第六电阻(R6)、第四电容(C4)并联后的一端和第三运算放大器(A3)的同相输入端相连,另一端和桥式整流电路(BI)直流输出端的负极相连,第三运算放大器(A3)的输出端通过第五二极管(D5)和LM324集成电路第四运算放大器(A4)的同相输入端相连,第五电容(C5)的一端和LM324集成电路第四运算放大器(A4)的同相输入端相连,另一端和桥式整流电路(BI)直流输出端的负极相连,LM324集成电路第四运算放大器(A4)的输出端通过第八电阻(R8)和可控硅(Ql)的控制极相连,可控硅(Ql)的阴极和桥式整流电路(BI)直流输出端的负极相连,第六电容(C6)、第九电阻(R9)并联后的一端和可控硅(Ql)的控制极相连,另一端和可控硅(Ql)的阴极相连。
【文档编号】H03K17/74GK205430188SQ201520553196
【公开日】2016年8月3日
【申请日】2015年7月28日
【发明人】强科华, 华杰, 赵云
【申请人】无锡万吉科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1