一种小型化宽带跳频雷达本振频率合成电路的制作方法

文档序号:10897743阅读:582来源:国知局
一种小型化宽带跳频雷达本振频率合成电路的制作方法
【专利摘要】本实用新型提供了一种小型化宽带跳频雷达本振频率合成电路,包括鉴相器[1],环路滤波器[2],压控振荡器[3],CPLD[4]和分频器[5],鉴相器[1]输出的鉴相误差经环路滤波器[2]加到压控振荡器[3],产生两路输出信号,一路为所述合成电路的最终输出信号,另一路进入分频器[5]分频,然后进入鉴相器[1]进行鉴相。本实用新型能大大缩小本振频率合成的体积,降低功耗和重量,同时满足雷达对本振信号的跳频间隔、跳频时间、相位噪声、杂散等指标要求。
【专利说明】
一种小型化宽带跳频雷达本振频率合成电路
技术领域
[0001]本实用新型属于雷达频率源系统设计中的本振频率合成技术,具体涉及一种小型化宽带跳频雷达本振频率合成电路。
【背景技术】
[0002]在雷达频率源的设计和应用中,本振信号既用于发射信号的合成,又用于与接收目标回波进行下变频。雷达宽带跳频本振合成的现有电路形式一般是多频标锁相环内下变频,除锁相环电路外还包含功分器[6]、谐波发生器[10]、微波开关[11]、低通滤波器[12]、混频器[13]、放大器[14]等电路(参见附图2),外接参考源经功分器[6]分成两路,一路进入锁相环集成电路[7]的输入I进行分频和鉴相,另一路进入谐波发生器[10]产生四路频标,微波开关[11]选出其中一路与压控振荡器[9]所产生的信号在混频器[13]中下变频,经低通滤波器[12]滤波和放大器[14]放大后,进入锁相环集成电路[7]的输入2进行分频和鉴相。该电路同样可合成跳频带宽为4GHz,跳频间隔为1MHz的本振信号,但是体积较大、功耗较多、重量较重,难以满足现代雷达对频率源小型化、模块化、标准化的要求。
【实用新型内容】
[0003]针对现有技术存在的不足,本实用新型提出一种宽带小型化雷达本振频率合成技术,能大大缩小本振频率合成的体积,降低功耗和重量,同时满足雷达对本振信号的跳频间隔、跳频时间、相位噪声、杂散等指标要求。
[0004]考虑到现有技术的上述问题,根据本实用新型公开的一个方面,本实用新型采用以下技术方案:
[0005]—种小型化宽带跳频雷达本振频率合成电路,包括鉴相器[I],环路滤波器[2],压控振荡器[3 ],CPLD[ 4]和分频器[5 ],其特征在于:
[0006]所述合成电路的屏蔽壳体体积为50mm X 50mm X 9.5mm,鉴相器[I ]的鉴相频率为100MHz,鉴相器[I]参考输入端为由高稳低相噪恒温晶振提供的外接参考源,鉴相器[I]输出的鉴相误差经环路滤波器[2]加到压控振荡器[3]的压控端,压控振荡器[3]产生两路输出信号,一路为所述合成电路的最终输出信号,另一路进入分频器[5],分频器[5]在CPLD
[4]的控制下把另一路的输出信号小数分频到10MHz,实现1MHz ,11.1MHz,12.5MHz频率的跳频间隔,然后进入鉴相器[I ]的VCO输入端与外接参考源进行鉴相。
[0007 ]本实用新型合成的本振信号跳频带宽为4GHz,跳频间隔为I OMHz,在任意500MHz范围内跳频时间低于50uS,相位噪声在偏离载频IKHz?IMHz范围内低于-lOOdBc/Hz,鉴相泄漏和杂散低于-65dBc。
[0008]本实用新型能大大缩小本振频率合成的体积,降低功耗和重量,同时满足雷达对本振信号的跳频间隔、跳频时间、相位噪声、杂散等指标要求。
【附图说明】
[0009]图1是本实用新型一种小型化宽带跳频雷达本振频率合成电路的原理图。
[0010]图2是现有技术中雷达宽带跳频本振合成电路原理图。
【具体实施方式】
[0011]下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
[0012]参见附图1,本实用新型的小型化宽带跳频雷达本振频率合成电路,包括鉴相器[I],环路滤波器[2],压控振荡器[3],CPLD[4],分频器[5],其特征在于,合成电路的屏蔽壳体的体积为50mm X 50mm X 9.5mm,鉴相器[I ]的鉴相频率为100MHz,其参考输入端为由高稳低相噪恒温晶振提供的外接参考源,鉴相器[I]输出的鉴相误差经环路滤波器[2]加到压控振荡器[3]的压控端,压控振荡器[3]产生两路输出信号,一路为合成电路的最终输出信号,另一路进入分频器[5],分频器[5]在CPLD[4]的控制下把另一路的输出信号小数分频到10MHz,实现1MHz,11.1MHz,12.5MHz频率的跳频间隔,然后进入鉴相器[I]的VCO输入端与外接参考源进行鉴相。
[0013]本实用新型合成的本振信号跳频带宽为4GHz,跳频间隔为IOMHz,在任意500MHz范围内跳频时间低于50uS,相位噪声在偏离载频IKHz?IMHz范围内低于-lOOdBc/Hz,鉴相泄漏和杂散低于-65dBc。
[0014]实施例1,针对本实用新型的小型化宽带跳频雷达本振频率合成电路,采用鉴相器
[1]HMC439,环路滤波器[2]中的运放AD797,压控振荡器[3]HMC588,CPLD[4]LCMX02-256HC,分频器[5 ] UXNl 4M9P。可以实现4GHz范围内间隔12.5MHz跳频。
[0015]实施例2,针对本实用新型的小型化宽带跳频雷达本振频率合成电路,采用鉴相器
[1]HMC439,环路滤波器[2]中的运放AD797,压控振荡器[3]HMC732,CPLD[4]LCMX02-256HC,分频器[5 ] UXNl 4M9P。可以实现6GHz范围内间隔I OMHz跳频。
【主权项】
1.一种小型化宽带跳频雷达本振频率合成电路,包括鉴相器[I],环路滤波器[2],压控振荡器[3 ],CPLD[ 4]和分频器[5 ],其特征在于: 所述合成电路的屏蔽壳体体积为50mm X 50mm X 9.5mm,鉴相器[I ]的鉴相频率为100MHz,鉴相器[I]参考输入端为由高稳低相噪恒温晶振提供的外接参考源,鉴相器[I]输出的鉴相误差经环路滤波器[2]加到压控振荡器[3]的压控端,压控振荡器[3]产生两路输出信号,一路为所述合成电路的最终输出信号,另一路进入分频器[5],分频器[5]在CPLD[4]的控制下把另一路的输出信号小数分频到10MHz,实现1MHz ,11.1MHz,12.5MHz频率的跳频间隔,然后进入鉴相器[I ]的VCO输入端与外接参考源进行鉴相。
【文档编号】H03L7/18GK205584176SQ201521009674
【公开日】2016年9月14日
【申请日】2015年12月8日
【发明人】张振北, 聂翀, 张飞
【申请人】中国航空工业集团公司雷华电子技术研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1