包含并行干扰消除处理器的基站系统的制作方法

文档序号:7974395阅读:177来源:国知局
专利名称:包含并行干扰消除处理器的基站系统的制作方法
技术领域
本发明一般涉及码分多址(CDMA)通信系统,具体涉及CDMA通信系统中改进的干扰消除方法。
多址通信技术能够使多个用户,例如,移动电话,分享诸如无线电信道的相同路径,同时与一个接收机或基站通信。多址技术的例子包括频分多址(FDMA),其中给不同用户分配不同的信道频带;时分多址(TDMA),其中给不同用户分配非重叠的信道时隙,和码分多址(CDMA)。在CDMA中,给不同用户分配唯一的扩展码,一般伪随机噪声(PN)码,这些代码是高带宽的位流,在传输之前利用它乘以各个基带信号。用扩展码乘以基带信号增大该信号的带宽,就把基带信号扩展到信道上,其增大的倍数称之为扩展增益。
在基站中接收到以后,每个用户信号在控制器的控制下被多个处理单元中的一个处理单元分离和解码。控制器给每个分离和解码用户信号的处理单元发出指令。每个处理单元分离和解码用户信号,首先是把需求用户的扩展码复共轭乘以总的接收信号。这就从接收信号中去除需求用户的扩展码或去扩展需求信号回到它原始的带宽,而使其他用户的信号看上去像高带宽噪声。利用去扩展信号和由其他用户信号引起的干扰,即,多址干扰,解码需求用户的发射位,把这种干扰当作附加的噪声。若在解码需求用户的信号之前把多址干扰从接收信号中消除,而不是当作噪声处理,则可以提高基站的接收质量。
为了达到这个目的,采用干扰消除(IC)方法试图减小CDMA接收机中的多址干扰;在解码需求用户的信号之前,估算由其他用户引起的干扰,然后从接收信号中减去估算的干扰。多级或并行干扰消除器(PIC)是由若干个串联级构成的,通常各个串联级是完全相同的。总的接收信号传输到第1级,第1级对所有用户发射的信号作暂行的判定。在对特定用户信号作暂行的判定时,把所有其他用户的信号当作噪声。对于每个用户,通过再扩展和组合所有其他用户的暂行信号判定得到干扰估算。然后,从接收信号中减去干扰估算形成那个用户“较干净”的信号,让它传输到下一个干扰消除级。这下一个干扰消除级利用每个用户较干净的信号再估算和减去干扰。这个过程被重复任何所希望的级数,通常为2至4级。普通的CDMA解码器利用最后一级输出的信号作符号判定,即,确定该接收信号中是什么符号。
在每个移动电话中,用户的信号位在扩展之前可以被调制成诸如二进制相移键控(BPSK)信号或M元正交信号(如在北美CDMA标准中)。利用BPSK调制,用户的基带信号取值为+1或-1,取决于该位是0或1。利用M元正交调制,一组log2M位被变换成M个Walsh代码中的一个,每个Walsh代码有取值为+1或-1的M位。例如,在IS-95 CDMA标准的上行链路中M=64,所以,6位被调制到64个Walsh代码中的一个上,每个Walsh代码是64位长。所有M个代码是互相正交的。去扩展之后解码BPSK调制的信号涉及在位间隔上积分和硬限幅该结果。对于M元正交调制,通过计算去扩展信号与所有M个可能的Walsh代码的相关并确定其中最强的相关完成解码操作。


图1和2表示现有技术IS-95族CDMA系统的并行干扰消除(PIC)装置,利用Walsh-Hadamard函数作为符号波形的M元正交调制。图1表示N级PIC 100总体结构的示意图。从接收信号中去除载波以得到复基带接收信号r,它是从K个同时电话或用户及噪声接收到的所有信号之和。
PIC 100中每一级102,104,106的输出是所有用户接收信号的估算集合u1,n,u2,n,…,uk,n,其中小写字母n表示级编号,小写字母k表示用户编号。如图2所示,信号uk,n-1包括第k个用户的接收信号和干扰分量,第n级利用信号uk,n-1重建用户k的接收信号。利用M元正交CDMA信号的k个普通解码器108,110,112中的一个,相干的或非相干的,确定M元Walsh函数或符号中哪一个是由第k个用户发射的。这个解码器还完成去扩展操作,把输入信号与第k个用户的PN代码复共轭相乘。
M元解码器108,110,112之后是产生对应符号波形的Walsh代码发生器114,116,118,所以,利用单个符号波形重建每个符号波形。然后,重建的第k个用户符号波形被去扩展,先把它与第k个用户的PN代码相乘,再由复值信道估算k作比例缩放,以得到重建的第k个用户的基带接收信号。对于第k个用户,从总的接收信号r中减去如此重建的所有其他用户的干扰信号以产生uk,n。若第n级中的符号判定是足够地准确,则uk,n比uk,n-1有较低的干扰分量。一般来说,第n级中减少的干扰量取决于该级中符号判定的正确性。
把接收的基带信号r给予第1级的所有输入。例如,以上描述的普通M元解码器120,122,124利用第N级的输出对每个用户作最后的符号判定。
然而,应当明白,PIC 100中每级完成的操作必须是在接收到接收信号中下一个符号之前完成。因此,实施PIC 100处理器的处理器速度必须极其快,所以,这种处理器是很昂贵的。若利用图2的直接硬线实施方案,则可以不需要这种存储器,然而构成的极其复杂电路就会有过分高的功率消耗。
按照本发明的基站系统包含连接到多个普通信号处理器的消除处理器。在控制器的控制下,该信号处理器获取基站天线接收信号中的用户信号。而且,在该控制器的控制下,消除处理器对获取的用户信号进行消除操作。
消除处理器包含第1滤波器级至第N滤波器级。每个滤波器级按照相同的方式工作。通过估算所获取用户信号中的符号,滤波器级从提供给它的信号中并行地得到所获取的用户信号。消除级与每个滤波器级相联系,且根据基站天线接收的信号,并行地消除从相联系的滤波器级输出得到的用户信号。从消除级输出的剩余信号提供给下一个滤波器级,提供给第1滤波器级的信号是基站天线接收的信号。此外,消除级是在与接收信号大致相同的时间消除接收信号中得到的用户信号。
由于消除处理器的这种方案,普通的信号处理器可以用在该基站系统中。此外,由于消除处理器并行地滤波和消除,该处理器不需要是极其快速和昂贵的处理器,也不要求使用极其快速和昂贵的存储器。
根据以下给出的详细描述和附图,可以更充分地了解本发明的内容,这些描述和附图仅仅是作为说明,其中相同的参考数字表示各个附图中对应的部分,且其中图1是现有技术并行干扰消除装置的示意方框图;图2是现有技术并行干扰消除装置中第n级的示意方框图;图3表示按照本发明一个实施例的基站处理系统中部分的示意方框图;图4表示图3中所示PCC 200的示意方框图;和图5表示图4中所示滤波器块214的示意方框图。
图3表示按照本发明一个实施例的基站处理系统中部分的示意方框图。如图所示,第一对接收天线α,第二对接收天线β和第三对接收天线γ连接到并行消除芯片(PCC)200。第1信号处理芯片(SPC)202-1至第k信号处理芯片(SPC)202-k也连接到PCC 200,而控制器204连接到PCC 200和第1 SPC 202-1至第k SPC 202-k中的每一个。
第1 SPC 202-1至第k SPC 202-k是任何已知的信号处理器,用于获取,分离和解码用户信号。具体地说,控制器204有选择地产生和提供控制信号给第1 SPC 202-1至第k SPC 202-k,取决于被服务的用户数目。控制信号给SPC 202提供搜索窗,搜索窗定时,和识别用户信号唯一的扩展码。搜索窗定时指出何时SPC 202应当搜索被识别的用户信号,而搜索窗指出多长时间完成搜索。
根据搜索窗和搜索窗定时,接收控制信号的SPC 202搜索接收的控制信号中被识别的用户信号。搜索结果由SPC 202送出到控制器204,控制器204确定SPC 202是否已找到用户信号。如果找到,控制器204送出用户信号定时给SPC 202。然后,SPC 202锁定和获取该用户信号,并完成解码操作。
控制器204提供控制信号给PCC 200,PCC 200识别每个获取的用户信号和定时信息。在接收到特定用户信号的这个信息之前,PCC200把第一对接收天线α,第二对接收天线β和第三对接收天线γ接收到的信号未改变的传送给第1 SPC 202-1至第k SPC 202-k。PCC 200对接收信号中每个获取的用户信号完成并行消除操作,并把结果信号提供给第1 SPC 202-1至第k SPC 202-k中的每一个。以下将参照图4和图5对PCC 200的操作给以详细的描述。
图4表示图3中所示PCC 200的示意方框图。如图所示,PCC 200包含分别连接到第1消除级208-1至第n消除级208-n的第1滤波器级206-1至第n滤波器级206-n。此外,第1消除级208-1至第(n-1)消除级208-(n-1)连接到第2滤波器级206-2至第n滤波器级206-n。图4说明第2滤波器级206-2至第n滤波器级206-n接收前一级滤波器206的输出。相继的滤波器级206中这个输出及其用途将在参照图5时给以详细的描述。
PCC 200还包含串联连接的第1存储器级212-1至第n存储器级212-n。第1滤波器级206-1和第1存储器级212-1接收第一对接收天线α,第二对接收天线β和第三对接收天线γ上的信号,第1消除级208-1至第n消除级208-n分别接收第1存储器级212-1至第n存储器级212-n的输出。第1存储器级212-1至第n存储器级212-n中的每一级包含与一个天线相联系的先进先出(FIFO)存储器单元220。
如该图所示,第1滤波器级206-1至第n滤波器级206-n中的每一级包含并联连接的第1滤波器块214-1至第k滤波器块214-k,而第1消除级208-1至第n消除级208-n中的每一级包含串联连接的第1消除块216-1至第k消除块216-k。每个滤波器级206中的第1滤波器块214-1至第k滤波器块214-k和每个消除级208中的第1消除块216-1至第k消除块216-k分别与第1 SPC 202-1至第k SPC 202-k相联系。
每个消除级208中的各个消除块216有相同的结构。所以,为了简化,仅仅描述第1消除级208-1中第k消除块216-k的结构。如图所示,第k消除块216-k包含与每对天线相联系的延迟电路222,接收第1存储器级212-1中与相同天线相联系的FIFO 220输出。减法器224连接到每个延迟电路222,所以,它与第一对接收天线α,第二对接收天线β和第三对接收天线γ中的一对天线相联系。减法器224从第k滤波器块214-k中接收与减法器224相同天线联系的信号,并从与它连接的延迟电路222输出中减去这个信号。
如图所示,第1消除块216-1至第(k-1)消除块216-(k-1)中每个块的延迟电路222分别连接到第2消除块216-2至第k消除块216-k中相联系的减法器224。此外,第2滤波器级206-2至第n滤波器级206-n接收第1消除级208-1至第(n-1)消除级208-(n-1)中第1消除块216-1输出的信号。
PCC 200还包含构成加法器级的第1加法器块210-1至第k加法器块210-k。第1加法器块210-1至第k加法器块210-k中的每一个块接收第n滤波器级206-n中第1滤波器块214-1至第k滤波器块214-k的各个输出和第n消除级208-n中第1消除块216-1的输出。
各个加法器块210有相同的结构。所以,为了简化,仅仅描述第k加法器块210-k的结构。如图所示,第k加法器块210-k包含与每对天线相联系的加法器226。每个加法器226从第n滤波器级206-n的第k滤波器块214-k接收与相同天线联系的输出信号,并从第n消除级208-n的第1消除块216-1接收与相同天线联系的信号。
其次,参照图4-5描述PCC 200的操作。控制器204提供被SPC 202处理的用户信号中识别和定时信息到与SPC 202相联系的滤波器级206中滤波器块214。所以,例如,每个滤波器级206中的第1滤波器块214-1接收与第1 SPC 202-1相同的识别和定时信息。
每个滤波器级206中的各个滤波器块214有相同的结构和操作,以下要详细地给以描述。然而,简要地说,滤波器块214根据提供给它的信号估算被识别的用户信号中的符号,根据估算的符号重建被识别的用户信号,并输出得到的用户信号到相联系的消除块216。
每个存储器级212延迟第一对接收天线α,第二对接收天线β和第三对接收天线γ接收的信号,其延迟量与滤波器块214的处理时间有关。第k滤波器块214-k完成的处理是定时的,且第k消除块216-k的延迟电路222延迟来自存储器级212的接收信号,使得第k消除块216-k中的减法器224接收这个接收信号并在与这个接收信号的同时接收从第k滤波器块214-k中得到的用户信号。消除结果是从减法器224输出到第(k-1)消除块216-(k-1)中的延迟电路222。
类似地,相继的第(k-1)消除块216-(k-1)至第1消除块216-1中的减法器224在与这个接收信号的同时消除从第(k-1)滤波器块214-(k-1)至第1滤波器块214-1中得到的用户信号。第1消除块216-1中的减法器224输出是一个剩余信号,它是消除后得到的用户信号。应当记住,在一个SPC 202获取之前,未获取的用户信号将保留在剩余信号中。
根据以上的描述,应当明白,各个消除块216并行地完成消除操作。而且,在给定的处理时间内,每个消除块216在相对于接收信号的不同时刻消除接收信号中得到的用户信号。但是,每个滤波器块的处理定时,存储器单元212的长度和延迟电路222的延迟量是这样设定的,消除块216中的减法器224接收这个得到的用户信号和前一个消除块216(或在第k消除块216情况下的存储器级212)的输出,所以,消除是在与这个接收信号相同的时间发生的。
第n滤波器级206-n中的第1滤波器块214-1至第k滤波器块214-k包含一个延迟单元(未画出),它延迟得到的用户信号一个预定的时间周期。预定的时间周期是这样设定的,第1加法器块210-1至第k加法器块210-k从第1滤波器块214-1至第k滤波器块214-k的延迟单元中接收得到的用户信号,在接收信号的时间上是与第1加法器块210-1至第k加法器块210-k从第n消除级208-n的第1消除块216-1中接收剩余信号的时间相同。第1加法器块210-1至第k加法器块210-k中的加法器块226把接收到的各个信号分别相加,产生提供给第1 SPC202-1至第k SPC 202-k的信号。应当明白,第1 SPC 202-1至第k SPC202-k不能够,但也不需要区分第1加法器块210-1至第k加法器块210-k产生的信号与第一对接收天线α,第二对接收天线β和第三对接收天线γ接收的信号。
其次,参照图5描述滤波器块214的结构和操作。如图5所示,第1指峰统计发生器(FSG)块300-1至第m指峰统计发生器块300-m从第一对接收天线α,第二对接收天线β和第三对接收天线γ接收信号。指峰统计发生器块300的数目m对应于滤波器块214处理的接头数目,它是一个由系统设计者选择的设计约束。应当明白,图5中的装置应用于第1滤波器级206-1中的第1滤波器块214-1至第k滤波器块214-k。除了其中第1 FSG块300-1至第m FSG块300-m接收与第一对接收天线α,第二对接收天线β和第三对接收天线γ相联系的剩余信号以外,这个装置还应用于第2滤波器级206-2至第n滤波器级206-n中的各个滤波器块214。
符号发生器302连接到第1 FSG块300-1至第mFSG块300-m,并从前一个滤波器级206中的相同滤波器块214接收符号估算,和任选的信道估算。第1重建块304-1至第m重建块304-m接收符号发生器302的输出。组合器306接收第1重建块304-1至第m重建块304-m的输出,并产生重建的信号。
每个FSG块300的结构是相同的。如图5所示,每个FSG块包含选择器308,接收来自第一对接收天线α,第二对接收天线β和第三对接收天线γ的信号(或与此相联系的剩余信号)和来自控制器204的控制信号。去扩展器310接收选择器308的输出和控制器204的控制信号,而指峰统计确定器312接收去扩展器310的输出。任选地,导频信号提取器314也接收去扩展器310的输出。
每个重建块304的结构是相同的。如图5所示,每个重建块包含接收来自控制器204控制信号的伪随机噪声(PN)发生器316,和连接到PN序列发生器316的符号波形发生器318。符号波形发生器318接收符号估算器302的输出。此外,任选地,乘法器320接收符号波形发生器318的输出和符号估算器302的输出。符号波形发生器318或乘法器320的输出提供给组合器306。
现在详细地描述图5中所示滤波器块214的操作。如上所述,每个滤波器块214从控制器204中接收的控制信号识别滤波器块214得到的用户信号。识别用户信号的控制信号中的信息给选择器308发出指令,从第一对接收天线α,第二对接收天线β和第三对接收天线γ中的一对天线上选取信号。把选取的信号提供给去扩展器310。利用这个识别信号中唯一的扩展码,去扩展器310把选取的信号与唯一扩展码的复共轭相乘,用于去扩展选取的信号。
然后,根据去扩展的选取信号,指峰(finger)统计确定器312确定指峰统计。例如,指峰统计确定器312完成快速Hadamard变换,用于计算选取的去扩展信号与可能符号值的复值相关。这个相关结果被送到符号估算器302。
任选地,FSG 300包含导频信号分离器314,它从选取的去扩展信号中分离导频信号,并输出该导频信号到符号估算器302。
利用每个FSG 300中的相关结果,符号估算器302估算被控制信号识别的用户信号中的符号。具体地说,来自FSG 300中特定可能符号的每个相关结果取平方,并相加到其他FSG 300中相同可能符号的平方相关结果上,产生那个可能符号的相关和。所以,符号估算器302产生与每个可能符号值相联系的相关和,在这些可能符号值上产生了相关结果。第2滤波器级至第n滤波器级中的符号估算器302还接收前一个滤波器级206中符号估算器302的符号输出以及与此相联系的相关和。前一个符号估算器302的相关和加到当前符号估算器302中相同符号的相关和上。符号估算器302输出与最大相关和相联系的符号作为估算的符号。
应当明白,产生指峰统计的方法和估算用户信号符号的方法不局限于以上描述的方法。相反,可以利用任何已知的方法。
举例说明,在另一个实施例中,基于信道估算,符号估算器302估算用户信号中的符号,信道估算是物理信道引入的失真估算。在另一个实施例中,FSG 300包含上述的导频信号提取器314。利用导频信号提取器314的导频信号,符号估算器302产生信道估算,并产生基于信道估算的符号估算。标题为“A METHOD OF CHANNELESTIMATION AND COMPENSATION BASED THEREON”的美国申请09/296,654和标题为“ITERATIVE CHANNEL ESTIMATIONIN THE PRESENCE OF PILOT CHANNELS ANDCOMPENSATION BASED THEREON”的美国申请09/296,409中公开了利用信道估算产生符号估算的方法。
根据控制器204的控制信号,重建块304中的PN序列发生器316输出用户信号的唯一扩展码到与其连接的符号波形发生器318。第1重建块304-1至第m重建块304-m中的每个符号波形发生器318接收唯一的扩展码和符号估算,并根据唯一的扩展码和符号估算产生符号波形。例如,符号波形发生器318完成Hadamard Walsh变换。
在上述的另一个实施例中,符号波形发生器318的符号波形与符号估算器302的信道估算由乘法器320进行相乘,而合成的波形被送到组合器306。或者,该符号波形被送到组合器306。组合器306把来自相同天线的重建块304中各个符号波形进行相加,并基于来自控制器204的控制信号中识别信息,输出合成的和值到与那个天线相联系的输出线305上。由于消除处理器的这种安排,普通的信号处理器可以用在这种基站系统中。而且,由于消除处理器并行地滤波和消除,该处理器不必是极其快速和昂贵的处理器,也不要求使用极其快速和昂贵的存储器。
权利要求
1.一种基站系统,包括控制器,用于产生每个待处理用户信号的捕获数据和产生所述待处理用户信号的控制信息,所述捕获数据包括识别待处理用户信号的识别信息和所述待处理用户信号的定时信息,所述控制信息包括至少一个所述待处理用户信号的所述捕获数据;和多个信号处理器,根据接收到的所述捕获数据,每个信号处理器从输入信号中获取用户信号,并估算所述获取用户信号中的符号;和消除处理器,用于接收多个接收的信号,和基于所述控制信息对选取的接收信号完成消除操作以产生所述输入信号。
2.按照权利要求1的系统,其中所述控制器,用于待处理的用户信号,提供所述待处理用户信号的初始信息给选取的一个所述信号处理器,所述初始信息包括所述识别信息,搜索窗,和所述待处理用户信号的所述搜索窗的定时;从所述选取的信号处理器接收搜索结果;确定所述选取的信号处理器是否已查找到述待处理的用户信号;以及若已查找到所述待处理的用户信号,则产生所述捕获数据给所述选取的信号处理器;和基于所述初始信息,所述选取的信号处理器搜索所述待处理的用户信号,并送出所述搜索结果到所述控制器。
3.按照权利要求1的系统,其中所述消除处理器滤波所述接收的信号,并行地得到所述控制信息中识别的用户信号,和利用所述得到的用户信号完成所述消除操作。
4.按照权利要求3的系统,其中所述消除处理器并行地消除来自所述接收信息中每个所述得到的用户消息以产生剩余信号。
5.按照权利要求4的系统,其中所述消除处理器包括延迟电路并完成所述滤波,使所述得到的用户信号是在与接收信号大致相同的时间从所述接收信号中被消除的。
6.按照权利要求4的系统,其中所述剩余信号加到所述得到的信号中以产生所述输入信号。
7.按照权利要求1的系统,其中所述消除处理器包括N个滤波器级,其中N是大于1的整数,用于滤波提供给它的信号,并行地得到所述控制信息中识别的用户信号,与所述N个滤波器级中每一级相联系的消除级,用于从所述接收信号中消除所述得到的用户信号以产生剩余信号,和其中给所述N个滤波器级的第1滤波器级提供所述接收信号,和所述N个滤波器级的相继滤波器级接收所述消除级输出的所述剩余信号,所述消除级是与所述N个滤波器级中前一级滤波器相联系的。
8.按照权利要求7的系统,其中所述消除处理器还包括加法器级,把从所述消除级输出的所述剩余信号加到从所述第N个滤波器级输出的所述得到的用户信号上,所述消除级是与所述N个滤波器级中第N个滤波器级相联系的。
9.按照权利要求8的系统,其中所述加法器级的输出是作为所述输入信号。
10.按照权利要求7的系统,其中所述N个滤波器级中每个滤波器级根据所述提供的信号估算每个所述得到用户信号中的符号,并根据所述估算的符号产生每个所述得到的用户信号。
11.按照权利要求10的系统,其中N个滤波器级中每个相继滤波器级从所述前一个滤波器级接收所述估算的符号,并根据所述前一个滤波器级的部分所述估算符号,每个相继滤波器级从所述提供的信号中估算所述得到用户信号中的符号。
12.按照权利要求10的系统,其中所述N个滤波器级中每个滤波器级产生与每个所述得到信号相联系的信道估算,并利用所述信道估算,从所述提供的信号中估算每个所述得到用户信号中的符号。
13.按照权利要求12的系统,其中所述N个滤波器级中每个相继的滤波器级接收所述信道估算和所述前一个滤波器级所述估算的符号,根据部分所述信道估算和所述前一个滤波器级所述估算的符号,每个相继的滤波器级从所述提供的信号中估算所述得到用户信号中的符号。
14.按照权利要求7的系统,其中所述N个滤波器级中每个滤波器级包含第1滤波器块至第k滤波器块,所述控制信息中每个所述捕获数据被所述第1滤波器块至第k滤波器块中一个滤波器块接收,以及每个所述第1滤波器块至第k滤波器块对所述提供的信号滤波,产生接收的所述捕获数据识别的用户信号,作为所述得到的用户信号;和每个消除级包含第1延迟块至第k延迟块和第1消除器至第k消除器,所述第1延迟块延迟所述接收信号第一预定时间,所述第2延迟块至第k延迟块延迟所述第1消除器至第(k-1)消除器所述第一预定时间,根据所述第1延迟块至第k延迟块的输出,所述第1消除器至第k消除器分别消除所述第1滤波器块至第k滤波器块输出的所述得到信号。
15.按照权利要求14的系统,其中所述第一预定时间段是这样设定的,所述第1消除器至第k消除器是在与所述接收信号大致相同的时间消除所述得到的用户信号。
16.按照权利要求7的系统,其中每个所述消除级是在与所述接收信号大致相同的时间消除所述接收信号中所述得到的用户信号。
17.按照权利要求16的系统,其中每个所述消除级并行地消除所述接收信号中所述得到的用户信号。
18.按照权利要求7的系统,还包括串联连接的N个存储器,所述N个存储器中的每个存储器存储数据第一预定时间,所述N个存储器中第1存储器接收所述接收信号;每个所述消除级接收所述N个存储器中各个存储器的输出。
19.按照权利要求18的系统,其中所述第一预定时段是设定的,且所述消除级包含延迟电路,使每个所述消除级是在与所述接收信号大致相同的时间消除所述接收信号中所述得到的用户信号。
20.按照权利要求19的系统,其中每个所述消除级并行地消除所述接收信号中所述得到的用户信号。
21.按照权利要求7的系统,其中每个所述消除级并行地消除所述接收信号中所述得到的用户信号。
22.按照权利要求14的系统,其中所述N个滤波器级中至少一个滤波器级的所述第1滤波器块至第k滤波器块并行地完成所述滤波;和所述N个消除级中至少一个消除级的所述第1消除块至第k消除块并行地消除所述接收信号中所述得到的用户信号。
23.按照权利要求22的系统,其中并行地完成所述消除操作的每个所述第1消除块至第k消除块是在与所述接收信号大致相同的时间消除所述接收信号中所述得到的用户信号。
24.一种消除处理器,包括N个滤波器级,其中N是大于1的整数,用于滤波给它提供的信号,并行地得到被接收的控制信息中识别的用户信号,所述控制信息包括至少一个用户信号的捕获数据,每个所述捕获数据包括识别待处理用户信号的识别信息和所述待处理用户信号的定时信息;与所述N个滤波器级中每个滤波器级相联系的消除级,用于消除所述接收信号中所述得到的用户信号以产生剩余信号;给所述N个滤波器级中第1滤波器级提供所述接收信号,而所述N个滤波器级中相继的滤波器级接收所述消除级输出的所述剩余信号,所述消除级是与所述N个滤波器级中前一个滤波器级相联系的;所述N个滤波器级中每个滤波器级包含第1滤波器块至第k滤波器块,所述控制信息中每个所述捕获数据是被所述第1滤波器块至第k滤波器块中一个滤波器块接收,以及每个所述第1滤波器块至第k滤波器块对所述提供的信号滤波,产生被接收的所述捕获数据识别的用户信号,作为所述得到的用户信号;和每个消除级包含第1延迟块至第k延迟块和第1消除器至第k消除器,所述第1延迟块延迟所述接收信号第一预定时间,所述第2延迟块至第k延迟块延迟所述第1消除器至第(k-1)消除器所述第一预定时间,根据所述第1延迟块至第k延迟块的输出,所述第1消除器至第k消除器分别消除所述第1滤波器块至第k滤波器块输出的所述得到信号。
25.按照权利要求24的系统,其中所述第一预定时间段是这样设定的,使所述第1消除器至第k消除器是在与所述接收信号大致相同的时间消除所述得到的用户信号。
26.按照权利要求24的系统,其中每个所述消除级是在与所述接收信号大致相同的时间消除所述接收信号中所述得到的用户信号。
27.按照权利要求26的系统,其中每个所述消除级并行地消除所述接收信号中的所述得到的用户信号。
28.按照权利要求24的系统,还包括串联连接的N个存储器,所述N个存储器中每个存储器存储数据第二预定时间,所述N个存储器中的第1存储器接收所述接收的信号;每个所述消除级接收所述N个存储器中各个存储器的输出。
29.按照权利要求28的系统,其中第一预定时间段和第二预定时间段是这样设定的,使每个所述消除级是在与所述接收信号大致相同的时间消除所述接收信号中所述得到的用户信号。
30.按照权利要求29的系统,其中每个所述消除级并行地消除所述接收信号中所述得到的用户信号。
31.按照权利要求24的系统,其中每个所述消除级并行地消除所述接收信号中所述得到的用户信号。
32.按照权利要求24的系统,其中所述N个滤波器级中至少一个滤波器级的所述第1滤波器块至第k滤波器块并行地完成所述滤波;和所述N个消除级中至少一个消除级的所述第1消除块至第k消除块并行地消除所述接收信号中所述得到的用户信号。
33.按照权利要求32的系统,其中并行地完成所述消除操作的每个所述第1消除块至第k消除块是在与所述接收信号大致相同的时间消除所述接收信号中所述得到的用户信号。
全文摘要
基站系统包含连接到多个普通信号处理器的消除处理器。在控制器的控制下,该信号处理器获取基站天线接收信号中的用户信号。控制器控制消除处理器,对获取的用户信号进行消除操作。消除处理器包含第1滤波器级至第N滤波器级。每个滤波器级按照相同的方式工作。在控制器的控制下,通过估算所获取用户信号中的符号,滤波器级从提供给它的信号中并行地得到所获取的用户信号。消除处理器还包含与每个滤波器级相联系的消除级。
文档编号H04B7/24GK1279569SQ0011933
公开日2001年1月10日 申请日期2000年6月28日 优先权日1999年6月29日
发明者R·米切尔·布赫尔, 马克·D·哈姆, 尚-奇·刘(音译), 斯蒂芬·P·尼克勒瑟 申请人:朗迅科技公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1