分集模式下自动频率控制电路的鉴频方法及其装置的制作方法

文档序号:7634398阅读:456来源:国知局
专利名称:分集模式下自动频率控制电路的鉴频方法及其装置的制作方法
技术领域
本发明属于通信技术中同步应用技术领域,更具体地涉及自动频率控制电路的鉴频方法及其装置。
这样,在非分集模式下,AFC电路可以采用的鉴频器结构(以叉积鉴频器为例),通过取虚部或求幅角的方式可以得到频差。
在分集模式下,由于两天线发射的CPICH信号不同,因此,需对上述方法进行改进。具体做法是采用频差检测对方式鉴频,这些内容在1999年11月公开的3GPP提案TSGR1#9(99)h76中有更详细的描述。采用上述方式可以正确有效鉴频,但一方面,鉴频结果是两个符号采样时间得到一个结果,因此与非分集模式相比,捕获速度约慢一倍;另一方面,在帧头帧尾处的这一对检测对得不到正确的频差。
本发明的方法是通过如下的技术方案实现的,所述的分集模式下自动频率控制电路的鉴频方法包括如下步骤首先接收解扩后的公共导频信号并删除所述信号第一帧的帧头数据;将帧头帧尾填零以形成连续的频差检测对;使输入叉乘器的信号每两个输入信号作为一频差检测对;将频差检测对一对对地送入鉴频器以得到频差信号;最后采用过采样装置进行2倍采样,其输出信号作为鉴频器的最终结果输出信号。
本发明的装置是通过如下的技术方案实现的,所述的分集模式下自动频率控制电路的鉴频装置包括
删除装置,用于接收解扩后的公共导频信号并删除所述信号第一帧的帧头数据;填零装置,用于接收删除装置的信号并将帧头帧尾填零以形成连续的频差检测对;检测对装置,用于使输入叉乘器的信号每两个输入信号作为一频差检测对;鉴频器装置,用于使频差检测对一对对地送入该鉴频器得到频差信号;过采样装置,用于对所述频差信号进行2倍采样,其输出信号作为鉴频器的最终结果输出信号送至输出端。
本发明的分集模式下自动频率控制电路的鉴频方法及其装置,能够使鉴频器起到AFC电路的微调作用,使接收信号的载波频率跟踪发射信号的载波频率,减少由于多普勒频移、发射端信号频率不稳定性和本地晶振引起的接收信号频率与发射信号频率之间的频差,该方法可兼容分集模式和非分集模式两种工作状态,且不需提供基站是否采用分集的状态指示,而性能与非分集方式下的相差不大。本发明通过对帧头帧尾数据的处理,使得输入鉴频器的每两个信号可以作为一鉴频检测对,从而简化了鉴频器设计;通过采用过采样(模块)装置,使环路捕获速度约增加2倍。


图1是分集模式下的CPICH频差检测对示意图;图2是本发明方法的流程示意图;图3是本发明的装置构成的示意图;图4是本发明的方法用于CP-FDD鉴频器(叉积鉴频器)时的结构示意图;图5是本发明的方法用于FFT-FDD鉴频器(FFT鉴频器)时的结构示意图;图6是闭环响应曲线比较示意图;图7是捕获速度比较示意图。
图2是本发明方法的流程示意图,如图2所示,在步骤S201,接收解扩后的公共导频信号并在步骤S202删除所述信号第一帧的帧头数据;在步骤S203,判断输入信号是否为帧头帧尾,如果判断是肯定的,则流程进入步骤S204,输出数据为零,并进入步骤S206进行鉴频,如果在步骤S203判断是否定的,则流程进入步骤S205,输出数据等于输入数据,然后也进入步骤S206进行鉴频,根据连续两个输入信号求频差,然后流程进入步骤S207,对输入信号进行过采样,在步骤S208经过过采样的信号作为鉴频器的最终结果输出。
图3是本发明的鉴频装置构成的示意图。如图3所示,本发明的鉴频装置包括删除装置2,用于从输入端1接收解扩后的公共导频信号并删除所述信号第一帧的帧头数据;填零装置3,用于接收删除装置2的信号并将帧头帧尾填零以形成连续的频差检测对;检测对形成装置4,用于使输入叉乘器的信号每两个输入信号作为频差检测对;鉴频器装置5,用于根据来自检测对装置4的频差检测对一对对地输入,产生频差信号;过采样装置6,用于对来自产生频差的装置5所述频差信号进行2倍采样,其输出信号作为鉴频装置的最终结果输出信号送至输出端7。
图4是本发明的方法用于CP-FDD鉴频器(叉积鉴频器)时的结构示意图。如图4所示,鉴频器装置采用叉积鉴频器,其他装置采用本发明所述装置。
图5是本发明的方法用于FFT-FDD鉴频器(FFT鉴频器)时的结构示意图。如图5所示,鉴频器装置采用FFT鉴频器,其他装置采用本发明所述装置。
图6是闭环响应曲线比较示意图。如图6所示,该图示出了采用帧头帧尾补零处理方式和不对帧头帧尾处理做相应处理时AFC电路在理想情况下的闭环响应曲线,在帧头帧尾时刻,不可能正确鉴频,因此会增加较大的频率抖动,而经过本发明的帧头帧尾处理后,则过渡平滑。
图7是捕获速度比较示意图。如图7所示,该图为采用过采样模块与不采用过采样模块时AFC电路在理想情况下的闭环响应曲线。由该图7可见,加过采样模块环路的捕获速度比不加过采样模块捕获速度快约两倍。
权利要求
1.分集模式下自动频率控制电路的鉴频方法,其特征在于所述方法包括如下步骤首先接收解扩后的公共导频信号并删除所述信号第一帧的帧头数据;将帧头帧尾填零以形成连续的频差检测对;使输入叉乘器的信号每两个输入信号作为一频差检测对;将频差检测对一对对地送入鉴频器以得到频差信号;最后采用过采样装置进行2倍采样,其输出信号作为鉴频器的最终结果输出信号。
2.分集模式下自动频率控制电路的鉴频装置,其特征在于所述装置包括删除装置(2),用于接收解扩后的公共导频信号并删除所述信号第一帧的帧头数据;填零装置(3),用于接收删除装置(2)的信号并将帧头帧尾填零以形成连续的频差检测对检测对装置(4),用于使输入叉乘器的信号每两个输入信号作为一频差检测对;鉴频器装置(5),用于使频差检测对一对对地送入该鉴频器得到频差信号;过采样装置(6),用于对所述频差信号进行2倍采样,其输出信号作为鉴频器的最终结果输出信号送至输出端(7)。
全文摘要
本发明公开了一种分集模式下自动频率控制电路的鉴频方法及其装置,该方法是删除第一帧的帧头数据,将帧头帧尾填零以形成连续的频差检测对,使输入叉乘器的信号每两个输入信号为一叉乘对,将频差检测对一对对地送入鉴频器以得到频差,最后采用过采样装置进行2倍采样后输出,该方法可兼容分集和非分集模式两种工作状态,且不需提供基站是否采用分集的状态指示。本发明通过对帧头帧尾数据的处理,使得输入鉴频器的每两个信号可以作为一鉴频检测对,从而简化了鉴频器设计通过采用过采样(模块)装置,使环路捕获速度约增加2倍。
文档编号H04B1/707GK1396732SQ0112273
公开日2003年2月12日 申请日期2001年7月14日 优先权日2001年7月14日
发明者冯淑兰 申请人:华为技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1