在多个电路间同时多向传输多个信号的电路和方法

文档序号:7949168阅读:547来源:国知局
专利名称:在多个电路间同时多向传输多个信号的电路和方法
技术领域
本发明一般地涉及电子电路间的数据通信。更具体地,本发明涉及一种能利用一条公用的传输线在一些不同的电路间进行同时、多向通信的系统。
背景技术
电子系统一般包括许多不同的电路,这些电路必须通过适当的数据传输线或网络相互交流数据。简单数据通信结构包括用于每个必须从一个电路传递到另一个电路的信号的分立的传输线。然而,随着集成电路技术的进展,一个集成电路片上设置的电路的数量远远超过可通过分立的信号传输线从外部访问的数量。一个集成电路包必然会使它的输入/输出引线的数量少于必须对分立的集成电路传递的或从分立的集成电路接收的信号的数量。
可以采用时分多路复用技术来使不同的信号有效地共享一条公用的传输线。在时分多路复用技术中,单条传输线在一个时刻传送一个信号并在另一个时刻传送另一个信号。但是,时分多路复用技术对电路增加了复杂性。另外,由于信号不是同时传递的,时分多路复用技术降低数据通信的总速度。
美国5,761,246号专利公开一种可在单条信号传输线上从一个电路同时向另一个电路传递一些不同信号的电路和信号传输方法,但是,美国5,761,246号专利中示出的装置只利于单向信号传输。也就是说,尽管在单条传输线上从一个电路同时向第二电路传递多个信号,但从第二电路向第一电路发送信号需要一条独立的传输线。
美国4,604,740号专利公开一种数字收发器,其允许在一条公用传输线上全双工地或双向地传输数字信号。该收发器仅限于二个电路间的双向传输,其不促进三个或更多电路间的多向通信。

发明内容
本发明的一个目的是提供一种电子电路和电路装置,其能在由单条传输线或网络连接的三个或更多的电路之间同时在多个方向上传递多个数字信号。该装置中每个电路在每个其它电路发送和接收数字数据的同时都可发送和接收数字数据,全都使用该单条的信号传输线。
通过对一个电路系统中的每个独立电路使用一种编码和译码方案实现本发明的该目的。该系统中每个独立电路包含的发送电路从有关电路施加要发送到该系统中每个其它电路的信号。每个发送电路包含一个编码元件并且这些编码元件合作以在互连这些不同的电路的一条公用传输线或网络上产生编码或组合信号。和每个电路相关的译码装置接收该传输线上出现的编码信号并且译码该编码信号以提供从该系统中的多个其它电路发送的数字数据信号。例如,一个依据本发明的电路系统可包括产生第一数据信号的第一电路、产生第二数据信号的第二电路和产生第三数据信号的第三电路。在该例子中,第一电路包括用于对编码信号译码以产生或重建从第二和第三电路发送的数据信号的第一电路译码装置。第二电路包括用于对编码信号译码以产生或重建来自第一和第三电路的数据信号的第二电路译码装置。最后,第三电路包括用于对编码信号译码以产生或重建来自第一和第二电路的数据信号的第三电路译码装置。
每个电路中的编码元件包括一个连接在有关电路的信号驱动器和公用信号传输线之间的电阻。这些电阻合作以产生特定电压电平下的编码信号。该编码信号表示该系统中不同电路所发送的数字数据信号的特定组合。在该包括三个各产生一个数字信号的分立电路的示例系统中,编码信号由一组包括八个不同的唯一电压电平的信号中的一个信号构成。该信号组的每个电压电平代表该多向数据传输系统中的每个电路发送的数字信号的一种不同组合。
通过把公用传输线上的编码信号和第一基准电压比较实现对该系统中的第一电路发送的第一数字信号的译码。通过把公用传输线上的编码信号和取决于第一数字信号值的两个基准电压之一比较实现对来自该系统中的第二电路的第二数字信号的译码。可以利用第一数字信号控制多路复用器以传送用于比较的正确基准电压。通过把公用传输线上的编码信号和取决于第一和第二数字信号的值的四个基准电压之中的一个基准电压比较实现对来自该系统中的第三电路的第三数字信号的译码。可使用在第一和第二数字信号的控制下的另一个多路复用器传送在译码第三数字信号时使用的正确基准电压。在每个情况中,最好通过一个差分接收器进行比较,其中该差分接收器的正输入端用以接收公用传输线上的编码信号而其负输入端用以接收适当的基准电压。
多向数据通信系统中的每个电路只包括为译码从系统中其它电路发送的信号所需要的译码结构。在该三电路例子中,第一电路包括由为译码第二和第三信号所需的多路复用器以及差分接收器构成的第一电路译码装置。第二电路包括由为译码第一和第三数据信号所需的差分接收器以及另一个多路复用器构成的第二电路译码装置。最后,第三电路包括由为译码第一和第二信号所需的差分接收器以及多路复用器构成的第三电路译码装置。
本发明不受限制于文中出于说明本发明的目的陈述的三电路例子。反之,本发明的概念可应用于在一公用传输线上多路复用N个信号,其中N是大于2的正整数。通常N的值由电路系统中所使用的差分接收器的品质以及数字信号的电压电平限制。
本发明减少集成电路包上与各集成电路互连以进行数据通信所需的的输入/输出引线的数量。另外,本发明还减少用于在不同电路之间的同时、多向数据通信所需的传输线的数量。此外,通过允许电路间的同时的数据通信,本发明可提高系统总性能。
从下面的与附图一起考虑的对各优选实施例的说明,本发明的这些和其它的目的、优点和特征将会清楚。


为了对本发明提供更为完整的理解。对各优选实施例的说明将参照附图1至9。
图1是一采用本发明的原理的电路装置的图示。
图2是说明和图1中示出的第一电路相关的编码器和译码器装置的示意图。
图3是说明和图1中示出的第二电路相关的编码器和译码器装置的示意图。
图4是说明和图1中示出的第三电路相关的编码器和译码器装置的示意图。
图5是说明图2和4中示出的基准电压多路复用器的示意图。
图6是说明图2和3中示出的附加基准电压多路复用器的示意图。
图7到9是说明如何导出编码器电阻值的示意图。
具体实施例方式
下述说明为对本发明提供透彻的理解和说明描述许多具体细节,例如电压值和电阻值。然而,业内人士清楚,可以不通过这些具体细节实现本发明。另外,以方块图的形式示出周知的电路,以免不必要的细节使本发明模糊不清。而且,只要对于理解本发明是不必要的并且是在业内人士的知识范围内的,尽可能多地省略有关计时考虑的细节。
参照图1,电子电路系统100包括三个分立的集成电路片101、102和103。这些集成电路中的每一个含有运行以产生和使用数字信号的电路。片101包含第一电路104,其适用于生成第一数字信号,即信号A,并且接收和使用分别为信号B和C的第二和第三信号。片102包含第二电路105,其产生数字信号B并接收信号A和C。片103包含产生数字信号C并接收信号A和B的第三电路106。本公开以及附属中使用的术语“数字信号”或“数字数据信号”指的是存在于逻辑高电平(通常表示二进制值“1”)或逻辑低电平(通常表示二进制值“0”)上的电压信号。这些术语不对有关的信号意味着任何特定的电压电平,因为本发明可应用于对有关数字信号采用任何电压电平的数字系统。
每个电路104、105和106包含或者关联着一个数据通信装置,后者能使每个电路同时地把它的数字信号发送给其它电路并且还接收来自其它电路的数字信号,该同时、多向数据传输是在和每个集成片连接的一公用传输线或网络108上进行的。和传输线108有关的术语“公用”用来表示该传输线是在三个分立电路104、105和106之间共享的。所示的传输线108采用T形连接和片101、102和103连接。不过,在本发明的范围内,传输线108可替代地采用“三角形”配置或“Y形”配置连接。
术语“同时”在本公开和附属权利要求书中表示同时断言(assert)、施加或发送数个信号。该意义下的术语“同时”并不意味着必须在每个信号的整个持续期间同时地断言或施加多个信号。事实上,不同的信号可在不同时刻开始和结束。各种信号只需要在某所需的特定公共时间间段上出现以在公用传输线上产生编码信号。
和第一电路104相关的数据通信装置包括包含着第一驱动器即驱动器A和第一数字信号编码元件109的发送电路。和第一电路104相关的数据通信装置还包括第一电路译码装置110。类似地,第二电路105包括第二驱动器即驱动器B、第二数字信号编码元件111和第二电路译码装置112。第三电路106包括第三驱动器即驱动器C、第三数字信号编码元件113和第三电路译码装置114。和第一电路104相关的数据通信装置通过引脚或接口节点117和公用传输线108连接。第二电路105和第三电路106分别通过引脚118和119和公用传输线108连接。这些引脚117、118和119代表各集成片的输入/输出引脚和/或把各个芯片连接到公用传输线108的信号焊点。这些引脚连接每个均可包括工业上称为C4连接的焊球连接。
第一电路译码装置110适应于接收公用传输线108上的编码信号并译码该信号,以产生或重建信号B和C,即从系统100中的其它电路即电路105和106断言或施加(发送)的信号。类似地,第二电路译码装置112适应于接收并译码从该装置中的其它电路发送的数字信号,即分别来自第一和第三电路104、106的信号A和C。最后,第三电路译码装置114适应于接收并译码分别从第一电路104和第二电路105发送的数字信号即信号A和B。
参照图2至6可说明编码元件109、111、113和译码装置110、112、114的进一步细节。参照图2,编码元件109由一个阻值为Ra的电阻构成。图3和图4中示出的编码元件111和113也分别由阻值为Rb和Rc的电阻构成。后面会进一步讨论这些电阻的作用以及Ra、Rb、Rc的示例阻值。
再次参照图2,第一电路译码装置110包括用于对来自公用传输线108上的编码信号的信号B译码的第二信号(信号B)译码装置201。译码装置201包括基准电压多路复用器202和第二差分接收器203。多路复用器202接收第二和第三基准电压输入(V2和V3)并且由信号A控制以把这些基准电压中的一个传送到差分接收器203的负输入端。差分接收器203的正输入端连接成接收该编码信号。第一电路译码装置110还包括用于对来自出现在传输线108的编码信号的信号C译码的第三信号(信号C)译码装置204。译码装置204包括附加基准电压多路复用器205和第三差分接收器206。多路复用器205接收作为输入的第四、第五、第六和第七基准电压(V4、V5、V6和V7)并且受信号A和B控制以把这些基准电压中的一个传送到第三差分接收器206的负输入端。差分接收器206的正输入端连接成接收出现在传输线108上的编码信号。
参照图3,第二电路译码装置112包括用于对来自传输线108上的编码信号的信号A译码的第一信号(信号A)译码装置301。译码装置301包括第一差分接收器302,后者的负输入端连接成接收第一基准电压V1而其正输入端连接成接收该编信号。还包括用来译码来自该编码信号的信号C的第三信号(信号C)译码装置303。应注意图3中的第三信号译码装置303和图2中的第三信号译码装置204相同。这样,第三信号译码装置303包括连接成接收作为输入的第四、第五、第六和第七基准电压(V4、V5、V6和V7)的附加基准电压多路复用器304,并且受信号A和B控制以把这些基准电压中的一个传送到第三并动接收器306的负输入端。差分接收器306的正输入端连接成接收出现在传输线108上的编码信号。
参照图4,第三电路译码装置114包括用于从传输线108上的编码信号译码信号A的第一信号(信号A)译码装置401。译码装置401和图3中的译码器301相同并且包括第一差分接收器402,差分接收器402的负输入端连接成接收第一基准电压V1而正输入端连接成接收该编码信号。第三电路译码装置114还包括用于从传输线108上的编码信号来译码信号B的第二信号(信号B)译码装置403。图4中的第二信号译码装置403和图2中的第二信号译码装置201相同。这样,第二信号译码装置403包括基准电压多路复用器404和第二差分接收器405。多路复用器404接收第二和第三基准电压输入(V2和V3)并且在信号A控制下把这些基准电压中的一个传送到差分接收器405的负输入端。差分接收器405的正输入端连接成接收编码信号。
选择电阻值Ra、Rb和Rc以在连接第一电路104、第二电路105和第三电路106的公用传输线108上发送各预定电压。每个预定电压和来自第一电路104、第二电路105和第三电路106的数字信号的一种特定组合对应。表1示出每个预定电压和它的对数字信号A、B、C的值的对应组合。数字信号A 数字信号B数字信号C 传输线1080 0 000 0 10.355伏0 1 00.71伏0 1 11.06伏1 0 01.43伏1 0 11.79伏1 1 02.143伏1 1 12.5伏传输线108上的电压信号代表编码或组合信号。每个这样的编码信号代表示出的来自信号A、B和C的数字信号值的组合。和电路104、105和106相关的译码装置110、112和114译码这些电压信号以产生或再建所需的数字信号A、B和C。
表1中示出的阻值是通过使用2.5伏的电源电压预先确定的并且假定稳态运算和忽略掉传输线108上的瞬态效应。假定传输线108的阻抗是50欧姆。为了阻抗匹配,必须利用下述用于传输线108内的阻值的公式1/Ra+1/Rb+1/Rc对该50欧姆匹配。根据经验,把电阻Ra的值确定为87.5欧姆,把电阻Rb的值确定为175欧姆,并把电阻Rc的值确定为350欧姆。后面更详细地讨论这些阻值的推导。
这些电阻值以及2.5伏的数字信号电压电平产生上面表1中示出的传输线电压。业内人士会理解可以采用其它电阻值和编码后的电压信号来达到本发明的多向数据传输目标。还应理解本发明假定传输线108本身中的电阻是可忽略的。从而,借助目前的传输线技术,依据本发明的多向同时信号传输装置能适用于传输线108相对短的情况,其数量级为2至3厘米。这样短的传输线长度减小传输线的影响,从而可把它看成是集总电容和电阻。另外,当沿该线的行进时间小于驱动器输出的跃迁时间的一半时,基本上消除了传输线效应。
表1示出,对于信号A的所有逻辑“0”值,编码信号电压等于或小于1.06伏,而对于信号A的所有逻辑“1”值,传输线108上的编码信号值等于或大于1.43伏。1.43伏和1.06伏的平均值是1.25伏。该值被输入第一差分接收器302和402作为基准电压V1,以便译码出数字信号A的逻辑电平。这样,对于所有沿着传输线108发送的并且在第一差分接收器302和402(图3和4)处接收的值小于1.25伏的编码信号电压,各个差分接收器的输出会为逻辑“0”,这和由驱动器A驱动的数字信号A的输入电平(图1和2)相对应。然而,若传输线108上的编码电压信号大于1.25伏,差分接收器302和402会输出逻辑“1”电平信号,从而准确地重建或再现如表1中所示的数字信号A。
仍参照表1,为了译码第二数字信号,即信号B,必须首先译码或得到数字信号A,若数字信号A为逻辑“0”电平,则对于小于0.5325伏(这是0.355伏和0.71伏的平均值)的电压,数字信号B为逻辑“0”电平信号。当数字信号A具有逻辑“0”电平并且传输线108上的信号大于0.5325伏时,可以重建或再现数字信号B的逻辑电平为“1”。类似地,当数字信号A为逻辑“1”电平时,用于判定数字信号B为逻辑“0”还是为逻辑“1”的区分线是1.9675伏,其是1.79伏和2.143伏的平均值。
这样,为了对数字信号B译码,第二差分接收器(图2中的203和图4中的405)把传输线108上的编码信号和0.5325伏的基准信号或者和前面提到的1.9675伏的基准信号比较。这二个基准电压分别构成对图2中202的和图4中404的基准电压多路复用器的输入电压V2和V3。多路复用器202和404利用第一数字信号即信号A在这二个输入基准电压之中作出选择以分别施加到第一差分接收器203和405的负输入端。
接着参照图5,基准电压多路复用器202包括二个N型沟道场效应晶体管(FET)501和503以及二个P型沟道FET502和504。0.5325伏的基准电压V2由晶体管501和502接收,而1.9675伏的基准电压V3由晶体管503和504接收。信号A施加到晶体管502和503的栅极,通过反相器505对信号A反相并把反相信号施加到晶体管501和504的栅极。
在数字信号A的值为逻辑“0”值的情况下,0.5325伏的基准电压V2通过部件501和502传到多路复用器的输出线507。该线把该电压信号传送到相应的第二差分接收器203的负输入端。若施加到接收器203的正输入端的编码信号电压小于0.5325伏的基准电压,则该接收器将输出构成译码的数字信号B的逻辑“0”值。若传输线108上的编码信号大于0.5325伏的基准电压V2,则接收器203会产生逻辑“1”电平输出作为数字信号B。
如果数字信号A构成逻辑“1”电平信号,晶体管501和502处于不导通状态,并且晶体管503和504将把1.9675伏的基准电压V3传送到多路复用器输出线507,以施加到接收器203的负输入端。如果传输线108上的编码信号小于1.9675伏,则第二差分接收器203输出逻辑“0”电平信号。若编码信号的电压大于1.9675伏,第二差分接收器203产生逻辑电平“1”的输出。
虽然图5的上述说明参照图2中示出多路复用器202和第二差分接收器203,相同的结构和说明同样应用于图4中示出的多路复用器404和第二差分接收器405。
为了从传输线108上出现的编码信号中译出第三数字信号即信号C,必须知道已被译码的或由相应电路产生的数字信号A和B的逻辑电平。数字信号A和B用于施加要和公共传输线108上的编码信号进行比较以便产生信号C和正确逻辑值的适当基准电压信号V4、V5、V6或V7(图2和3)。该比较是由第三差分接收器(图2中的206或图3中的306)完成的。
图6示出适用于充当多路复用器205和304的附加基准电压多路复用器,其把适当的基准电压施加到相应的差分接收器206和306以提供从公用传输线108上出现的编码信号重建或再现数字信号C所需的适当比较,尽管下述说明将参照图2中的多路复用器,相同的说明也适用于图3中的多路复用器304和差分接收器306。多路复用器205采用N型沟道FET601、603、605、607、609、611、613、615以及P型沟道602、604、606、608、610、612、614、616。部件601和602的并联连接的传导路径和部件603和604的并联连接的传导路径串联连接以提供通过多路复用器205的第一传导通路。该传导通路选择性地使第四基准电压V4(0.1775伏)传到和第三差分接收器206的负输入端连接的多路复用器输出线620。类似地,部件605和606的并联连接的传导路径和部件607和608的并联连接的传导路径串联连接以提供通过多路复用器205的第二传导通路。该第二通路选择性地把第五基准电压V5(0.885伏)施加到多路复用器输出端620。以同样的方式,部件609和610的并联连接的传导路径和部件611和612的并联连接的传导路径串联连接以提供通过多路复用器205的第三传导通路。该传导通路用于选择性地把第六基准电压V6(本例中为1.61伏)施加到多路复用器的输出端620。最后,部件613和614的并联连接的传导路径和部件615和616的并联连接的传导路径串联连接以形成通过多路复用器205的第四也就是最后的传导通路。该最后一条传导通路选择性地把第七基准电压V7(2.325伏)传导到多路复用器输出端620。
部件602、606、609、613的栅极接收数字信号A,而部件601、605、610、614的栅极接收利用反相器617生成的反相数字信号A。数字信号B施加到部件604、607、612、615的栅极。信号B还在反相器618处反相,该反相信号施加到部件603、608、611、616的栅极。
参照表1,当数字信号A和数字信号B都具有逻辑0电平时,部件601、602、603、604、605、606、611和612处于导通状态。这会造成把基准电压0.1775施加到多路复用器输出端620。接着把该信号作为负输入端提供给第三差分接收器206。若传输线108上的编码信号的电压小于0.1775伏,则接收器206会产生构成译码信号C的逻辑“0”电平时的输出。如果编码信号的电压大于0.1775伏的基准电压,接收器206会输出逻辑“1”的数字信号。若数字信号A的值为“0”而信号B的值为“1”,向多路复用器输出620和第三差分接收器206的负输入端施加0.3875伏的基准电压。在数字信号为逻辑“1”和信号B为逻辑“0”时,多路复用器205会把1.61伏的基准电压传送到多路复用器输出端620和接收器206的负输入端,最后,若信号A和B都为逻辑“1”电平,则多路复用器205把2.325伏的基准电压传送到多路复用器输出端206和接收器206的负输入端。
请注意,尽管图5和6中示出的选通栅极对每个栅极包括一对PFET和NFET,取决于和每个选通栅极关联的DC基准电压,这不一定是必须的。对于相对低的基准电压,例如V2、V4、V5和V6,可省略相应选通栅极中的PFET。对于相对高的基准电压例如V7,可省略选通栅极中的NFET。对于接地和电源电压之间的大约中间的基准电压,可以省略相应选通栅极中的NFET或PFET中的一个。
可以以本发明的范围内的任何适当方式导出或产生上面说明的基准电压V1至V7。本发明的一种优选形式利用一个分压器装置导出不同的基准电压。分压器装置的基本结构是在业内人士的知识范围之内的,从而本文不详细说明这种结构。然而,应该注意,可以方便地利用芯片上层间BR屏蔽建立分压器装置中使用的电阻。替代地,可以以任何适当的形式实现所需的电阻。
现参照表1说明电阻值Ra、Rb和Rc的推导。该推导和美国5,761,246号专利所描述的推导相同,该专利的整篇内容收录为参考资料。由于Ra、Rb和Rc的轴对称,只需要分析该表的前一半。情况1该表的第二行指出,当数字信号A=逻辑“0”、数字信号B=逻辑“0”和数字信号C=逻辑“1”时,公用传输线108上的电压为0.355伏。这对应于图7中示出的情况。
分压器原理产生方程(Ra/Rb)/((Ra/Rb)+Rc)×Vdd=0.355伏 (1)(Ra/Rb)/((Ra/Rb)+Rc)×2.5=0.355伏 (2)(RaRb/(Ra+Rb))/(RaRb/(Ra+Rb))+Rc=1/7 (3)RaRb/(RaRb+RaRc+RbRc)=1/7 (4)情况2类似地,该表的第三行导致下述方程(参见图8)(Ra/Rc)/((Ra/Rc)+Rb)×2.5伏=0.71伏(5)RaRc/(RaRb+RaRc+RbRc)=2/7 (6)情况3类似地,该表的第四行导致下述方程(参见图9)Ra/((Rb/Rc)+Ra)×2.5伏=1.06伏 (7)(Ra(Rb+Rc))/(RaRb+RaRc+RbRc)+3/7 (8)情况4为和传输线阻抗匹配1/Ra+1/Rb+1/Rc=1/Z0(9)当Z0=50欧时1/Ra+1/Rb+1/Rc=1/50 (10)现在对三个未知数我们具有四个方程。它们是方程(4)、(6)、(8)和(10)。为了方便把它们重复如下RaRb/(RaRb+RaRc+RbRc)=1/7 (4)RaRc/(RaRb+RaRc+RbRc)=2/7 (6)(Ra(Rb+Rc))/(RaRb+RaRc+RbRc)=3/7 (8)1/Ra+1/Rb+1/Rc=1/50 (10)比较式(4)和(6)得到Rc=2Rb(11)把Rc=2Rb代入到式(8)Ra(3Rb)/(RaRb)+(2RaRb)+(2Rb2)=3/7 (12)Ra/(Ra+2Ra+Rb)=1/7 (13)Ra/(3Ra+2Rb)=1/7 (14)7Ra=3Ra+2Rb(15)4Ra=2Rb(16)Ra=1/2Rb (17)综合式(11)和(17)Rc=4Ra (18)Rb=2Ra (19)把式(18)和(19)代入式(10)1/Ra+1/2Rb+1/4Ra=1/50 (20)1/Ra(1+1/2+1/4)=1/50 (21)1.75/Ra=1/50 (22)Ra=87.5欧 (23)式(23)有助于解出Rb和RcRb=2Ra=2(87.5)=175欧 (24)Rc=4Ra=4(87.5)=350欧 (25)从而Ra、Rb和Rc的值应为Ra=87.5欧Rb=175欧Rc=350欧上面说明的各优选实施例的意图是说明本发明的原理,而不是限制本发明的范围。业内人士可做出各种其它实施例和可对这些优选实施例做出各种修改而不背离后面权利要求书的范围。例如,各图中的三电路装置只是出于示例的目的示出的。本发明的原理可应用到包括更多的互相传递信号的电路的电路装置。另外,尽管把电路104、105和106示成包含在分立的集成电路片上,在本发明以及下述权利要求书的范围内这些电路也可在同一集成片上。
权利要求
1.一种适应于在一公用传输线上向多个附加电子电路传递信号并且同时在该公用传输线上接收来自该多个附加电子电路的附加信号的电子电路,该电子电路包括(a)和一接口节点连接的信号发送电路,其中该接口节点适应于和该公用传输线连接,该信号发送电路用于应用来自该电子电路的信号以在该接口节点处合作建立一组合信号,该组合信号与来自该电子电路的信号以及由连接在该公用传输线的其它各点上的该多个附加电子电路同时施加的附加信号相关;以及(b)和该接口节点连接的译码电路,该译码电路用于在该接口节点处检测该组合信号和从该组合信号译出各附加信号。
2.权利要求1的电子电路,其中该信号发送电路包括(a)一个信号驱动器;以及(b)一个连接在该信号驱动器和该接口节点之间的编码元件。
3.权利要求2的电子电路,其中该编码元件包括一个电阻。
4.权利要求1的电子电路,其中该译码电路包括(a)第一差分接收器,其具有连接成接收该组合信号的正输入端和连接成接收第一基准电压源的负输入端。
5.权利要求1的电子电路,其中该译码电路包括(a)一个基准电压多路复用器,其连接成接收作为控制信号的第一数字信号,并具有第二和第三基准电压输入;(b)第二差分接收器,其具有连接成接收该组合信号的正输入端和连接成接收该基准电压多路复用器的输出的负输入端。
6.权利要求1的电子电路,其中该译码电路包括(a)一个附加基准多路复用器,其连接成由第一数字信号和第二数字信号控制并且具有第四、第五、第六和第七基准电压输入;以及(b)第三差分接收器,其具有连接成接收该组合信号的正输入端和连接成接收来自附加基准电压多路复用器的负输入端。
7.一种电子电路装置,包括(a)通过一公用传输线连接在一起的三个或更多的电路,每个电路适于断言一个数字信号;(b)每个电路包含和该公用传输线连接的发送电路,各个电路的发送电路合作以便根据由各个电路断言的各个数字信号的值在该传输线上产生编码信号,该编码信号由一组唯一编码信号中的一个信号构成,其中该组信号中的每个不同的信号代表同时从各个电路断言的数字信号的一种特定组合;以及(d)每个电路还包括一个译码装置,用于对该传输线上出现的编码信号进行译码以产生由每个其它电路断言的数字信号。
8.权利要求7的电子电路装置,其中每个电路位于分立的集成电路片上并且该公用传输线由一个和每个分立集成电路片上的单个电极相连的导体构成。
9.权利要求7的电子电路装置,其中每个相应电路中的信号发送电路包括一个由电阻构成的编码元件。
10.权利要求7的电子电路装置,其中该多个电路包括提供第一数字信号的第一电路、提供第二数字信号的第二电路和提供第三数字信号的第三电路,并且其中与第二和第三电路关联的译码装置包含第一数字信号译码装置,后者包括(a)第一差分接收器,其具有连接成接收该编码信号的正输入端和连接到第一基准电压源的负输入端。
11.权利要求7的电子电路装置,其中该多个电路包括提供第一数字信号的第一电路、提供第二数字信号的第二电路和提供第三数字信号的第三电路,并且其中与第一和第三电路关联的译码装置包含第二数字信号译码装置,后者包括(a)一个基准电压多路复用器,其连接成接收作为控制信号的第一数字信号,并具有第二和第三基准电压输入端;(b)第二差分接收器,其具有连接成接收该编码信号的正输入端和连接成接收该基准电压多路复用器的输出的负输入端。
12.权利要求7的电子电路装置,其中该多个电路包括提供第一数字信号的第一电路、提供第二数字信号的第二电路和提供第三数字信号的第三电路,并且其中与第一和第二电路关联的译码装置包含第三数字信号译码装置,后者包括(a)一个附加基准多路复用器,其连接成由第一数字信号和第二数字信号控制,并具有第四、第五、第六和第七基准电压输入端;以及(b)第三差分接收器,其具有连接成接收该编码信号的正输入端和连接成接收该附加基准电压多路复用器的输出的负输入端。
13.一种具有产生第一数字信号的第一电路、产生第二数字信号的第二电路和产生第三数字信号的第三电路的电子系统,该系统包括(a)包含在第一电路中的第一电路编码元件,包含在第二电路中的第二电路编码元件以及包含在第三电路中的第三电路编码元件,每个相应的编码元件连接在相应电路的数字信号输出端和一公用传输线之间,该传输线位于第一、第二和第三电路之间,第一、第二和第三编码元件合作以根据第一、第二和第三数字信号的值在该公用传输线上产生编码信号,该编码信号由一组唯一编码信号中的一个信号构成,其中该组信号中的每个不同的信号代表第一、第二和第三数字信号的一种特定组合;以及(b)包含在第一电路内的第一电路译码装置,包含在第二电路内的第二电路译码装置以及包含在第三电路内的第三电路译码装置,每个相应电路的译码装置用于译出该编码信号以产生由该系统中的每个其它电路产生的数字信号。
14.权利要求13的电子系统,其中每个编码元件包括一个电阻。
15.权利要求13的电子系统,其中第一电路译码装置包括(a)一个基准电压多路复用器,其连接成由第一数字信号控制并连接成接收作为输入的第二和第三基准电压信号;(b)第二差分接收器,其具有连接成接收该编码信号的正输入端和连接成接收基准电压多路复用器输出的负输入端;(c)一个附加基准电压多路复用器,其连接成由第一数字信号和第二数字信号控制,并且连接成接收作为输入的第四、第五、第六和第七基准电压信号,以及;(d)第三差分接收器,其具有连接成接收该骗码信号的正输入端和连接成接收该附加基准电压多路复用器的输出的负输入端。
16.权利要求13的电子系统,其中第二电路译码装置包括(a)第一差分接收器,其具有连接成接收该编码信号的正输入端和连接成接收第一基准电压信号的负输入端;(b)一个附加基准电压多路复用器,其连接成由第一数字信号和第二数字信号控制,并且连接成接收作为输入的第四、第五、第六和第七基准电压信号;以及(c)第三差分接收器,其具有连接成接收该编码信号的正输入端和连接成接收该附加基准电压多路复用器的输出的负输入端。
17.权利要求13的电子系统,其中第三电路译码装置包括(a)第一差分接收器,其具有连接成接收该编码信号的正输入端和连接成接收第一基准电压信号的负输入端;(b)一个基准电压多路复用器,其连接成由第一数字信号控制并连接成接收作为输入的第二和第三基准电压信号;以及(c)第二差分接收器,其具有连接成接收该编码信号的正输入端和连接成接收该基准电压多路复用器的输出的负输入端。
全文摘要
在彼此必须传递数字信号的电路系统(100)中的每个分立电路(104、105、106)里包含一个编码元件(109、111、113)和一个译码装置(110、112、114)。各分立电路(104、105、106)所包含的编码部件(109、111、113)合作以在使各个电路互连的一个公用传输线或网络(108)上产生编码信号。和每个相应电路关联的译码装置(110、112、114)接收该传输线上出现的编码信号并译出该编码信号以重现或重建从系统中的其它电路发送的数字数据信号。
文档编号H04L5/14GK1339892SQ01125588
公开日2002年3月13日 申请日期2001年8月16日 优先权日2000年8月17日
发明者泰·A·曹, 劳埃德·A·沃尔斯 申请人:国际商业机器公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1