低供电电压差分信号驱动器的制作方法

文档序号:7754439阅读:290来源:国知局
专利名称:低供电电压差分信号驱动器的制作方法
技术领域
本发明一般关于差分信号驱动器。更具体地说,本发明的一个实施例涉及基于晶体管的低压差分信令驱动器电路。
背景技术
已经研究出了在设备内部或者在两个或更多个设备之间的各种类型的数据传输方案。
一种数据传输方案是差分数据传输,其中,两个信号线之间的电压电平差形成所传输的信号。例如,差分数据传输常用于长距离上的速率大于100Mbps的数据传输。
使用驱动器电路将信号放到并驱动到传输线或介质上。低压差分信令(LVDS)驱动器在很多应用中都很常用,这些应用包括将信号从发射器驱动到接收器。一般的LVDS驱动器可以允许高速传输,使用低功率,具有低电磁干扰(EMI),并且成本低。
在图1中示出了传统LVDS驱动器电路100的例子。输出信号OUT+和OUT-之间的电压差形成了差分信号对。差分信号对是指两个信号,它们电流波形彼此有一百八十度(180°)的相位差。
LVDS驱动器电路100包括耦合到电压供应VDD的第一直流(DC)恒流源I1、两个p沟道金属氧化物半导体(PMOS)P1和P2、两个n沟道金属氧化物半导体(NMOS)N1和N2(差分对),以及耦合在公共节点COM与地线之间的第二DC恒流源I2。四个差分对晶体管P1、P2、N1和N2由输入电压信号D+和D-以及如箭头A和B所指示的经过负载电阻器RLOAD的直流控制。输入电压信号D+和D-一般是轨至轨电压摆幅。
下面解释LVDS驱动器电路100的操作。四个晶体管P1、P2、N1和N2中的两个同时导通,以从电流源I1和I2引导电流,产生跨过电阻性负载RLOAD的电压。为了引导电流沿着箭头A所指示的方向通过电阻性负载RLOAD,输入信号D+变高,导通晶体管N1并关断晶体管P1,并且输入信号D-同时变低,导通晶体管P2并关断晶体管N2。
相反地,为了引导电流沿着箭头B所指示的方向通过电阻性负载RLOAD,输入信号D-变高以导通晶体管N2并关断晶体管P2,输入信号D+变低以导通晶体管P1并关断晶体管N1。结果,可以获得全差分输出电压摆幅。
只要输出电压摆幅保持在通常为几伏的允许的共模电压范围内,差分LVDS驱动器电路100可以良好的工作。
该驱动器100具有提供了良好的电源抑制的优点。共模电压VCM由外部偏压通过电阻器R1建立。理想情况下,共模电压被维持在某个电平或某个范围内。在很多驱动器应用中,使用1.25伏的共模。
该驱动器100的一个缺点是,它需要较高的供电电平来使晶体管被正确地偏置。形成电流源I1和I2的晶体管必须具有跨过它们的充足的电压以使处于饱和。差分对P1、P2和N1、N2具有与输出电流和沟道电阻相关联的最小电压降。最后,所有这一切必须在整个输出信号摆幅范围内保持适当偏压。必须添加一些裕量以允许驱动器能够工作在所有的工艺、电压和温度(PVT)变化中。这种偏压要求适合于所示出的CMOS电路或者双极型结型晶体管。例如,一般的LVDS推拉驱动器要求至少2.5伏的供电,以维持在1.25伏标称共模电平附近的适当偏压。
因此,传统LVDS驱动器所需的供电电平限制了电源低于2.5伏的设备和较低功率应用的发展。


图1是图示了传统低压差分信令(LVDS)驱动器的一种实现的电路图。
图2是图示了根据本发明一种实施方式的与传统LVDS驱动器相比具有更低供电电压要求的LVDS驱动器的电路图。
图3是图示了上拉电阻和驱动器电流的乘积的增长是如何降低共模电压的信号图。
图4是图示了根据本发明一种实施方式的与传统LVDS驱动器相比具有更低供电电压要求的LVDS驱动器的电路图。
图5是图示了根据本发明一种实施方式的具有用于数字调节驱动器电流的反馈信号的LVDS驱动器的电路图。
图6是根据本发明一种实施方式的对于用于驱动器电路的各种上拉电阻值的共模电压相对供电电压(1.5伏)关系的图。
图7是根据本发明一种实施方式的对于用于驱动器电路的各种上拉电阻值的共模电压相对供电电压(1.8伏)关系的图。
图8是图示了根据本发明另一种实施方式的具有用于调节驱动器电流的反馈信号的LVDS驱动器的电路图。
图9是图示了根据本发明另一种实施方式的具有用于调节驱动器电流的模拟信号的LVDS驱动器的电路图。
图10是图示了根据本发明另一种实施方式的具有用于调节驱动器电阻的反馈信号的LVDS驱动器的电路图。
图11图示了根据本发明另一种实施方式的具有用于调节驱动器电阻的反馈信号的LVDS驱动器的电路图。
图12是图示了图10和11中所示电路的上拉电阻相对供电电压的性能的图。
图13是图示了根据本发明另一种实施方式的具有用于调节驱动器电阻和总驱动器电流的反馈信号的LVDS驱动器的电路图。
图14是图示了图13中所示电路的上拉电阻和电流相对供电电压的性能的图。
具体实施例方式
在下面对本发明的详细描述中,给出了许多特定的细节以提供对本发明的彻底理解。但是,本发明可以不用这些特定的细节而被实现。在其他情况下,没有详细描述公知的方法、过程和/或组件,以免不必要地混淆本发明的各方面。
本发明提供了具有低供电电压的低压推拉差分对信号驱动器。本发明的一个方面允许LVDS驱动器以低于传统的2.5伏的供电电压工作。在本发明的一种实现中,驱动器在从1.5到1.8伏的供电电压下工作。
参照图2,图示了根据本发明一个方面的低供电电压LDVS驱动器的实施例。对于图1中所图示的传统驱动器,晶体管P1、N1和P2、N2基于输入信号D+和D-的状态而起到电流引导开关的作用,以驱动电流通过电阻性负载RLOAD。但是,本发明使用单个恒流源I2,而不是使用两个电流源。此外,不需要额外的电压偏置来设定驱动器的共模电压电平。
如果供电电压是安静的(低噪声),并且可以通过另外的方式来设定共模电压,则只需要单个电流源I2。在图2中从驱动器电路去除电流源I1(在图1中)允许使用更低的供电电压。
如下是为何可以在图2的驱动器电路中使用更低的供电电压的原因。电流源I1(通常由一个或多个晶体管组成)需要跨过其上的最低量的电压以保持饱和,使得其起到基本上恒定的电流源的作用。现在不再需要该电压,因此能够使用更低的供电电压。
但是,去除外部共模电压VCM偏置(在图1中)需要另外的方式来设定对于电路的共模电压。
如下确定用于驱动器电路200的共模电压VCM。如果上拉开关P1和P2具有相等的阻抗RPU,IT是总的驱动器电流,并且RLOAD是接收器处的分流电阻,则用于驱动器电路的共模电压VCM是Vcm=VOH+VOL2=(VDD-IT×(RLOAD+RPU))+(VDD-IT×RPU)2]]>Vcm=VDD-0.5*IT*RLOAD-IT*RPU这样,可以通过控制上拉阻抗RPU和驱动器电流IT两者之一或者两者来控制共模电压VCM。
图3图示了上拉阻抗RPU和驱动器电流IT的乘积的增长如何将共模电压从VCMB下降到VCMA。
根据本发明的一个方面,控制驱动器电流IT以将共模电压VCM维持在某个电平或者某个范围内。
图4图示了怎样从图2中的LVDS驱动器200的输出信号测量共模电压。将两个电阻器R1在第一端耦合到差分对(在P1、N1和P2、N2之间)。将电阻器R1的第二端耦合到节点A。将电容器C1从节点A耦合到地,以形成低通滤波器。在节点A处测量共模电压VCM。将R1-C1滤波器时间常数设定为几倍于信令边缘的上升和下降时间。一般地,R1的值远远高于RLOAD(例如至少10倍),以最小化通过滤波器的驱动器电流。
图5图示了根据本发明一个实施例的电流控制的LVDS驱动器。类似于图4的LVDS驱动器电路被耦合到电压放大器。实际的共模电压VCM和目标共模电压VCM(目标VCM)作为放大器的输入。将实际的共模电压VCM与目标共模电压VCM(目标VCM)进行比较,并且由放大器提供模拟输出电压。基于放大器的输出电压,调高或调低尾电流(具体来说是IV),并且在操作限度内,使实际的共模电压VCM与目标共模电压VCM(目标VCM)处于相同的电平。
根据一种实施方式,用驱动器电路500中的恒流源IC和可变电流源IV代替图4中的电流源I2。恒流源IC用于提供最小期望电流,而可变电流源IV用于提供零到某个最大值的电流。总的最大电流是恒流源IC和可变电流源IV的最大值的和。通过放大器的输出(模拟反馈信号)调节(增加或减小)来自可变电流源IV的电流,以将实际的共模电压VCM变到目标电平(目标VCM)。
通过该实施方式,按照需要设定驱动器电流的范围和电压摆幅的限制。例如,LVDS信号驱动器可以允许进入100欧姆阻抗(RLOAD)中的0.25到0.45伏的电压摆幅,以及在2.8和4.2mA之间的电流摆幅,其包括0.3mA的安全裕量。如果实际的共模电压VCM降到目标电平(目标VCM)以下,则总驱动器电流被降低,直到其达到所允许的最小值(例如本示例中的2.8mA)。相反,如果共模电压VCM高于目标电平,则总驱动器电流被增大,直到其达到所允许的最大值(例如本示例中的4.2mA)。
图6和图7是图示了在用于上拉器件晶体管P1和P2所允许的有效电阻RPU的范围上,两个供电电压(1.5伏或1.8伏)下的示例的共模电压VCM相对供电电压(例如图2、图4和图5的驱动器电路中的VDD)的关系的图。跨过上拉开关P1或P2测量上拉电阻RPU(在图2、图4和图5中),并且上拉电阻RPU是开关的源极和漏极之间的电压差以及PVT条件的函数。
对于这些图示,该实施方式分别将最大和最小的允许的共模电压指定为VCM(max)和VCM(min)。例如,VCM(max)可以是1.375伏,而VCM(min)可以是1.125伏。
图6图示了在上拉电阻RPU的范围(例如5、23和49欧姆)上,共模电压VCM是如何随着1.4到1.6伏区域中的供电电压而变化的。对于给定电阻(例如5欧姆),当供电电压VDD增大时,共模电压VCM也增大。通过调整驱动器电流、驱动器上拉电阻、供电电压和/或其中的任何组合,本发明将共模电压保持在规定范围(例如1.125伏到1.375伏)内。例如,对于5欧姆的给定有效上拉电阻RPU,当供电电压VDD在1.4伏到约1.475伏(点A)时,本发明将共模电压VCM保持在约1.25伏。在点A,到达最大驱动器电流,并且共模电压VCM随着供电电压VDD的增加而增加。
类似地,对于23欧姆的给定有效上拉电阻RPU,当供电电压VDD在1.45伏(点B)到约1.55伏(点C)之间时,本发明将共模电压VCM保持在约1.25伏。在1.4伏和1.45伏(点B)之间,(对于给定的供电电压)达到最小驱动器电流,并且共模电压VCM随着供电电压VDD的增加而增加。从1.55伏(点C)到1.6伏,达到最大驱动器电流,并且共模电压VCM随着供电电压的增加而增加。
类似地,对于49欧姆的给定有效上拉电阻RPU,当供电电压VDD在1.525伏(点D)到约1.6伏之间时,本发明将共模电压VCM保持在约1.25伏。在1.4伏和1.525伏(点D)之间,驱动器电流从其最小值(对于1.4伏的供电电压)增加,达到约1.525伏的供电电压所能承受的电平。
图7提供了根据本发明一种实施方式的驱动器电路的性能的另一个示例,其中,供电电压为1.8伏,有效上拉电阻RPU是78.5、110和157欧姆。如参照图6所描述的,对于给定供电电压VDD,共模电压被保持在一个范围(例如1.125到1.375伏)内。
必须清楚地理解,在图6和图7中示出的示例图形只是对根据本发明并且对于给定的一组条件的驱动器电路的一个实施例的性能的举例说明。通过调节上拉电阻、最大/最小电流规格和/或其他因素,可以在不同的实施方式中按照所需,来改变这里所公开的驱动器电路的不同实施方式的共模电压相对供电电压的关系。
图8和图9图示了调节对根据本发明两个实施例的电流控制的LVDS驱动器的驱动器电流的各种方式。
参照图8,图示了图5的驱动器电路500,其利用数字控制补偿状态机(ICOMP)来控制驱动器电流。使用串连的两个晶体管N3和N4来实现固定电流源IC,所述两个晶体管被偏置以提供最小恒定电流。在一种实施方式中,最小恒定电流IC是2.8mA。总驱动器电流是来自恒流源IC和可变电流源IV的电流的和。
使用通过N位温度计代码(例如,00...001,00...011,00...111等)顺序使能的开关电流源的N个支路来实现可变电流源IV。将状态机(ICOMP)耦合到比较器的输出端,所述比较器指示出实际的共模电压VCM是高于还是低于目标共模电压(目标VCM)。在一种实施方式中,比较器提供高(High)或低(Low)信号(被定义为电压或电流的水平或范围),用于指示需要沿哪个方向调节实际的共模电压。可以使用不定的中间水平信号(在High和Low之间)来指示实际的共模电压VCM与所期望的共模电压(目标VCM)基本相同。状态机使用该信息来调节一个或多个电流源对(支路1,支路2…支路N-1,支路N),以将来自可变电流源IV的电流贡献以小的等级增加或减小,从而调节实际的共模电压VCM。
根据温度计代码支路(支路1,支路2…支路N-1,支路N)的各种实施方式,可以对它们进行设计,使得支路间具有对数和/或线性关系。这种关系确定了流经任何特定支路的电流量。例如,在一种实施方式中,支路2可以具有与支路1相同的电流,等等。在第二种实施方式中,支路2可以具有比支路1的电流高出固定百分比的电流。随后的支路的电流可以以类似的值和/或百分比增加。
在一种实施方式中,状态机独立地控制对每一个支路的偏压,以提供期望的电流IV。例如,状态机可以导通一些支路(例如支路1和支路2),以提供期望的电流IV,而其他支路(例如支路N-1和支路N)保持关断。
可以根据实施方式和期望等级的大小来改变所使用的支路的数量。等级大小是由每个支路贡献的电流量。
根据一个实施例,配置可变电流源IV的一个或多个支路,以提供从零(0)到1.4mA的组合总电流。
电流控制电压(CCV)输入设定IC和每个IV电流源中的基础电流电平。其还可以用于如所期望地导通和/或关断电流源IC。
参照图9,示出了图示控制驱动器电流的模拟装置的电路图。由P3和P4组成的差分放大器引导尾电流IT流向电流反射镜N3或离开电流反射镜N3。N3中的电流被反射到N4,并被加到恒定电流IC中。必须注意电流控制循环的增益带宽,以保证其是稳定的。
由N3和N4形成的电流反射镜提供了通过由N4形成的可变电流源IV来调节驱动器电流的方式。
当共模电压VCM高于目标共模电压(目标VCM)时,被引导通过P3的电流多于通过P4的电流(假设P3和P4是PMOS器件,P1栅极电压的增加引起更少的电流流经P1)。这使得来自可变电流源N4的电流IV增加。如以上所讨论的,总驱动器电流(IC+IV)的增加降低了共模电压VCM。这会一直继续,直到共模电压VCM等于目标共模电压。
类似地,当共模电压VCM低于目标共模电压(目标VCM)时,被引导通过P3的电流少于通过P4的电流(假设P3和P4是RMOS器件,P1栅极电压的降低引起更多的电流流经P3)。这使得来自可变电流源N4的电流IV减少。如以上所讨论的,总驱动器电流(IC+IV)的减少增加了共模电压VCM。与先前一样,这会一直继续,直到实际的共模电压VCM等于目标共模电压(目标VCM)。
根据本发明的另一个方面,可以在将总驱动器电流保持为基本恒定时,通过调节上拉电阻RPU,来控制共模电压VCM。
图10是图示本发明另一个方面的另一个驱动器电路1000。根据本发明的一个实施例,可以调节上拉电阻RPU来提供所期望的共模电压VCM。晶体管P3和P4用作可变上拉电阻RV,而晶体管P1和P2用作恒定或固定上拉电阻RC。总的上拉电阻RPU通过RV+RC给出。
放大器接收实际的(输出)共模电压VCM和目标共模电压(目标VCM)作为输入,并提供输出电压,用于偏置P3和P4的栅极,从而增加或减小它们的有效阻抗RV。
如果共模电压VCM高于目标共模电压,那么放大器增加其输出电压。这会增加P1和P2的栅极偏压,从而增加有效上拉电阻RV。如以上所描述的,增加总上拉电阻RPU会降低共模电压VCM。
相反,如果共模电压VCM低于目标共模电压,那么放大器减小其输出电压。这会减小P3和P4的栅极偏压,从而减小有效上拉电阻RV。如以上所描述的,减小总上拉电阻RPU会降低共模电压VCM。
因为切换模拟电压比较困难,所以对每个输出端串连地增加第二开关晶体管P1和P2,以进行电流引导。
图11示出了图10所示驱动器电路的另一个实施例,其中,图10中P3和P4的漏极被短路并做成一个晶体管P5。可以在该点添加电容器C2,以帮助稳定共模电压VCM。对于任何模拟闭合回路,必须控制增益带宽以保证稳定性。
图12是图示了被要求保持在特定的共模电压VCM时,图10所示电路的上拉电阻相对供电电压的性能的图。线A示出了用于将VCM保持在标称1.25伏的任何VDD供电所需的RPU电阻。线B示出了将VCM保持在1.125伏的最小值之上所需的RPU电阻的限定。图10中的放大器将使RPU的值保持在线A上,直到放大器的输出电压达到其最低输出电压。对于低于约1.6伏的供电值,需要非常低的上拉电阻RPU。但是,对于晶体管来说存在基于面积和成本的实际最小电阻。一旦达到对于上拉电阻器(例如图10中的晶体管P3和P4)的PVT的最小电阻,VCM就将降低。因而,在图12所图示的例子中,线C示出了随着晶体管P5在约1.6伏时开始进入饱和并到达约30欧姆的最小值的RPU的电阻。这允许供电电压VDD在VCM到达其1.125伏的最小值之前能够下降到1.4伏。
在图13中,图示了与图11中所示电路相似的驱动器电路1300。仍旧由放大器的输出电压来调节上拉电阻RPU。在本发明的这个实施例中,通过驱动器的电流还被调节,以进一步加宽驱动器的操作范围。如在图11的驱动器电路中一样,晶体管P5′用作可变上拉电阻RV,而晶体管P1′和P2′用作开关和固定上拉电阻RC。总上拉电阻RPU由RV+RC给出。放大器接收实际的(输出)共模电压VCM和目标共模电压(目标VCM)作为输入,并提供输出电压,用于偏置P5′的栅极,从而增加或减小其有效阻抗RV。如图5和图9中一样,将电流IT分为IC和IV。设定IV支路中的电流的晶体管N4具有与其串连的晶体管N3。放大器的输出电压驱动晶体管N3。
当放大器的输出电压变得靠近其与地接近的最低输出电压时,P1′的电阻RV变得靠近其最小值(最大栅极到源极电压)。同时,晶体管N3的栅极电压变得更低,并且其源极电压变得更低。如果跨过晶体管N4的电压下降到低于N4的VDS(饱和),那么晶体管N4脱离饱和态,并且通过N4的电流IV减小。随着电流IV降低,VCM趋向于上升,这在RPU的电阻随着放大器输出电压的下降而下降时,保持了VCM。当放大器输出电压下降到低于晶体管N3的阈值时,电流IV将变为零,只剩下最小驱动器电流IC。
图14是图示了对于图13中所示的电路,上拉电阻RPU和驱动器电流IT相对供电电压的性能的效果的图。线A示出了用于将共模电压VCM保持在标称1.25伏的任何VDD供电所需的RPU电阻,其与图12中的相同。线B示出了通过最小驱动器电流IC将共模电压VCM保持在1.125伏的最小值之上所需的RPU电阻的限定。图10中的放大器将使RPU的值保持在线A上,直到放大器的输出电压变得靠近其最低输出电压。在该点,驱动器电流将开始随着RPU一起下降,帮助防止VCM下降到其最小值以下。在这个例子中,最小电阻RPU约为50欧姆。由于调整驱动器电流和上拉电阻的双重途径,图13中的晶体管P1′、P2′和P5′的大小可以分别小于图11中的晶体管P1、P2和P5,从而节省了面积和成本。
虽然上面所图示的示例性驱动器电路已经采用了各种PMOS和NMOS晶体管,但是应当理解,可以采用使用其他类型晶体管或晶体管的不同组合的其他等同配置,而不脱离本发明。
虽然已经描述并在附图中示出了特定的示例性实施例,但是应当理解,这些实施例仅仅是示例性的,而不是对宽广的发明的限制,并且本发明不限于所示出和描述的特定结构和安排,因为本领域的普通技术人员可以想到各种其他的修改。此外,可以在硬件、可编程设备、固件、软件或其组合中实现本发明或其一些特征。
权利要求
1.一种驱动器,包括电压源;一端被耦合到地的电流源;用于驱动信号的两个差分电流引导晶体管支路,每个支路包括至少两个串连耦合的晶体管,每个支路的一端耦合到所述电压源,每个支路的另一端耦合到所述电流源,在所述两个晶体管相交的地方测量每个支路的输出;以及电压放大器,用于将所述两个差分电流引导晶体管支路的输出端的共模电压与目标共模电压相比较,所述放大器提供反馈输出电压,以将所述共模电压调节到所述目标共模电压的电平。
2.如权利要求1所述的驱动器,其中,在将所述共模电压保持在约1.25伏时,所述电压源提供小于2.5伏的电压。
3.如权利要求1所述的驱动器,其中,在将所述共模电压保持在约1.25伏时,所述电压源提供小于或等于1.8伏的电压。
4.如权利要求1所述的驱动器,其中,所述电压放大器的所述输出信号用于调节所述电流源,以将所述共模电压保持在所述目标共模电压的电平。
5.如权利要求1所述的驱动器,其中,所述电流源包括,第一电流源,用于提供固定电流,和第二电流源,用于提供可变电流,所述可变电流根据来自所述放大器的所述反馈输出电压信号而改变,以将所述共模电压调节到所述目标共模电压的电平。
6.如权利要求5所述的驱动器,其中,所述第二电流源包括多个电流导通支路,每个电流导通支路可独立地配置以提供期望的电流。
7.如权利要求1所述的驱动器,其中,所述两个差分电流引导晶体管支路包括,串连耦合的第一和第二晶体管,所述第一晶体管的一端被耦合到所述电压源,所述第二晶体管被耦合到所述电流源,串连耦合的第三和第四晶体管,所述第三晶体管的一端被耦合到所述电压源,所述第四晶体管被耦合到所述电流源,以及所述晶体管被偏置,使得当所述第二和第三晶体管不导通时,所述第一和第四晶体管导通,以及当所述第一和第四晶体管不导通时,所述第二和第三晶体管导通。
8.如权利要求7所述的驱动器,其中,通过数据信号电压偏置所述晶体管。
9.如权利要求1所述的驱动器,其中,所述电压放大器的所述输出信号用于调节所述电压源,以将所述共模电压保持在所述目标共模电压的电平。
10.如权利要求1所述的驱动器,其中,所述电压放大器的所述输出信号用于调节所述驱动器电阻,以将所述共模电压保持在所述目标共模电压的电平。
11.如权利要求1所述的驱动器,其中,所述电压放大器的所述输出信号用于调节所述驱动器电阻和驱动器电流,以将所述共模电压保持在所述目标共模电压的电平。
12.如权利要求1所述的驱动器,还包括两个等值的电阻器,每个电阻器的第一端耦合到所述两个差分电流引导晶体管支路中一个的输出端,所述电阻器的第二端彼此耦合,在所述电阻器的第二端彼此耦合的地方测量所述驱动器的所述共模电压。
13.如权利要求1所述的驱动器,其中,所述放大器的输出电压调节所述电压源和每个支路的输出端之间的有效电阻,以将所述共模电压调节到所述目标共模电压的电平。
14.一种差分信号驱动器,包括用于提供电压源的装置;用于提供电流源的装置;用于驱动信号的两个差分电流引导晶体管支路,每个支路包括至少两个串连耦合的晶体管,每个支路的一端耦合到所述电压源装置,每个支路的另一端耦合到所述电流源装置,在至少两个所述晶体管相交的地方测量每个支路的输出;和用于将驱动器的共模电压调节到目标共模电压的电平的装置。
15.如权利要求14所述的驱动器,其中,用于调节所述驱动器的共模电压的所述装置调整所述电流源装置,以将所述共模电压保持在所述目标共模电压的电平。
16.如权利要求14所述的驱动器,其中,用于调节所述驱动器的共模电压的所述装置调整所述电压源装置,以将所述共模电压保持在所述目标共模电压的电平。
17.如权利要求14所述的驱动器,其中,用于调节所述驱动器的共模电压的所述装置调整所述驱动器电阻,以将所述共模电压保持在所述目标共模电压的电平。
18.如权利要求14所述的驱动器,其中,用于调节所述驱动器的共模电压的所述装置调整所述驱动器电阻和驱动器电流,以将所述共模电压保持在所述目标共模电压的电平。
19.如权利要求14所述的驱动器,其中,在将所述驱动器的共模电压保持在约1.25伏时,所述电压源装置提供小于2.5伏的电压。
20.如权利要求14所述的驱动器,其中,在将所述驱动器的共模电压保持在约1.25伏时,所述电压源装置提供小于或等于1.8伏的电压。
21.一种方法,包括测量差分信令驱动器电路的共模电压;将所述驱动器的共模电压与目标共模电压的电平相比较;以及调节所述驱动器的总直流电,以使将所述驱动器的共模电压到达与所述目标共模电压相同的电平。
22.如权利要求21所述的方法,其中,在将有效驱动器电阻保持固定的同时,调节所述总驱动器直流电流。
23.如权利要求21所述的方法,其中,所述总驱动器直流电流被递增地调节。
24.如权利要求21所述的方法,还包括调节所述驱动器的总上拉电阻,以使所述驱动器的共模电压到达与所述目标共模电压相同的电平。
25.如权利要求21所述的方法,其中,在将所述驱动器的共模电压保持在约1.25伏时,所述差分信令驱动器电路的供电电压小于2.5伏。
26.如权利要求21所述的方法,其中,在将所述驱动器的共模电压保持在约1.25伏时,所述差分信令驱动器电路的供电电压不超过1.8伏。
27.一种方法,包括测量差分信令驱动器电路的共模电压;将所述驱动器的共模电压与目标共模电压相比较;以及在保持所述驱动器的总直流电固定时,调节所述驱动器电路的电阻,以使所述驱动器的共模电压到达与所述目标共模电压基本相同的电平。
28.如权利要求27所述的方法,其中,调节所述驱动器电路的电阻包括调节所述驱动器电路和电压源之间的上拉电阻。
29.如权利要求27所述的方法,其中,在将所述驱动器电路的共模电压保持在约1.25伏时,所述差分信令驱动器电路的供电电压小于2.5伏。
30.如权利要求27所述的方法,其中,在将所述驱动器电路的共模电压保持在约1.25伏时,所述差分信号驱动器电路的供电电压不大于1.8伏。
全文摘要
本发明提供了一种低压差分信号驱动器(LVDS),其可以以比传统LVDS驱动器更低的供电电压工作。通过调节驱动器电流、上拉电阻或者这两者,驱动器电路的共模电压被设定到特定水平,或者维持在特定范围内。在一种实施方式中,通过反馈信号来调整差分驱动器电路的共模电压。
文档编号H04L25/02GK1613236SQ02826718
公开日2005年5月4日 申请日期2002年12月31日 优先权日2002年1月2日
发明者安德鲁·沃尔克 申请人:英特尔公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1