在帧结构上实现时分复用交换的电路及其交换方法

文档序号:7595323阅读:274来源:国知局
专利名称:在帧结构上实现时分复用交换的电路及其交换方法
技术领域
本发明涉及交换技术领域,特别是指一种在TOP帧结构上实现时分复用交换的电路及其交换方法。
背景技术
随着高速差分信号的传输速度越来越高,在通讯系统中,高速大容量背板大多采用点对点的高速串行线设计,而摒弃了以往的并行总线,同时背板传输所采用的数据格式也大多采用帧格式。但在实际的通讯系统中,时分复用(TDM)技术被广泛的使用,因此,需要将这些TDM数据封装成帧进行传输,以适应基于帧传输的高速串行传输方式。
TOP(TDM over Packet)帧为一种封装TDM数据的帧,对于封装有TDM数据的帧进行交换的一般设计方案是将TOP帧转换为TDM数据后进行TDM交换。图1示出了按照所述的一般设计方案设计的TOP帧交换系统示意图,输入的TOP帧经过TDM和TOP帧结构转换逻辑转换成TDM信号,该TDM信号输入到TDM交换器件进行TDM交换,TDM交换器件输出的TDM信号再次通过TDM和TOP帧结构转换逻辑器件转换成TOP帧输出,完成了对TOP帧所封装的TDM数据的交换。
这种设计方案需要TDM和TOP帧结构转换逻辑器件和TDM交换器件两个关键单元,使得方案的成本比较高;并且,从输入到输出完成交换的时延包括TOP帧转换为TDM的时延、TDM交换过程的时延、TDM转换为TOP帧的时延,其时延较大。

发明内容
有鉴于此,本发明的主要目的在于提供一种在帧结构上完成TDM交换的电路,以实现交换时延小,成本低。
本发明另一目的是提供了一种在帧结构上完成TDM交换的方法,以使交换时延小。
本发明所述一种在帧结构上实现时分复用TDM交换的电路,包括帧接收模块、拆帧模块、数据存储器、组帧模块、发送查找表存储器、交换表存储器、帧发送模块;其中,帧接收模块用于从外部帧接口接收TOP帧,并发送给拆帧模块;其中TOP帧是封装有TDM数据的帧;拆帧模块用于将接收的TOP帧的帧净荷的各分段Seg,依次写入数据存储器中该TOP帧的帧标识Packet ID对应的地址块中;交换表存储器用于存储发送TOP帧的帧净荷各分段Seg在数据存储器中的地址信息,该信息在交换表存储器中的地址与PacketID为对应关系;发送查找表存储器用于存储要组装发送的TOP帧的帧头信息,该信息在发送查找表存储器中的地址与PacketID为对应关系;组帧模块用于根据要组装发送的TOP帧的Packet ID,读取该TOP帧对应的交换表存储器地址,根据交换表存储器存储的数据存储器地址从数据存储器相应地址中读出数据,组装为TOP帧的帧净荷;以及根据所述Packet ID读取发送查找表存储器中的帧头信息,将同一Packet ID对应的帧净荷及其帧头信息组建成TOP帧发送给帧发送模块;帧发送模块用于将组帧模块发送过来的TOP帧发送给外部的帧接口。
其中,该电路进一步包括接收查找表存储器,包含TOP帧头信息,用于由拆帧模块调用对接收的TOP帧的帧头进行检验。
其中,在数据存储器和拆帧模块、组帧模块之间进一步包括存储器管理模块,用于完成数据存储器和拆帧模块、组帧模块的时序适配,以及拆帧模块和组帧模块申请数据存储器使用权的仲裁。
其中,所述的帧头信息进一步包括用于封装TOP帧的某帧结构的帧头信息。所述的某帧可为以太Ethernet帧,相应的用于封装TOP帧的以太帧结构的帧头信息包括MAC地址信息。
其中,接收查找表存储器、发送查找表存储器、数据存储器和交换表存储器物理上由一个存储器实现。
本发明另一种在帧结构上实现TDM交换的电路,包括帧接收模块、拆帧模块、数据存储器、组帧模块、发送查找表存储器、交换表存储器、帧发送模块;其中,帧接收模块用于从外部帧接口接收TOP帧,并发送给拆帧模块;交换表存储器用于存储发送TOP帧的帧净荷各分段Seg在数据存储器中的地址信息,该信息在交换表存储器中的地址与PacketID为对应关系;拆帧模块用于根据所接收的TOP帧的Packet ID,读取该TOP帧对应的交换表存储器地址,根据交换表存储器存储的数据存储器地址,将接收的TOP帧的帧净荷的各Seg顺序写入数据存储器相应地址中;发送查找表存储器用于存储要组装发送的TOP帧的帧头信息,该信息在发送查找表存储器中的地址与PacketID为对应关系;组帧模块用于从数据存储器中,将要组装发送的TOP帧的Packet ID对应的数据存储器地址块中读出数据,组装为TOP帧的帧净荷;以及根据所述Packet ID读取发送查找表存储器中的帧头信息,组建成TOP帧发送给帧发送模块;帧发送模块用于将组帧模块发送过来的TOP帧发送给外部的帧接口。
其中,该电路进一步包括接收查找表存储器,其存储着帧头信息,用于由拆帧模块调用对接收的TOP帧的帧头进行检验。
其中,在数据存储器和拆帧模块、组帧模块之间进一步包括存储器管理模块,用于完成数据存储器和拆帧模块、组帧模块的时序适配,以及拆帧模块和组帧模块申请数据存储器使用权的仲裁。
其中,所述的帧头信息进一步包括用于封装TOP帧的某帧结构的帧头信息。所述的某帧可为以太Ethernet帧,相应的用于封装TOP帧的以太帧结构的帧头信息包括MAC地址信息。
其中,接收查找表存储器、发送查找表存储器、数据存储器和交换表存储器物理上由一个存储器实现。
本发明所述一种在帧结构上实现TDM交换的方法,其特征在于,用交换表存储发送的TOP帧的帧净荷各分段Seg顺序,交换过程包括以下步骤在接收TOP帧后,将接收的TOP帧的帧净荷的各分段Seg顺序分别进行存储;然后,根据交换表中按发送的TOP帧的帧净荷各分段Seg顺序读取所需要的Seg数据,组装为TOP帧的帧净荷;并加入帧头信息,组建成TOP帧发送出去。
本发明所述另一种在帧结构上实现TDM交换的方法,其特征在于,用交换表存储各分段Seg交换后的顺序,交换过程包括以下步骤在接收TOP帧后,将接收的TOP帧的帧净荷的各分段Seg根据交换表存储的顺序分别进行存储;然后,依次读取所存储的数据,组装为TOP帧的帧净荷;并加入帧头信息,组建成TOP帧发送出去。
由上可以看出,本发明提供的在TOP帧结构上完成TDM交换的电路,不需要TOP帧转换为TDM格式后进行TDM交换,因此不需要TOP到TDM转换的整个电路,并且摒弃了TDM交换器件,因此与背景技术所述的设计方案相比,其成本较低。另一方面,本发明所述在帧结构上完成TDM交换的方法,由于在交换的过程不需要转换为TDM数据,不需要TDM交换过程,因此不需要原TOP帧到TDM转换的过程,与背景技术提供的设计方案相比,降低了延时。


图1为现有技术下的TOP帧交换系统示意图。
图2为定义的封装TDM数据的TOP帧结构。
图3为在TOP帧实现TDM交换的传输交换系统示意图。
图4为本发明在TOP帧实现TDM交换的电路原理图。
图5为数据存储器和交换表存储器共用一个物理存储器的示意图。
图6为在TOP帧实现TDM交换的流程图。
图7为本发明提供的另一个在TOP帧实现TDM交换的电路原理图。
具体实施例方式
本发明的思路是在接收TOP帧后,将TOP帧净荷数据的各分段,也就是对应的TDM各时隙的数据进行顺序存储,然后根据交换表中按发送的TOP帧的帧净荷各分段Seg顺序读取所需要的Seg数据,组装为TOP帧的帧净荷;然后加入帧头,组装好TOP帧发再送出去。或者在接收TOP帧后,将TOP帧净荷数据的各分段,也就是对应的TDM各时隙按照时隙根据交换表存储的顺序分别进行存储,然后顺序读出各分段的数据,组装为TDM交换后的TOP帧净荷,加入帧头,组装好TOP帧发送出去。
在介绍本发明之前,首先介绍一下,在本申请人递交的另一篇专利的说明书中,定义的一种封装TDM数据的帧结构(TOP)和相应的传输交换系统。以下参见图2和图3进行简要说明。
图2示出了所定义的TOP帧结构,包括TOP帧头(TOP Header)和TOP帧净荷(TOP Payload)。
TOP帧头包括帧标识(Packet ID)、序列号(Seq,Sequence Number)。其中Packet ID用于标识每条帧连接;Seq用于标识每条帧连接中的每个TOP帧,可以用于在发送方依次发送相同Packet ID的帧时依次加1,接收方根据Seq是否连续判断该帧连接的传输过程是否发生丢帧。
TOP帧净荷即为所封装的TDM数据。TOP帧净荷分为n个分段(Seg,Segment),用来对应一个TDM帧的n个时隙;每个分段包含m个字节,这m个字节是属于同一个TDM时隙在m个TDM帧中的数据。较佳的,n取值为32,m取值为4,并且每隔0.5ms发送一次TOP帧,这样,每条TOP帧连接恰对应承载一条2M bps的TDM码流。
图3示出了所述的传输交换系统。如图所示,传输交换系统包括业务板和中央交换板。业务板实现了TDM数据到TOP帧的转换,将TDM数据封装成TOP帧后发送给中央交换板,中央交换板实现在TOP帧结构上对所封装的TDM数据进行交换。
本发明所述的在TOP帧上实现TDM交换的电路即用于图3所述的中央交换板,来实现在TOP帧上直接完成TDM交换。本发明主要有两种实施方式,一种是拆帧时将TOP帧封装的各时隙顺序写入数据存储器,在组帧时根据交换表存储器交叉读出数据存储器中数据的设计方式;一种是拆帧时将TOP帧封装的各时隙根据交换表存储器交叉写入数据存储器,在组帧时顺序读出数据存储器中数据的设计方式。以下通过具体实施例和参照附图,对本发明进一步详细说明。
图4示出了本发明所述的交换电路,该实施方式属于第一种设计方式。该交换电路包括帧接收模块、拆帧模块、接收查找表存储器、存储器管理模块和数据存储器、组帧模块、发送查找表存储器、交换表存储器、帧发送模块。其中,帧接收模块包括帧接收接口模块和接收FIFO,帧接收接口模块从外部帧接口接收TOP帧,并将所接收的TOP帧写入接收FIFO中进行缓存。
帧发送模块包括帧发送接口模块和发送FIFO,帧发送接口模块从发送FIFO中读出TOP帧并发送给外部的帧接口。
拆帧模块从接收FIFO中读取出TOP帧,并读取该TOP帧Packet ID对应的接收查找表存储器中的内容,来判断该TOP帧的帧净荷是否可写入数据存储器、以及帧连接传输中是否丢帧;并将可写入数据存储器的帧净荷写入数据存储器中该Packet ID对应的地址块中。
接收查找表存储器存储着帧头信息。该存储器的每个地址与TOP帧的Packet ID一一映射,存储的数据包括序列号(Seq)和接收使能标志,由拆帧模块调用和更新。所述的Seq用于与接收的TOP帧的Seq进行比较,判断传输过程中是否发生丢帧;接收使能标志用来表明该TOP帧净荷是否可以写入到数据存储器,当接收的TOP帧的Packet ID为交换系统未配置的Packet ID时,不允许该TOP帧写入数据存储器。
数据存储器用于存储TOP帧净荷数据。它内部划分为多个相同容量的缓冲区,用于进行数据的弹性缓冲,每个缓冲区进行预先规划,划分为多个相同容量的存储块,每个存储块占用一组地址,恰好可以存储一个TOP帧的全部帧净荷数据,存储块的数量与交换电路所支持的与外部建立的TOP帧连接的数量相同,并且每个存储块的首地址与每条接收TOP帧的PacketID预先建立映射关系,用来将不同Packet ID的TOP帧净荷的各Seg顺序写入指定的不同存储块中。例如,若交换电路支持1024个TOP帧连接,每个TOP帧封装32时隙,即包含32个Seg,则该数据存储器的每个缓冲区需要建立1024个存储块,每个存储块占用32个地址,用来存储TOP帧所封装的32个时隙的数据,每个存储块首地址分别与每个Packet ID建立一一映射的关系,实现了TOP帧所封装的每个时隙和数据存储器中的每个地址的一一映射。
内部存储器的空间较小,但是响应速度快,而外部存储器响应速度虽然慢一些,但有存储空间大的特点,可以用来存储大量数据。例如,数据存储器可以采用外部存储器,这种情况下,还包含与数据存储器相连的存储器管理模块,数据存储器通过该存储器管理模块完成数据存储器接口与拆帧模块、组帧模块的时序适配,以及完成拆帧模块和组帧模块申请数据存储器使用权的仲裁,实现拆帧模块和组帧模块共享数据存储器。
组帧模块用于根据要发送的TOP帧的Packet ID,去读取该TOP帧对应的交换表存储器的地址,根据交换表存储器存储的数据存储器地址信息从数据存储器相应地址中读出数据,作为TOP帧的帧净荷;以及根据Packet ID读取发送查找表存储器中的数据作为TOP帧的帧头,组建成TOP帧发送给帧发送模块的发送FIFO中缓存。
发送查找表存储器存储着TOP帧头信息。该存储器的地址与发送TOP帧的Packet ID一一对应,存储的数据包括组装该TOP帧的Seq和发送使能标志,由组帧模块调用和更新。发送使能标志用来指明该TOP帧是否需要组帧以发送,发送使能标志有效时,组帧模块读取交换表进行组帧,并将组好的TOP帧发送到FIFO。在组帧过程中,Seq用来作为TOP帧头部分写入所组装的TOP帧,组帧后Seq会加1更新,由组装该TOP帧连接的下一个TOP帧时使用。
交换表存储器用于存储发送TOP帧的帧净荷各分段Seg在数据存储器中的地址信息,该信息在交换表存储器中的地址与Packet ID为对应关系。交换表存储器划分为多个存储块,每个存储块中存储的数据就是要组装的TOP帧所要封装的各个时隙在数据存储器中的地址,存储块的数目就是该交换电路支持的TOP帧的连接数目。其中,交换表存储器存储的数据存储器地址由交换系统进行更新,在对TOP封装的TDM数据进行交换前,交换系统接收相应的信令,判断出进行交换的时隙,将相应时隙对应在数据存储器中的地址写入交换表。例如对于发生在TDM数据内部的交换若第一时隙与第二时隙进行交换,则交换表存储器中第一时隙所在地址中存储着原第二时隙在数据存储器中的地址,第二时隙所在地址存储着原第一时隙在数据存储器中的地址。
另外,如果输入输出TOP帧是封装在其他帧结构中的,接收查找表存储器中还存储着所述的其他帧结构的帧头信息以便进行校验;相应的,发送查找表存储器存储的数据也需要包括其所述帧结构的帧头信息以便组帧模块用这些信息来进行组帧处理。例如当接收到的TOP帧是封装在Ethernet帧中时,接收查找表存储器存储的数据还包括Ethernet帧的源MAC地址等相关信息,用来对接收的帧的相应信息提取校验;发送查找表存储器存储的数据还包括Ethernet帧的目的MAC地址等相关信息,以便于组帧模块直接读取这些帧头数据,把TOP帧封装在Ethernet帧上,发送给发送FIFO。
不难理解,以上所述的接收查找表存储器、发送查找表存储器、数据存储器和交换表存储器是在逻辑上进行的区分,在物理上可以共用一个存储器实现,这样整个逻辑只需要外接一片存储器芯片即可。如图5则为数据存储器和交换表存储器共用一个物理存储器的示意图。这里的存储器管理模块实现数据存储器接口与拆帧模块、组帧模块的时序适配,以及完成拆帧模块和组帧模块申请数据存储器使用权的仲裁,实现拆帧模块和组帧模块共享数据存储器。
下面以TOP帧封装的是32时隙的TDM数据,即TOP帧净荷中,TDMSeg1到TDM Seg32的数据分别对应到TDM数据的第1时隙到第32时隙,并以已经接收到信令要求对该TDM数据的第一时隙与第二时隙进行时隙交换为例,参见图6示出的本发明所述交换电路在TOP帧上实现TDM交换的流程图,对本发明交换电路所实现的交换方法进行详细说明。
步骤601帧接收接口模块接收外部帧接口发送过来的TOP帧,将所接收的TOP帧写入接收FIFO中进行缓存。
步骤602拆帧模块从接收FIFO中读取接收到的TOP帧,并根据该TOP帧的Packet ID查找到接收查找表存储器,读取查找接收表所记录的Seq,与当前TOP帧的Seq进行比较,如果接收TOP帧的序列号比该存储器中存储的序列号大1,说明传输过程中没有发生丢帧,否则说明传输过程中发生丢帧,将在系统中将产生告警,并将接收TOP帧的Seq替代该接收查找表存储器中记录的Seq,用于对该TOP连接的下一个TOP帧的检验。
步骤603当接收查找表存储器中接收使能标志有效,拆帧模块将TOP帧的帧净荷数据拆离出来,根据预先规划的该Packet ID对应的数据存储器的存储块首地址,通过存储器管理模块将帧净荷数据包含的TDM Seg1到TDM Seg32依次写入数据存储器的存储块相应地址中。例如,该Packet ID对应数据存储器的首地址为0x0100,则封装的TDM Seg1到TDM Seg32顺序写入存储器地址0x0100-0x011f这一存储块中。
步骤604组帧模块根据发送TOP帧的Packet ID定时查找发送查找表存储器,发送查找表存储器的发送使能标志有效时,组帧模块读取该PacketID对应的交换表存储器中的地址块的首地址。例如根据该Packet ID对应交换表存储器首地址为0x0200,就相应的得到了交换表的0x0200-0x021f地址。
步骤605组帧模块根据交换表存储器中记录的数据存储器地址依次读取数据存储器,将从数据存储器读出的数据组装成TOP帧的帧净荷。
其中,交换表存储器中存储的是交换后的地址。本例中交换电路对该TDM数据进行第一时隙与第二时隙的交换,因此交换表存储器的0x0200-0x021f中,0x0200地址中存储的数据为数据存储器地址0x0201,交换表存储器0x0200地址中存储的数据为数据存储器地址0x0201。组帧模块根据交换表存储器地址依次读取数据存储器地址的数据并封装为TOP帧,对应的封装后的TOP帧净荷的32个TDM Seg依次为原TDM Seg2、原TDM Seg1、原TDM Seg3到TDM Seg32。以上以相同TOP帧连接所封装的时隙进行交换进行说明,本领域的人员不难理解,该方法同样适用于不同TOP帧连接所封装的时隙之间的交换。
步骤606组帧模块将读取的帧净荷与步骤604所述的发送查找表存储器中的TOP帧头组装成TOP帧,发送到发送FIFO中进行缓存,然后由帧发送模块读取发送FIOF后发送到外部帧接口。
以上所述的方法均采用的是在拆帧时,将TOP帧封装的各时隙顺序写入数据存储器,在组帧时根据交换表存储器交叉读出数据存储器中数据的设计方式。
也可以采用第二种设计方式,即图7示出的在TOP帧实现TDM交换的设计方式,与图4示出的电路原理图相比,有以下不同交换表存储器用于存储所接收的TOP帧的帧净荷各Seg即各时隙在数据存储器中的地址,交换表存储器与所接收TOP帧的Packet ID存在着映射关系;拆帧模块用于根据所接收的TOP帧的Packet ID,读取该TOP帧对应的交换表存储器地址,根据交换表存储器存储的数据存储器地址,将接收的TOP帧的帧净荷的各Seg顺序写入数据存储器相应地址中;组帧模块用于从数据存储器中,将要组装发送的TOP帧的Packet ID对应的地址块中读出数据,组装为TOP帧的帧净荷;以及根据Packet ID读取发送查找表存储器中的数据作为TOP帧的帧头,组建成TOP帧发送给帧发送模块。
当采用图7的设计方式时,在拆帧模块进行拆帧时,将TOP帧封装的各时隙根据交换表存储器记录的数据存储器地址写入数据存储器相应的地址中,而在组帧模块组帧时,根据组装要发送的TOP帧的Packet ID从数据存储器顺序读出,作为帧净荷。由于大体上与图4的原理相同,此处不再详细说明。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神的和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
权利要求
1.一种在帧结构上实现时分复用TDM交换的电路,其特征在于,包括帧接收模块、拆帧模块、数据存储器、组帧模块、发送查找表存储器、交换表存储器、帧发送模块;其中,帧接收模块用于从外部帧接口接收TOP帧,并发送给拆帧模块;其中TOP帧是封装有TDM数据的帧;拆帧模块用于将接收的TOP帧的帧净荷的各分段Seg,依次写入数据存储器中该TOP帧的帧标识PacketID对应的地址块中;交换表存储器用于存储发送TOP帧的帧净荷各分段Seg在数据存储器中的地址信息,该信息在交换表存储器中的地址与PacketID为对应关系;发送查找表存储器用于存储要组装发送的TOP帧的帧头信息,该信息在发送查找表存储器中的地址与PacketID为对应关系;组帧模块用于根据要组装发送的TOP帧的PacketID,读取该TOP帧对应的交换表存储器地址,根据交换表存储器存储的数据存储器地址从数据存储器相应地址中读出数据,组装为TOP帧的帧净荷;以及根据所述PacketID读取发送查找表存储器中的帧头信息,将同一PacketID对应的帧净荷及其帧头信息组建成TOP帧发送给帧发送模块;帧发送模块用于将组帧模块发送过来的TOP帧发送给外部的帧接口。
2.根据权利要求1所述的电路,其特征在于,该电路进一步包括接收查找表存储器,包含TOP帧头信息,用于由拆帧模块调用对接收的TOP帧的帧头进行检验。
3.根据权利要求1或2所述的电路,其特征在于,在数据存储器和拆帧模块、组帧模块之间进一步包括存储器管理模块,用于完成数据存储器和拆帧模块、组帧模块的时序适配,以及拆帧模块和组帧模块申请数据存储器使用权的仲裁。
4.根据权利要求1或2所述的电路,其特征在于,所述的帧头信息进一步包括用于封装TOP帧的某帧结构的帧头信息。
5.根据权利要求4所述的电路,其特征在于,所述的某帧为以太Ethernet帧,相应的用于封装TOP帧的以太帧结构的帧头信息包括源MAC地址,目的MAC地址,帧类型信息。
6.根据权利要求2所述的电路,其特征在于,接收查找表存储器、发送查找表存储器、数据存储器和交换表存储器物理上由一个存储器实现。
7.一种在帧结构上实现TDM交换的电路,其特征在于,包括帧接收模块、拆帧模块、数据存储器、组帧模块、发送查找表存储器、交换表存储器、帧发送模块;其中,帧接收模块用于从外部帧接口接收TOP帧,并发送给拆帧模块;交换表存储器用于存储发送TOP帧的帧净荷各分段Seg在数据存储器中的地址信息,该信息在交换表存储器中的地址与PacketID为对应关系;拆帧模块用于根据所接收的TOP帧的PacketID,读取该TOP帧对应的交换表存储器地址,根据交换表存储器存储的数据存储器地址,将接收的TOP帧的帧净荷的各Seg顺序写入数据存储器相应地址中;发送查找表存储器用于存储要组装发送的TOP帧的帧头信息,该信息在发送查找表存储器中的地址与PacketID为对应关系;组帧模块用于从数据存储器中,将要组装发送的TOP帧的PacketID对应的数据存储器地址块中读出数据,组装为TOP帧的帧净荷;以及根据所述PacketID读取发送查找表存储器中的帧头信息,组建成TOP帧发送给帧发送模块;帧发送模块用于将组帧模块发送过来的TOP帧发送给外部的帧接口。
8.根据权利要求7所述的电路,其特征在于,该电路进一步包括接收查找表存储器,其存储着帧头信息,用于由拆帧模块调用对接收的TOP帧的帧头进行检验。
9.根据权利要求7或8所述的电路,其特征在于,在数据存储器和拆帧模块、组帧模块之间进一步包括存储器管理模块,用于完成数据存储器和拆帧模块、组帧模块的时序适配,以及拆帧模块和组帧模块申请数据存储器使用权的仲裁。
10.根据权利要求7或8所述的电路,其特征在于,所述的帧头信息进一步包括用于封装TOP帧的某帧结构的帧头信息。
11.根据权利要求10所述的电路,其特征在于,所述的某帧为以太Ethernet帧,相应的用于封装TOP帧的以太帧结构的帧头信息包括MAC地址信息。
12.根据权利要求8所述的电路,其特征在于,接收查找表存储器、发送查找表存储器、数据存储器和交换表存储器物理上由一个存储器实现。
13.一种在帧结构上实现TDM交换的方法,其特征在于,用交换表存储发送的TOP帧的帧净荷各分段Seg顺序,交换过程包括以下步骤在接收TOP帧后,将接收的TOP帧的帧净荷的各分段Seg顺序分别进行存储;然后,根据交换表中按发送的TOP帧的帧净荷各分段Seg顺序读取所需要的Seg数据,组装为TOP帧的帧净荷;并加入帧头信息,组建成TOP帧发送出去。
14.一种在帧结构上实现TDM交换的方法,其特征在于,用交换表存储各分段Seg交换后的顺序,交换过程包括以下步骤在接收TOP帧后,将接收的TOP帧的帧净荷的各分段Seg根据交换表存储的顺序分别进行存储;然后,顺序读取所存储的数据,组装为TOP帧的帧净荷;并加入帧头信息,组建成TOP帧发送出去。
全文摘要
本发明提供了在帧结构上实现TDM交换的电路,包括帧接收模块、拆帧模块、数据存储器、组帧模块、发送查找表存储器、交换表存储器、帧发送模块。拆帧模块将帧接收模块接收的TOP帧的净荷,写入数据存储器中对应的地址块中;交换表存储器存储要组装发送TOP帧净荷各分段在数据存储器中的地址;发送查找表存储器存储要组装发送TOP帧帧头信息;组帧模块根据要组装发送的TOP帧的Packet ID,从对应交换表存储器地址中读出数据存储器地址,从所述数据存储器地址中读出数据,组装为TOP帧的净荷;并读取发送查找表存储器中对应的帧头信息,组建成TOP帧由帧发送模块发送出去。还提供了相应的交换方法。应用本发明,在帧结构上实现TDM交换,且交换时延小成本低。
文档编号H04Q11/04GK1719945SQ20041006234
公开日2006年1月11日 申请日期2004年7月6日 优先权日2004年7月6日
发明者涂君, 李振亚, 项能武, 谢寿波, 张耀文, 雷春, 潘剑锋, 柳精伟 申请人:华为技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1