新型的机顶盒的制作方法

文档序号:7672667阅读:228来源:国知局
专利名称:新型的机顶盒的制作方法
技术领域
本实用新型涉及机顶盒,更具体地说,涉及一种通过三极管进行电平转 换的新型的机顶盒。
背景技术
I2C技术广泛应用到机顶盒当中,搜台时候都是主IC发I2C信号去高频 头进行搜台控制。I2C数据信号由于上拉电平的不一样会造成脉冲跳变,造 成高频头对数据的判定错误。如图1所示是改良前的I2C接法,SCL时钟线 和SDA数据线分别从CPU接到高频头,5V接lk的上拉电阻对I2C的两根线进 行上拉,由于IC内部的I2C供电是3. 3V,发出来的脉冲电平幅度是3. 3V但 是外围的上来电平是5V,所以出现了一个3.3V到5V的跳变,这个跳变可能 造成高频头对I2C的SDA数据的误判。 实用新型内容本实用新型要解决的技术问题在于,针对现有技术的上述缺陷,提供一 种新型的机顶盒。本实用新型解决其技术问题所采用的技术方案是构造一种新型的机顶 盒,包括CPU和调谐器高频头,所述CPU通过SCL时钟线和SDA数据线连接 到所述调谐器高频头、连接在所述CPU和所述调谐器高频头之间的用于电平 转换的第一三极管和第二三极管。在本实用新型所述的新型的机顶盒中,所述第一三极管的集电极通过所 述SCL时钟线连接到所述调谐器高频头,并通过第一上拉电阻连接到5V电源、 发射极通过所述SCL时钟线连接到所述CPU,并通过第二上拉电阻连接到3. 3V 电源、基极通过第三上拉电阻连接到3.3V电源。所述第一三极管是NPN型。 所述第一、二、三上拉电阻是lk 0hm。在本实用新型所述的新型的机顶盒中,所述第二三极管的集电极通过所述SDA数据线连接到所述调谐器高频头,并通过第四上拉电阻连接到5V电源、 发射极通过所述SDA数据线连接到所述CPU,并通过第五上拉电阻连接到3. 3V 电源、基极通过第六上拉电阻连接到3. 3V电源。所述第二三极管是NPN型。 所述第四、五、六上拉电阻是lk 0hm。实施本实用新型的机顶盒,具有以下有益效果可避免脉冲的跳变和调 谐器的误判,从而进行正确的搜台控制。


下面将结合附图及实施例对本实用新型作进一步说明,附图中图1是改良前机顶盒中I2C电平转换电路的电路原理图;图2是本实用新型机顶盒的电路原理图。
具体实施方式
有线数字电视机顶盒接收数字电视节目、处理数据业务和完成多种应用 的解析。信源在进入有线电视网络前完成两级编码, 一是传输用的信道编码, 另一级是音、视频信号的信源编码和所有信源封装成传输流。与前端相应, 接收端机顶盒首先从传输层提取信道编码信号,完成信道解调;其次是还原 压縮的信源编码信号,恢复原始音、视频流,同时完成数据业务和多种应用 的接收、解析。机顶盒由高频头、信道解调器、信源解复用器、MPEG-2解码器、视频编 码器、音频D/A、嵌入式CPU系统和外围接口、条件接收模块等组成。具有交 互功能的机顶盒则需回传通道。高频头接收来自有线网的高频信号,通过QAM 解调器完成信道解码,从载波中分离出包含音、视频和其它数据信息的传送 流(TS)。传送流中一般包含多个音、视频流及一些数据信息。解复用器则用 来区分不同的节目,提取相应的音、视频流和数据流,送入MPEG-2解码器和 相应的解析软件,完成数字信息的还原。对于付费电视,条件接收模块对音、 视频流实施解扰,并采用含有识别用户和进行记账功能的智能卡,保证合法用户正常收看。MPEG-2解码器完成音、视频信号的解压縮,经视频编码器和 音频D/A变换,还原出模拟音、视频信号,在常规彩色电视机上显示高质量 图像,并提供多声道立体声节目。在图2示出的本实用新型的机顶盒中,在CPU1和调谐器高频头2之间连 接有用于电平转换的第一三极管3和第二三极管4。第一三极管4的集电极通 过SCL时钟线连接到调谐器高频头2,并通过第一上拉电阻连接到5V电源、 发射极通过SCL时钟线连接到CPU1,并通过第二上拉电阻连接到3. 3V电源、 基极通过第三上拉电阻连接到3. 3V电源。优选地,第一三极管4是NPN型。 所述第一、二、三上拉电阻是lk 0hm。第二三极管3的集电极通过SDA数据 线连接到调谐器高频头2,并通过第四上拉电阻连接到5V电源、发射极通过 SDA数据线连接到CPUl,并通过第五上拉电阻连接到3.3V电源、基极通过第 六上拉电阻连接到3.3V电源。优选地,第二三极管3是NPN型。第四、五、 六上拉电阻是lk 0hm。
权利要求1、一种新型的机顶盒,包括CPU和调谐器高频头,所述CPU通过SCL时钟线和SDA数据线连接到所述调谐器高频头,其特征在于,还包括连接在所述CPU和所述调谐器高频头之间的用于电平转换的第一三极管和第二三极管。
2、 根据权利要求1所述的新型的机顶盒,其特征在于,所述第一三极管 的集电极通过所述SCL时钟线连接到所述调谐器髙频头,并通过第一上拉电阻 连接到5V电源、发射极通过所述SCL时钟线连接到所述CPU,并通过第二上 拉电阻连接到3. 3V电源、基极通过第三上拉电阻连接到3. 3V电源。
3、 根据权利要求2所述的新型的机顶盒,其特征在于,所述第一三极管 是NPN型。
4、 根据权利要求2所述的新型的机顶盒,其特征在于,所述第一、二、 三上拉电阻是lk 0hm。
5、 根据权利要求1 4任意所述的新型的机顶盒,其特征在于,所述第二 三极管的集电极通过所述SDA数据线连接到所述调谐器高频头,并通过第四上 拉电阻连接到5V电源、发射极通过所述SDA数据线连接到所述CPU,并通过 第五上拉电阻连接到3. 3V电源、基极通过第六上拉电阻连接到3. 3V电源。
6、 根据权利要求5所述的新型的机顶盒,其特征在于,所述第二三极管 是NPN型。
7、 根据权利要求5所述的新型的机顶盒,其特征在于,所述第四、五、 六上拉电阻是lk 0hm。
专利摘要本实用新型涉及一种新型的机顶盒,包括CPU和调谐器高频头,所述CPU通过SCL时钟线和SDA数据线连接到所述调谐器高频头、连接在所述CPU和所述调谐器高频头之间的用于电平转换的第一三极管和第二三极管。实施本实用新型的机顶盒可避免脉冲的跳变和调谐器的误判,从而进行正确的搜台控制。
文档编号H04N5/50GK201118733SQ200720122508
公开日2008年9月17日 申请日期2007年8月27日 优先权日2007年8月27日
发明者凯 林 申请人:康佳集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1