用于处理输入信号的电路和方法

文档序号:7690551阅读:262来源:国知局
专利名称:用于处理输入信号的电路和方法
技术领域
本发明的实施例涉及用于处理输入信号的电路和方法。本发明的另 一实施例涉及接收器,又一实施例涉及电一见机。
背景技术
有^f艮多将锁相环和其他信号处理部分一起使用的信号处理装置。例如,存在OFDM信号、模拟电视信号或其他需要解调的信号,其中,采 用了锁相环。之后,将所得的锁相环的信号用于进一步的处理。发明内容本发明的目的在于提供一种用于处理输入信号的电路,其中,改善 了经处理的信号。这一目的是通过分别根据权利要求1、 17和18的电路、方法和接 收器实现的。通过考虑附图以及下述说明,本发明的更多细节将变得显而易见。


图1示出了根据本发明的实施例的方框图;图2示出了根据本发明的另 一实施例的另 一方框图;图3示出了包括回波的才莫拟电^L信号;图4示出了带有重影消除基准信号的图示;图5示出了用于对模拟电视信号解调的解调电路;图6示出了根据本发明的实施例的锁相环;图7示出了带有基准信号和对应的PLL解调器的速度的图示;以及 图8示出了根据本发明的实施例的方法的步骤。
具体实施方式
在下文中描述了本发明的实施例。需要指出的重要的一点是,可以 通过任何方式组合下文中描述的所有实施例,即,不存在所描述的某些实施例与其他实施例不能组合的限制。图1示出了包括锁相环(PLL)电路102、基准信号探测器104和 进一步处理块106的电路100。 PLL电路接收输入信号103。输入信号 103可以具有各种类型和/或来源。例如,输入信号103可以是OFDM信号或任何类型的模拟信号,例 如,电视或无线电信号。输入信号103可以对应于所接收的信号r (t) =s (t) *h (t, T) 。 s (t)可以表示从诸如广播台等的发送装置发出的 信号。h (t, T)可以描迷传输信号s (t)的信道的特征。PLL电路102尝试探测输入信号103的频率和/或相位,并输出解调 信号108。将解调信号108提供给基准信号探测器104,将基准信号探 测器104配置为探测解调信号108内的基准信号。如果基准信号探测器 104探测到了基准信号,那么基准信号探测器104将速度控制信号110 输出至PLL电路102。速度控制信号110设置PLL电路102的速度。例 如,本说明书的语境下的"速度"可以描述PLL的跟随速度或校正速度, 即,锁相环解调器跟随输入信号103的频率和/或相位的速度。也可以将速度控制信号IIO设置为使PLL电路102彻底停止,即, PLL电路102不跟随输入信号103的频率和/或相位。因而,图1所示的电路IOO允许在基准信号探测器104探测的基准 信号和速度控制信号110的过程中或以其为基础控制PLL电路102的速 度。进一步处理块106可以容纳进一步处理部分,例如,自适应滤波器 等用于滤除输入信号103和/或解调信号108的各种失真的各种滤波器。 进一步处理块106还可以处理基准信号,在某些应用中,可能希望失真 信号103不受PLL电路102的修改,或者修改程度较低。因而,根据图 l的实施例,有可能删除PLL电路102对输入信号103的处理,或者至 少弱化PLL基于基准信号的影响。由于在进一步处理块106中也接收到 了基准信号,因而进一步处理块106中的处理可以不受PLL电路102的 某一行为的影响。图1中的输出信号112对应于信号§ (t),即,信号s (t)的估算。 应当注意,不存在在解调信号108内探测到基准信号的限制。也可 能在输入信号103内探测到基准信号。还可能独立于输入信号103,即, 经由不同的信道等传输基准信号。在这种情况下,基准信号探测器104可能不需要解调信号108和/或输入信号103作为输入。根据图1的实施例,有可能基准信号探测器使速度降低至预定水平, 其中,所述预定水平低于探测到基准信号之前的正常水平。可以在预定 时间周期内或者在取决于基准信号的持续时间的时间周期内降低速度。 此外,所述时间周期开始于基准信号的(预期)出现之前,并且可以一 直持续到基准信号的出现之后。例如,如果基准信号为模拟电视信号, 那么可以先验知晓基准信号出现在哪些线内,例如,出现在线18和281 内。在这种情况下,已经在线18之前的半条线内降低了 PLL的速度, 并且到第18条线之后的半条线一直保持低水平。图2示出了电路200的另一个例子,其包括PLL解调器201、均衡 器202、基准信号探测器203和数据处理器204。PLL解调器201接收对应于所接收的信号r (t) =s (t) *h (t, T) 的输入信号205。PLL解调器201输出可以包括基准信号的解调信号206。 通过输出速度控制信号207的基准信号探测器203探测基准信号。速度 控制信号207控制PLL解调器201的速度,即,基准信号探测器203可 以根据PLL解调器201跟随输入信号205的频率和/或相位的速度设置 PLL解调器201的速度。输入信号205可能是失真的,即,输入信号205可以包括复回波等。 因而,输入信号205可以包括主路径信号部分和回波信号部分。主路径 信号对应于所接收的没有在从发送器到接收器的途中受到反射或者几 乎未受反射的信号部分。PLL解调器201可以尝试跟随包括这样的回波 的输入信号。但是,实际上,PLL应当只跟随主路径信号部分,而不跟 随回波信号部分。因此,PLL可能引起如上所述可以避免的失真。在某些实施例中,尽管PLL解调器201不以高速跟随输入信号205 的频率和/或相位,但是其可能在数据处理器204中导致的问题也更少。 例如,可能希望数据处理器204接收不带有由PLL解调器201导致的失 真的信号。这样允许确定更适于使信号205/206均衡的滤波器系数209。因此,均衡器202可以以滤波器系数209为基础,所述滤波器系数 209是数据处理器204基于基准信号探测器203生成的信号208确定的。 信号208可以包括解调信号206和/或所探测的基准信号。均衡器202的输出为受到均衡的信号210。图2中的锁相环解调器可以包括被配置为控制速度的速度控制机构。所述速度控制机构可以是布置在锁相环解调器的反馈路径中的乘法 器。如果探测到了基准信号,那么所迷速度控制信号还可以指示零速度。图3示出了广播台40,例如,其可以是广播电视信号50的电视广 播台。可以通过用户的电视机59的天线58接收电视信号50。但是,天线 58可以接收电一见信号50的几个部分,即,所述电4见信号50的第一回波 信号50-1、所述电视信号50的第二回波信号50-2和所述电碎见信号50 的主路径信号50-3。所述第一回波信号可能是由第一阻碍物54,例如, 山恋引起的。所述第二回波信号50-2可能是由第二阻碍物55,例如, 建筑物引起的。所述主路径信号50-3在不受任何阻碍物的反射的情况下 由天线58接收。当在电视机59内对所接收的信号50-1、 50-2和50-3解调时,经解 调的一见频画面可能具有画面失真。需要指出的重要的一点是,尽管图1和进一步的说明示出了电视信 号,但是也可以将所描述的本发明的实施例应用到其他无线电通信领域 当中(在广播/接收无线电信号时),例如,应用到卫星通信领域,以及 应用到其他有必要对可能包括回波的信号解调的各种领域。例如,还可 以将给出了说明的原理应用于正交频分多路复用(OFDM)信号。而且, 输入信号未必一定通过无线的方式传输。例如,如果信号是通过电缆传 输的,那么可以通过类似的方式应用所有的给出了说明的原理。图4示出了第一重影消除基准信号500 GCR_A、第二重影消除基准 信号502 GCR—B以及重影消除基准差信号504 GCR—F=GCR—A-GCR—B。可以将这样的重影消除基准信号包含到模拟电视信号当中,以消除 重影。因此,在接收器一侧知晓重影消除基准信号或重影消除基准差信 号中的任一个的确切形式。例如,在接收器处,重影消除基准差信号 GCR—F可以是已知的,其中,广播装置发出第一基准信号500和第二基 准信号502。之后,接收器可能接收到失真的第一和第二重影消除基准 信号,并确定(失真的)重影消除基准差信号GCR—F。之后,接收器可以将预定(已知)重影消除基准差信号GCR—F与 所计算的对应于所接收的重影消除基准信号的差的重影消除基准信号 GCR—F'进行比较。图5示出了根据本发明的另一实施例的另一电路600。例如,可以将电路600用于对模拟电S见信号599解调,并输出无重影视频信号598。电路600包括PLL解调器601 、残留边带滤波器602、重影消除(GC) 均衡器603、重影消除基准信号(GCR)探测器604、 GCR线提取器605、 四场差值计算器606和数据处理器607。例如,输入信号599可能是通过天线或电缆接收到的。输入信号599 可以包括(例如)由回波导致的复失真。PLL解调器601尝试跟随输入 信号599的相位和/或频率。PLL解调器的输出是将受到残留边带滤波器 602和GC均衡器603的进一步处理的解调信号597。基于信号608和GCR探测器604、 GCR线提取器605以及四场差 值计算器606确定GC均衡器603的滤波器系数612。如果GCR探测器604探测到了重影消除基准信号,那么GCR探测 器604可以通过速度控制信号613控制PLL解调器601的速度。因而, 可以通过GCR探测器604控制PLL解调器601对残留边带滤波器602 和/或GC均衡器603的影响,以及对滤波器系数612的确定的影响。如 果GCR探测器604探测到了基准信号,那么可以将速度设置为较低的 水平。因而,例如,在基准信号的持续期间,与未接收到基准信号时相 比,可以降低PLL解调器601的速度,也可能在预计基准信号出现之前 的一时间周期一直到基准信号出现之后的一时间周期,使PLL解调器 601的速度降低。通过如此对PLL解调器601的速度加以控制,有可能 确保在接收到基准信号时,PLL速度处于低水平。而且,如果重影消除 基准信号因回波而失真,那么要想俘获这样的回波, 一种有利的做法可 能是在基准信号出现之前一直到基准信号出现之后降低PLL解调器601 的速度。应当注意,这是可能的,因为在模拟电视技术当中,重影消除基准 信号总是以重复的方式出现在预定的线内,例如,出现在第18和第281 条线内。可以分别在电视信号的第18条和第281条线内传输两个不同 的基准信号GCR一A和GCR—B。但是,出于上述原因,重影消除基准探 测器604可以分别在第18条线和第281条线之前的半条线已经降低了 PLL解调器601的速度,并且分别到第18条线和第281条线之后的半条 线一直保持较低速度。四场差值计算器506根据四场差值运算从GCR—B减去GCR一A。之 后,将差信号GCR一F与接收器完全已知的GCR—F进行比较,因此,可以将差信号GCR一F'应用到数据处理器607内,以确定用于使信号608 均衡的滤波器系数,从而输出无重影的视频信号598。应当注意的是,基准信号GCR一F只允许在静止的或者随时间的变 化非常緩慢的信道条件下实现良好的均衡。但是,就具有复数值的回波 而言,PLL解调器601的相位/频率估算可能受到所接收的信号的波形的 影响。通过控制PLL的速度,可以降低这样的影响。因此,PLL视频栽 波相位/频率冲交正可以对GCR—A和GCR一B信号起相同的作用。因而, 能够改善差信号GCR_F,因为不存在PLL解调器601的影响。因此, 数据处理器607可以只遇到起源于传输信道的信号失真,而遇不到由 PLL引起的失真。因此,数据处理器607能够确定更加适于使视频信号 均衡的滤波器系数612。最后,由其能够实现对输出信号598的更好的 均衡。图6示出了带有速度控制的PLL电路700的可能实施例。PLL电路 700包括移相器701、积分器702、环路滤波器703、乘法器704和相位 探测器705。输入信号706可以是受到调制的输入信号,输出信号707 可以是解调信号。相位探测器705基于输出信号707确定相位误差信号 708。通过乘法器704使相位误差信号与速度控制信号709相乘。通过使相位误差信号708与速度控制信号709相乘,可以使信号710 与相位误差信号708相比增大或降低。因而,通过i殳置乘法因数,即速 度控制信号709的幅度,有可能控制PLL电路700所根据的跟随调制输 入信号706的频率和/或相位的速度。应当注意,输入信号706可以对应于复基带信号,例如,下变频4见 频信号。还应当注意,乘法器704允许在没有切换伪像的情况下实现连续环 路速度控制。例如,可以使速度控制信号709连续增大或减小,从而使 得切换伪像不会出现。图7示出了说明基准信号801的序列的例子的第一图示800。在图 示800中,作为例子,基准信号801可能按照一重复速率(周期)T出 现。图7的图示802示出了可以如何控制PLL电路的速度。图示802示 出了将PLL的速度控制为正常水平VN的周期803。在周期803中,没有 出现基准信号801。可以看出,在基准信号801出现之前的一时间周期805内,PLL速度降低至较低水平vL。在紧随对应于图示802中的周期 804的基准信号801的持续时间之后的周期806内保持较低水平vL。由 于所述速度在基准信号801出现之前的时间周期805内已经下降了 ,并 且一直保持到基准信号801的出现之后,因而有可能消除任何由基准信 号自身的回波导致的失真。图8示出了用于处理输入信号的方法的实施例。在步骤900中,采 用锁相环以速度V跟随输入信号的频率和/或相位。在步骤S902中,探测基准信号。在步骤S904中,判断是否探测到 了基准信号。如果已经探测到了基准信号,那么在步骤S905中,将锁 相环的速度V设为较低水平VL。如果在步骤S904中,未探测到基准信 号,那么在步骤S906中,将锁相环的速度V设为VN,即,正常速度。 应当注意,如结合图7所解释的,有可能在从基准信号出现之前开 始一直持续到基准信号出现之后的时间周期内将速度降低至预定水平 (低水平)。在本发明的另 一实施例中,用于电视信号的重影消除的电路可以包 括.-被配置为探测重影消除基准信号的重影消除基准信号探测器;以及 被配置为以一速度跟随所述电视信号的4见频载波频率和/或相位的PLL 解调器,其中,根据所述重影消除基准信号控制所述速度。在本发明的另 一 实施例中,用于以基准信号为基础使输入信号均衡 的电路可以包括被配置为接收速度控制信号和所述输入信号,并且被 进一步配置为跟随所述输入信号的频率和/或相位的锁相环解调器,其 中,所述锁相环解调器包括被配置为控制所述锁相环解调器的跟随速度 的速度控制机构,其中,所述跟随速度取决于所述速度控制信号,并且率和/或相位;以及被配置为确^所述基;4号并将所述速度控制信号输 出至所述锁相环解调器的基准信号探测器,其中,在探测到所述基准信 号时,所述速度控制信号所指示的速度低于未探测到基准信号时所指示 的速度。在本发明的另 一实施例中,被配置为接收电视信号的电视机可以包 括被配置为探测重影消除基准信号的重影消除基准信号探测器;被配 置为以一速度跟随所述电视信号的视频载波频率和/或相位的PLL解调 器,其中,根据所述重影消除基准信号控制所述速度;以及被配置为基于所述重影消除基准信号消除所述电视信号的重影的重影消除均衡器。 在本发明的另 一实施例中,用于以至少一个基准信号为基础使输入信号均衡的电路可以包括被配置为接收速度控制信号和所述输入信 号,并且被进一步配置为以一速度跟随所述输入信号的频率和/或相位的锁相环解调器,其中,所述速度取决于所述速度控制信号;被配置为确定所述至少一个基准信号,并通过将所述速度控制信号输出至所述锁相 环解调器而设定所述速度的基准信号探测器,其中,如果所述基准信号 探测器探测到所述至少一个基准信号,那么其将所述速度设置为低于所 述基准信号探测器未探测到所述至少 一个基准信号时的速度。
权利要求
1.一种用于以至少一个基准信号为基础对输入信号进行处理的电路,包括锁相环解调器,被配置为接收速度控制信号和所述输入信号,还被进一步配置为以一速度跟随所述输入信号的频率和/或相位,其中,所述速度取决于所述速度控制信号;基准信号探测器,被配置为确定所述至少一个基准信号,并通过将所述速度控制信号输出至所述锁相环解调器来设定所述速度,其中,如果所述基准信号探测器探测到所述至少一个基准信号,那么所述基准信号探测器改变所述速度。
2. 根据权利要求1所述的电路,其中,所述基准信号探测器使所 述速度降低至预定水平,所述预定水平低于探测到所述至少一个基准信 号之前的正常水平。
3. 根据权利要求1或2所述的电路,其中,在预定时间周期内使 所述速度降低。
4. 根据权利要求1或2所述的电路,其中,在取决于所述至少一 个基准信号的持续时间的时间周期内降低所述速度。
5. 根据权利要求4所述的电路,其中,所述时间周期开始于所述 至少一个基准信号出现之前,并一直持续到所述至少一个基准信号出现 之后。
6. 根据权利要求1到5中的任何一项所述的电路,其中,所述至 少一个基准信号周期性地出现,并且具有预定持续时间。
7. 根据前述权利要求中的任何一项所述的电路,其中,所述锁相 环解调器包括被配置为控制所述速度的速度控制机构。
8. 根据权利要求7所迷的电路,其中,所述速度控制机构是布置 在所述锁相环解调器的反馈路径中的乘法器。
9. 根据权利要求8所述的电路,其中,将所述乘法器配置为使所 述相位误差乘以所述速度控制信号或其衍生信号。
10. 根据前述权利要求中的任何一项所述的电路,其中,如果所述 基准信号探测器探测到所述至少一个基准信号,那么所述速度控制信号 指示零速度。
11. 根据前述权利要求中的任何一项所述的电路,其中,将所述基准信号探测器进一步配置为在所述至少一个基准信号出现之前的第一预定时间周期内将所迷速度设为零,并一直保持零速度,直到所述至少 一个基准信号的所述出现之后的第二预定时间周期为止。
12. 根据前述权利要求中的任何一项所述的电路,包括被配置为使 所述输入信号均衡的均衡器;被配置为基于所述至少一个基准信号确定所述均衡器的滤波器系 数的数据处理器。
13. 根据前述权利要求中的任何一项所述的电路,其中,所述输入 信号是模拟电视信号。
14. 根据权利要求13所述的电路,其中,所述至少一个基准信号 是所述模拟电视信号的重影消除基准信号,并且其中,所述基准信号探 测器是被配置为探测所述模拟电视信号中的所迷重影消除基准信号的 重影消除基准信号探测器。
15. 根据权利要求13或14中的任何一项所述的电路,其中,所述 基准信号探测器包括被配置为确定所述冲莫拟电视信号的线的线探测器。
16. 根据权利要求13或15中的任何一项所述的电路,其中,所述 至少 一个基准信号是用于消除所述电视信号的重影的重影消除基准信 号。
17. —种包括根据权利要求1到16中的任何一项所述的电路的接 收器。
18. —种用于以至少一个基准信号为基础对输入信号进行处理的方 法,包括采用锁相环以 一速度跟随所述输入信号的频率和/或相位; 探测所述至少一个基准信号;设置所述速度,其中,如果探测到所述至少一个基准信号,那么改 变所述速度。
19. 根据权利要求18所述的方法,其中,使所述速度降低至预定 水平,所述预定水平低于探测到所述至少一个基准信号之前的正常水 平。
20. 根据权利要求18或19所述的方法,其中,在预定的时间周期 内降4氐所述速度。
21. 根据权利要求18或19所述的方法,其中,在取决于所述至少一个基准信号的持续时间的时间周期内降低所述速度。
22. 根据权利要求21所述的方法,其中,所述时间周期开始于所 述至少一个基准信号出现之前,并一直持续到所述至少一个基准信号出 现之后。
23. 根据权利要求18到22中的任何一项所述的方法,其中,所述 至少一个基准信号周期性地出现,并且具有预定持续时间。
24. 根据权利要求18到23中的任何一项所述的方法,其中,通过 使所述锁相环的反馈路径中的相位误差乘以速度控制因子来控制所述 速度。
25. 根据权利要求18到24中的任何一项所述的方法,其中,如果 探测到基准信号,那么将所述速度设为零。
26. 根据权利要求18到25中的任何一项所述的方法,其中,基于 滤波器系数使所述输入信号均衡,其中,基于所述至少一个基准信号确 定所述滤波器系数。
27. 根据权利要求18到26中的任何一项所述的方法,其中,所述 输入信号是模拟电视信号。
28. 根据权利要求27所述的方法,其中,所述至少一个基准信号 是所述模拟电视信号的重影消除基准信号。
29. —种计算机程序产品,其包括使计算机执行用于以至少一个基 准信号为基础对输入信号进行处理的方法的计算机程序指令,所述方法 包括采用锁相环以一定速度跟随所述输入信号的频率和/或相位; 探测所述至少一个基准信号;设置所述速度,其中,如果探测到所述至少一个基准信号,那么改 变所述速度。
30. —种用于消除电视信号的重影的电路,包括被配置为探测重影消除基准信号的重影消除基准信号探测器; 被配置为以一速度跟随所迷电视信号的4见频载波频率和/或相位的 PLL解调器,其中,根据所述重影消除基准信号控制所述速度。
31. —种用于以基准信号为基础使输入信号均衡的电路,包括 被配置为接收速度控制信号和所述输入信号,并且被进一步配置为跟随所述输入信号的频率和/或相位的锁相环解调器,其中,所迷锁相环解调器包括被配置为控制所述锁相环解调器的跟随速度的速度控制机 构,其中,所述跟随速度取决于所迷速度控制信号,并且其中,所述跟随速度决定着所述锁相环解调器以什么速度跟随所述频率和/或相位;被配置为确定所述基准信号,并且将所述速度控制信号输出至所述 锁相环解调器的基准信号探测器,其中,如果探测到所述基准信号,那 么所述速度控制信号指示与未探测到基准信号时不同的速度。
32. —种被配置为接收电视信号的电视机,包括被配置为探测重影消除基准信号的重影消除基准信号探测器; 被配置为以一速度跟随所述电视信号的视频栽波频率和/或相位的PLL解调器,其中,根据所述重影消除基准信号控制所述速度;被配置为以所述重影消除基准信号为基础、;肖除所述电视信号的重影的重影消除均衡器。
33. —种用于以至少一个基准信号为基础使输入信号均衡的电路, 包括锁相环解调器,被配置为接收速度控制信号和所述输入信号,还祐二 进一步配置为以一速度跟随所述输入信号的频率和/或相位,其中,所述 速度取决于所述速度控制信号;基准信号探测器,其被配置为确定所述至少一个基准信号,并通过 将所述速度控制信号输出至所述锁相环解调器来设定所述速度,其中, 如果所述基准信号探测器探测到所迷至少一个基准信号,那么所述基准 信号探测器将所述速度设为低于所述基准信号探测器未探测到所述至 少一个基准信号时的速度。
全文摘要
一种用于处理输入信号的电路和方法,其中用于以至少一个基准信号为基础对输入信号进行处理的电路包括锁相环解调器,其被配置为接收速度控制信号和所述输入信号,还被进一步配置为以一速度跟随所述输入信号的频率和/或相位,其中,所述速度取决于所述速度控制信号;以及基准信号探测器,其被配置为确定所述至少一个基准信号,并通过将所述速度控制信号输出至所述锁相环解调器来设定所述速度,其中,如果所述基准信号探测器探测到所述至少一个基准信号,那么所述基准信号探测器降低所述速度。
文档编号H04N5/44GK101277405SQ20081008847
公开日2008年10月1日 申请日期2008年3月31日 优先权日2007年3月31日
发明者B·艾特尔, G·斯帕林克 申请人:索尼德国有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1