3g-sdi高清数字视频帧同步器的制作方法

文档序号:7731248阅读:9240来源:国知局
专利名称:3g-sdi高清数字视频帧同步器的制作方法
技术领域
本实用新型属于电子信息领域中的视音频技术领域,涉及一种数字视频帧同步
器o
背景技术
3G_SDI(3Gbps传输速率的串行数字接口)视频信号是目前乃至未来若干年广 播电视及媒体传播行业内的主流顶级信号格式,其信号图像质量和音频质量能够充分满 足专业级广播电视以及大众的专业或娱乐需要。与此同时,3G-SDI信号的传输标准也比 HD-SDI(高清晰度的串行数字接口)信号和SD-SDI(标准清晰度的串行数字接口)信号 的标准高得多,其信号传输速率为2. 97Gbps,是HD-SDI信号通道内传输速率的2倍,是 SD-SDI信号通道内传输速率的11倍。因其信号频率高,3G-SDI视频信号产生的抖动更加 难以控制,信号间同步也难以实现,常因信号不同步而产生视频画面切换的晃动现象。
发明内容本实用新型针对上述问题,设计一种3G-SDI数字视频帧同步器,其目的旨在利用 3G-SDI处理技术设计一种全高清数字视频帧同步器。它能够在3Gbps的信号传输速率下校 正由于不同的信号来源或不同的传输路径造成的时基误差或抖动,提供更精确、更方便的 方式解决视频图像切换抖动、扭曲、不同步、台标迭加不稳定等问题。使得多路视频信号同 步锁相,实现各信号间切换无抖动、信号中断应急切换时不出现黑场。为了实现上述目的,本实用新型的技术方案是3G_SDI高清数字视频帧同步系统 包括同步分离器1、时钟发生器2、帧存储器3、FPGA芯片4、指示和控制单元5、串行器6、解 串器7及电源8。同步分离器1与FPGA芯片4及时钟发生器2相连接,帧存储器3、指示和 控制单元5、串行器6、解串器7及电源8均与FPGA芯片4相连接。同步分离芯片1为LMH1981 ;时钟发生器2为LHM1982或GS4911 ;帧存储器3作为 数字视频帧数据的暂存器,为FIFO(先入先出)存储芯片,SDRAM(同步动态随机存取存储 器)或DDR(双倍速内存)芯片。本实用新型的有益效果是该数字视频信号帧同步器以FPGA为核心,通过对其内 部IP核的编写,可实现对3G-SDI数字视频信号的帧同步处理,并兼容HD-SDI和SD-SDI信 号,能够精准对比基准信号与同步信号的H、V信号同步率,能够保持输出同步信号的时钟 抖动小于0. 2UI,达到SMPTE规定标准;FPGA内部具有检测功能,可以检测一行视频信号内 数据的错误,使该帧同步系统能够保持稳定的无抖动画面输出;可输出多模式、多格式的信 号;在本处理系统的基础上只需简单增加A/D和D/A转化模块,就可实现对模拟信号的帧同 步处理功能。

图1是3G-SDI数字视频帧同步器的结构图;[0008]图2是3G-SDI数字视频帧同步器实物图的正面部分;图3是3G-SDI数字视频帧同步器实物图的背面部分。
具体实施方式
以下结合附图和具体实施例对本实用新型做详细说明,但不局限于实施例。如图1所示,3G-SDI数字视频帧同步器包括同步分离器1、时钟发生器2、帧存储器 3、指示和控制单元5、串行器6、解串器7、电源8以及系统处理核心FPGA芯片4。同步分离 器1与FPGA芯片4及时钟发生器2相连接,帧存储器3、指示和控制单元5、串行器6、解串 器7及电源8与FPGA芯片4相连接。下面根据图1,对本实用新型的工作原理做出具体说明首先,数字视频信号经过均衡和解串器7进行串并转换处理转换为多位的并行数 据输入至FPGA芯片4,FPGA芯片4对其进行同步分离处理,分离出H、V信号,通过内部的算 法识别每帧图像的起始信号,据此生成数据存入机制;FPGA芯片4根据存入数据机制,将视 频信号存入帧存储器3内的规定地址.其次,基准信号输入至同步分离器1中分离出H、V信号并分别输送给FPGA芯片4 和时钟发生器2,时钟发生器2对H、V信号进行锁相使其时钟与H、V信号对齐并产生3种 不同频率(标清格式27MHz、高清格式74. 25MHz和3G格式148. 5MHz)的时钟速率,并输入 至FPGA芯片4 ;然后,在FPGA芯片4内,根据基准信号的H、V信号为参考生成读取机制,并按照由 时钟发生器2发出的时钟速率从帧存储器3中读出视频信号;此时,FPGA芯片4对读出的 视频信号检测,通过检测读取出的数字视频信号中SAV (有效视频起始标志)和EAV (有效 视频结束标志),判断在此帧同步处理过程中是否出现错误,同时对比输入数字信号和基准 信号的H、V信号,确保帧同步处理的精准;若要对数字视频信号中的嵌入音频进行相关处理,FPGA芯片4可以在此步骤对并 行数字音频(模拟音频经A/D转换后)进行嵌入、擦除、静音、混合、调整等相关处理。最后,将处理过的并行数字视频信号发送至串行器6进行并串转换处理,最终输 出SDI数字视频信号。该处理器能够对传输速率高达3Gbps的全高清数字视频信号进行帧同步处理,并 兼容HD-SDI和SD-SDI信号,能够稳定保持画面切换无抖动。同步分离芯片1可以使用LMH1981,能够处理的基准信号格式有复合视频信号,S 端子的Y/C信号,分量视频信号以及电脑视频接口的VGA信号。时钟发生器2可以使用LHM1982或GS4911,同时输出3种制式的时钟速率标清 格式27Mbps的时钟速率、高清格式74. 25Mbps的时钟速率和3G格式148. 5Mbps的时钟速 率,使同步信号的时钟速率更加精准,与基准信号的误差降至最低。帧存储器3作为数字视频帧数据的暂存器,可以使用FIFO(先入先出)存储芯片, SDRAM(同步动态随机存取存储器)或DDR(双倍速内存)芯片等;指示和控制单元5是系统的对外连接部分,操作人员通过此部分以控制整个系统 的处理范畴,并通过指示部分得到系统信息的反馈;串行器6和解串器7对数字视频信号的并/串或串/并转换进行处理,可以支持3G-SDI串行信号的芯片,并且设有断电环通功能,如果有意外掉电,数字视频信号将直接输 出到监视器上,提高了可靠性。电源8为整个3G-SDI数字视频帧同步器供电。本实用新型采用支持对3Gbps的全高清视频信号的帧同步处理,并兼容对 270Mbps的SD-SDI信号和1. 485Gbps的HD-SDI信号的处理,该系统支持复合信号或分 量信号作为基准信号,能够处理信号的格式有NTSC、PAL、SECAM、480i/p、576i/p、720p和 1080i/p。图2为本实用新型实施例外观的正面视图上电初始化后,通过对控制面板4个方 向键操作选择功能,按下ENTER键确认,按下LC0K键锁定操作。方向键左侧有2个视频特 殊功能键,分别对SDI视频信号进行直接操作;有1个音频特殊功能键和3个状态指示灯, 来显示当前该系统对音频的操作状态。该系统配有VFD显示屏,可以显示帧同步器的操作 状态。图3为本实用新型实施例外观的背面视图有1路3G-SDI信号输入,1路3G-SDI 信号环路输出,2路3G-SDI信号输出;若意外掉电,系统将直接连接SDI输入至1路SDI输 出上,避免出现画面中断,更加提高了可靠性。
权利要求3G-SDI高清数字视频帧同步器,其特征在于,它包括同步分离器(1)、时钟发生器(2)、帧存储器(3)、FPGA芯片(4)、指示和控制单元(5)、串行器(6)、解串器(7)及电源(8),同步分离器(1)与FPGA芯片(4)及时钟发生器(2)相连接,帧存储器(3)、指示和控制单元(5)、串行器(6)、解串器(7)及电源(8)均与FPGA芯片(4)相连接。
2.根据权利要求1所述的3G-SDI高清数字视频帧同步器,其特征在于,所述的同步分 离芯片(1)的型号为LMH1981 ;所述的时钟发生器(2)的型号为LHM1982或GS4911 ;所述的 帧存储器(3)为FIFO(先入先出)存储芯片、SDRAM(同步动态随机存取存储器)或DDR(双 倍速内存)芯片。
专利摘要本实用新型涉及一种3G-SDI高清数字视频帧同步器,包括同步分离器(1)、时钟发生器(2)、帧存储器(3)、FPGA芯片(4)、指示和控制单元(5)、串行器(6)、解串器(7)及电源(8)。同步分离器(1)与FPGA芯片(4)及时钟发生器(2)相连接,帧存储器(3)、指示和控制单元(5)、串行器(6)、解串器(7)及电源(8)与FPGA芯片(4)相连接。该数字视频帧同步器克服了在3Gbps的信号传输速率下由于不同的信号来源或不同的传输路径造成的时基误差或抖动现象,提供更精确、更方便的方式解决视频图像切换抖动、扭曲、不同步、台标迭加不稳定等问题。
文档编号H04N5/04GK201623760SQ200920288460
公开日2010年11月3日 申请日期2009年12月25日 优先权日2009年12月25日
发明者刘兴华, 周春雷 申请人:大连科迪视频技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1