用于机车电台的双路ffsk同异频同时解码电路的制作方法

文档序号:7754314阅读:403来源:国知局
专利名称:用于机车电台的双路ffsk同异频同时解码电路的制作方法
技术领域
本发明涉及一种电路,特别涉及一种400MHz铁路无线列车调度系统的用于机车 电台的双路FFSK同异频同时解码电路。
背景技术
按照中华人民共和国铁道部行业标准TB/T3052-2002的要求,铁路无线列调系统 分为A、B、C三种制式,但由于设备应用现场的条件及用户的需求不同,对设备的工作状态 等要求也不同,在传输调度命令时,往往存在不同的方式。在机车提速的大背景下,机车 频繁穿越不同区段,各个区段调度命令接受方式的不同可能会导致机车台无法收到调度命 令,极易发生危险。在这种情况下,需要一种能够同时解码同异频双路FFSK的解码电路,可 以解决上述的问题。

发明内容
鉴于现有技术存在的不足,本发明提供了一种用于机车电台的双路FFSK同异频 同时解码电路。本发明为实现上述目的,所采取的技术方案是一种用于机车电台的双路FFSK同 异频同时解码电路,其特征在于包括同频解码电路和异频解码电路,所述同频解码电路中 的电容Cl 一端通过电阻Rl接运算放大器N2的2脚,电阻R2与电容C2并联后的两端分别 与运算放大器N2的2脚及1脚连接,运算放大器N2的3脚接2. 5V电压、4脚接地、8脚接 电源、1脚通过电容C3分别与电阻R3、电阻R4、电容C4的一端及微处理器附连接,电阻R3 的另一端接3. 3V电源,电阻R4及电容C4的另一端接地;所述异频解码电路中的电容C5 — 端通过电阻R5接运算放大器N2的6脚,电阻R6与电容C6并联两端分别与运算放大器N2 的6脚及7脚连接,运算放大器N2的5脚接2. 5V电压,7脚通过电容C7分别与电阻R7、电 阻R8、电容C8的一端及微处理器m连接,电阻R7的另一端接3. 3V电源,电阻R8及电容 C8的另一端接地。本发明的有益效果是能够快速、准确的完成双路FFSK同异频同时解码,确保了 调度命令的正常传输,使行车安全可靠。


图1为本发明的原理框图;图2为本发明同频解码电路的电路原理图;图3为本发明异频解码电路的电路原理图。
具体实施例方式如图1、2、3所示,用于机车电台的双路FFSK(快速平移键控)同异频同时解码电 路,包括同频解码电路和异频解码电路,同频收发信机收到同频FFSK信号通过同频解码电
3路中的电容Cl、电阻Rl接到运算放大器N2的2脚,运算放大器N2的3脚接2. 5V半压,8 脚接电源,4脚接地,电阻R2与电容C2并联,电阻R2的两端分别与运算放大器N2的2脚 和1脚连接,运算放大器N2的1脚输出通过电容C3与电阻R3、电阻R4、电容C4的一端相 连,最后送入微处理器附。电阻R3另一端接到3. 3V电源,电阻R4和电容C4另一端接地。 异频收信机收到的异频FFSK信号通过异频解码电路中的电容C5、电阻R5接到运算放大器 N2的6脚,运算放大器N2的5脚接2. 5V半压,电阻R6与电容C6并联,电阻R6的两端分 别与运算放大器N2的6脚和7脚连接,运算放大器N2的7脚输出通过电容C7与电阻R7、 电阻R8、电容C8 —端相连,最后送入微处理器附。电阻R7另一端接到3. 3V电源,电阻R8 和电容C8另一端接地。微处理器附的型号为LPC1765FBD100 ;运算放大器N2的型号为 NJM2904。 两路FFSK分别接到微处理器m不同的AD管脚,微处理器可以对两路FFSK进行 同时解码,实现同异频双路FFSK同时解码的功能。
权利要求
一种用于机车电台的双路FFSK同异频同时解码电路,其特征在于包括同频解码电路和异频解码电路,所述同频解码电路中的电容C1一端通过电阻R1接运算放大器N2的2脚,电阻R2与电容C2并联后的两端分别与运算放大器N2的2脚及1脚连接,运算放大器N2的3脚接2.5V电压、4脚接地、8脚接电源、1脚通过电容C3分别与电阻R3、电阻R4、电容C4的一端及微处理器N1连接,电阻R3的另一端接3.3V电源,电阻R4及电容C4的另一端接地;所述异频解码电路中的电容C5一端通过电阻R5接运算放大器N2的6脚,电阻R6与电容C6并联两端分别与运算放大器N2的6脚及7脚连接,运算放大器N2的5脚接2.5V电压,7脚通过电容C7分别与电阻R7、电阻R8、电容C8的一端及微处理器N1连接,电阻R7的另一端接3.3V电源,电阻R8及电容C8的另一端接地。
全文摘要
本发明涉及一种用于机车电台的双路FFSK同异频同时解码电路,包括同频解码电路和异频解码电路,同频解码电路中的电容C1一端通过电阻R1接运算放大器N2的2脚,电阻R2与电容C2并联后的两端分别与运算放大器N2的2脚及1脚连接,运算放大器N2的3脚接2.5V电压、4脚接地、8脚接电源、1脚通过电容C3分别与电阻R3、电阻R4、电容C4的一端及微处理器N1连接,电阻R3的另一端接3.3V电源,电阻R4及电容C4的另一端接地;所述异频解码电路中的电容C5一端通过电阻R5接运算放大器N2的6脚,电阻R6与电容C6并联两端分别与运算放大器N2的6脚及7脚连接,运算放大器N2的5脚接2.5V电压,7脚通过电容C7分别与电阻R7、电阻R8、电容C8的一端及微处理器N1连接,电阻R7的另一端接3.3V电源,电阻R8及电容C8的另一端接地。该电路能够快速、准确的完成双路FFSK同异频同时解码,确保了调度命令的正常传输,使行车安全可靠。
文档编号H04L7/00GK101917371SQ20101022815
公开日2010年12月15日 申请日期2010年7月16日 优先权日2010年7月16日
发明者王晓强, 赵丽, 黄传龙 申请人:天津七一二通信广播有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1