Rru自动定标与测试系统的制作方法

文档序号:7758685阅读:429来源:国知局
专利名称:Rru自动定标与测试系统的制作方法
技术领域
本发明涉及一种RRU系统,具体地说,是涉及一种应用于TDCDMA通信系统中RRU 自动定标与测试系统。
背景技术
RRU定标是RRU子系统为了保证校准和DPD正常运行,在子系统装配完成后,对 RRU子系统各链路增益的一致性和准确性补偿。在研发早期,均采用手动定标的方式,手动 定标对定标人员的技术要求极高,必须要对子系统产品定标流程有深刻的理解,而且还必 须有丰富的射频测试知识,同时由于测试过程繁琐,数据记录繁多,一般情况下需两人协做 完成。据统计,每个产品中每个通道需要两个工作人员同时工作一天才能完成。RRU测试是RRU在生产过程中,为了保证产品性能能满足客户要求的指标,减少不 良品出货的重要环节,同时也是研发人员验证产品性能的重要手段。研发早期,同样采用手 动测试的方式。与手动定标的情况相似,手动测试要求测试人员有丰富的系统测试经验。据 统计,在研发过程中每个产品每个通道重要指标测试需要两个工作人员同时工作0. 75天, 而在生产过程中每个产品还要经过多次的测试,使得产品性能测试既费时又费力。综上所述,RRU定标和测试采用人工手动定标、测试,不仅造成了研发周期的延长, 还导致了生产效率的下降,已经不能满足实际研发、生产的需要。自动化的定标测试系统的 出现成为RRU系统发展的必然。

发明内容
本发明的目的在于提供一种RRU自动定标与测试系统,解决现有技术中存在的问 题,在缩短研发周期、提高生产效率的同时,降低定标、测试的复杂度,使普通操作员也能正 常完成RRU系统的定标和测试工作。为了实现上述目的,本发明采用的技术方案如下RRU自动定标与测试系统,包括安装有自动测试系统的计算机,与计算机连通的模 拟BBU测试仪,以及分别与计算机、模拟BBU测试仪连接的信号源和频谱仪,该信号源和频 谱仪通过环行器相互连通,所述环行器上还连接有信号收发装置。具体地说,所述模拟BBU测试仪包括主控制器,与主控制器连接的FPGA、DSP和时 钟模块,以及与FPGA连接的光电转换模块,与时钟模块连接的电源模块。进一步地说,所述FPGA分别通过网络接口和电源总线与主控制器连接,DSP通过 PCI与主控制器连接,而DSP通过EMIFB接口与FPGA相连,且所述光电转换模块的数目为 2。所述模拟BBU测试仪还设置有分别与主控制器连接的网卡、电平转换模块、CPLD、 FLASH、复位模块。所述计算机通过集线器与模拟BBU测试仪连接。进一步地,所述计算机通过GPIB分别与信号源、频谱仪连接。
3
更进一步地,所述信号收发装置为天线。再进一步地,所述环行器与信号收发装置之间还设置有衰减器。本发明的设计原理在计算机中自动测试系统的控制下,通过模拟BBU测试仪提 供测试的参考信号和触发信号,以及发送信号源的下行基带数据和调解上行基带数据,利 用频谱仪测试待测子系统的输出功率,最后将测得数据反馈回计算机进行记录。在上述系统中,各主要设备的功能如下一.计算机1.测试脚本的解析;2.通过GPIB卡调用仪器驱动控制信号源和读取频谱仪测试数据;3.通过网口调用模拟BBU驱动控制模拟BBU状态,驱动模拟BBU测试仪发送基带 数据和IR信令;4.记录测试数据。二 .模拟BBU测试仪1.提供时钟心跳等维持RRU正常运行;2.在自动测试系统驱动下通过光口发送接收IR消息;3.在自动测试系统驱动下发送下行基带数据并解调上行基带数据;4.为整个测试系统提供时钟参考和触发。三.信号源及频谱仪1.为待测子系统提供上行数据;2.测试待测子系统输出信号。与现有技术相比,本发明具有以下有益效果(1)时间成本引入自动测试系统后,每个产品每个通道的定标及验证的时间约 为10分钟;测试时间约为10分钟,缩短了生产、研发的周期,提高了产品的竞争力;(2)设备占用成本测试时间的缩短,使得一套设备在相同的时间测试更多产品, 从而减少了设备占用成本;(3)人力成本全自动测试系统使得测试需要的工作人员大大减少,节约了大量 人力;而且,测试人员不再需要很高的技术要求,普通的操作员也能正常的进行测试,测试 难度大大降低,大大节约了对测试人员的培训成本。本发明属于TD-SCDMA通信系统中的RRU系统测试技术,具有很高的实用价值。


图1为本发明-实施例的系统框图。图2为图1中模拟BBU测试仪的系统框图。图3为图1所示系统的上行测试流程示意图。图4为图1所示系统的下行测试流程示意图。
具体实施例方式下面结合附图和实施例对本发明作进一步说明。实施例
如图1所示,RRU自动定标与测试系统,包括安装有自动测试系统的计算机,通过 集线器与计算机连通的模拟BBU测试仪,以及分别与计算机、模拟BBU测试仪连接的信号源 和频谱仪,该信号源和频谱仪还通过环行器连通,所述环行器还通过衰减器连接有天线。在上述系统中,所述模拟BBU测试仪包括主控制器,与主控制器连接的FPGA、DSP 和时钟模块,以及与FPGA连接的光电转换模块,与时钟模块连接的电源模块。进一步地说,所述FPGA分别通过网络接口和电源总线与主控制器连接,DSP通过 PCI与主控制器连接,而DSP通过EMIFB接口与FPGA相连,且所述光电转换模块的数目为 2。两个光电转换模块分别作为主模块和从模块为系统提供2. 5Gbit/s速率光纤传输,以及 串行解串与完成、恢复时钟同步。所述模拟BBU测试仪还设置有分别与主控制器连接的网卡、电平转换模块、CPLD、 FLASH、复位模块。其中,网卡用于实现系统与外界网络之间的通信,电平转换模块为主控制 器提供DEBUG接口,一般采用标准RS232串口 ;CPLD主要用于实现时钟模块与光电转换模 块的参数配置;复位模块共有两个,分别用于整个系统复位和DSP复位。而在程序更新上, DSP的程序更新通过PCI总线实现,FPGA的程序更新通过CPLD以select Map的方式实现, 而主控制器的程序更新在Iinux环境下,通过网络实现。所述计算机通过GPIB分别与信号源、频谱仪连接,上述天线的信号接口与待测子 系统连通。如图2所示,在开始工作前,用光纤将待测子系统与模拟BBU测试仪连通,最后向 待测子系统通入交流电源,并启动测试系统,进入测试过程。由于自动定标与自动测试的整个流程均是由自动测试系统的脚本来控制完成,它 们在控制部分差异较小,不同的是在仪器测试数据后的运算,因此这里将自动定标和自动 测试整合,侧重说明它们的上行测试流程和下行测试流程,流程示意图分别如图3和图4所
7J\ ο上行测试包括以下步骤首先对待测设备进行预热,对测试系统通电,完成测试前 的准备工作;然后计算机中的自动测试系统驱动IRU发送IR消息,在RRU侧建立测试小区, 以及打开RRU待测试通道;再驱动信号源向天线发送上行信号,天线将上行信号发送至模 拟BBU测试仪,模拟BBU测试仪解析上行信号后,自动测试系统读取IRU测试结果并将之保 存于数据库中。下行测试包括以下步骤首先待测子系统进行预热,并对测试系统通电,完成测试 前的准备工作;然后计算机中的自动测试系统驱动IRU导入下行基带数据,并发送IR消息 建立测试小区,以及打开待测通道,最后驱动频谱仪获取天线接收到的测试结果,并将测试 结果保存至数据库中。上述实施例仅为本发明的一种实施例,并不表示本发明的保护范围仅限于此,只 要硬件系统与本发明的主要模块相同或相似,解决的技术问题、达到的技术效果与本发明 相同或相似,都应当落入本发明的保护范围之内。
权利要求
RRU自动定标与测试系统,其特征在于,包括安装有自动测试系统的计算机,与计算机连通的模拟BBU测试仪,以及分别与计算机、模拟BBU测试仪连接的信号源和频谱仪,该信号源和频谱仪通过环行器相互连通,所述环行器上还连接有信号收发装置。
2.根据权利要求1所述的RRU自动定标与测试系统,其特征在于,所述模拟BBU测试 仪包括主控制器,与主控制器连接的FPGA、DSP和时钟模块,以及与FPGA连接的光电转换模 块,与时钟模块连接的电源模块。
3.根据权利要求2所述的RRU自动定标与测试系统,其特征在于,所述FPGA分别通过 网络接口和电源总线与主控制器连接。
4.根据权利要求3所述的RRU自动定标与测试系统,其特征在于,所述DSP通过PCI与 主控制器连接。
5.根据权利要求4所述的RRU自动定标与测试系统,其特征在于,所述DSP通过EMIFB 接口与FPGA相连。
6.根据权利要求5所述的RRU自动定标与测试系统,其特征在于,所述光电转换模块的 数目为2。
7.根据权利要求2或6所述的RRU自动定标与测试系统,其特征在于,所述模拟BBU测 试仪还设置有分别与主控制器连接的网卡、电平转换模块、CPLD、FLASH、复位模块。
8.根据权利要求1或6所述的RRU自动定标与测试系统,其特征在于,所述计算机通过 集线器与模拟BBU测试仪连接,通过GPIB分别与信号源、频谱仪连接。
9.根据权利要求8所述的RRU自动定标与测试系统,其特征在于,所述信号收发装置为 天线。
10.根据权利要求9所述的RRU自动定标与测试系统,其特征在于,所述环行器与信号 收发装置之间还设置有衰减器。
全文摘要
本发明公开了一种RRU自动定标与测试系统,属于TDCDMA通信系统的测试技术,主要解决了现有技术中采用人工手动定标和测试效率低下的问题。该RRU自动定标与测试系统,其特征在于,包括安装有自动测试系统的计算机,与计算机连通的模拟BBU测试仪,以及分别与计算机、模拟BBU测试仪连接的信号源和频谱仪,该信号源和频谱仪还通过环行器连通,所述环行器还连接有信号收发装置。本发明节约了大量人力物力成本,缩短了定标、测试时间,提高了生产效率,具有很高的实用价值。
文档编号H04W24/00GK101951618SQ20101026892
公开日2011年1月19日 申请日期2010年8月31日 优先权日2010年8月31日
发明者王豫, 肖龙刚, 许晓炜 申请人:芯通科技(成都)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1