一种多频多模无线收发器的自动频率校准信道选择滤波器的制作方法

文档序号:7762664阅读:286来源:国知局
专利名称:一种多频多模无线收发器的自动频率校准信道选择滤波器的制作方法
技术领域
本发明涉及一种信道选择滤波器,特别是一种同时支持射频识别(UHF RFID)、时分同步码分多址(TD-SCDMA)、全球移动通信系统(GSM)、无线局域网(WLAN 802. 11 a/b/g) 的多频多模信道选择滤波器。
背景技术
随着无线通信技术的飞速发展,新的技术和标准层出不穷,用户希望能通过手中 的多模终端,根据自己的需求随意地接入相应的网络进行通信,实现灵活、便捷、无限自由 沟通的通信,未来的发展趋势将是各种无线技术间的不断融合。多模多频段无线收发器可以同时满足高速率数据业务、中等速率射频识别与低速 率语音业务三种应用需求,整合802. lla/b/g三个不同模式,衔接我国第二代主流、第三代 高容量高频谱效率的无线通信技术,覆盖国内非接触式超高频射频识别频段的单片CMOS 全集成电路,形成低功耗、低成本、高集成度、高灵活性的优势。通常,在进行数据采样之前需要采用抗混叠滤波器以限制信号带宽,而不同的通 信系统对信号带宽的要求不尽相同,比如,GSM系统的信号带宽典型值为250KHz,TD-SCDMA 的信号带宽典型值为1. 3MHz, UHF RFID的信号带宽典型值为300KHz,802. lla/b/g的信号 带宽典型值为2 10MHz,这就要求滤波器的截止频率能够随不同的应用而改变,由于滤 波器的截止频率与RC时间常数相关,改变阻容值即可获得不同的截止频率,目前通常的做 法一是采用开关电阻阵列或开关电容阵列,称之为ACTIVE-RC滤波器;二是采用栅极电压 可调的工作于线性区的MOS管,称之为MOSFET-C滤波器;这两种方法都需要用到运算放大 器,对于高频滤波器,运算放大器简化到可能的最简单结构,它们仅由差分对组成,称之为 跨导单元。第三种方法便由跨导单元和电容构成,称之为Gm-C滤波器,其截止频率与跨导 电容比相关,由于跨导直接依赖于偏置电流,通过调节电流就可以达到调节截止频率的目 的。MOSFET-C滤波器在输入信号摆幅过大的时候会出现很大的非线性,采用差分结构能 够提升电路的线性度,但是由于MOS管的寄生电容影响,其高频特性不如ACTIVE-RC滤波 器,Gm-C滤波器有着很好的高频特性,其问题在于跨导的非线性以及输入动态范围较小, ACTIVE-RC滤波器有着较好的动态范围和线性度,其缺点是采用了无源元件,而无源元件的 绝对精度比较低,它的绝对误差可能高达15%到20%,因此需要对滤波器部分进行调谐。

发明内容
本发明公开了一种应用于支持无线局域网(WLAN 802. 11 a/b/g)、全球移动通讯(GSM)、射频识别(UHF RFID)和时分同步码分多址(TD-SCDMA)的多频多模无线收发器的信 道选择滤波器,该滤波器能够在八个不同频段间切换,并实现了截止频率的精确校正。实现本发明目的的具体技术方案是—种多频多模无线收发器的自动频率校准信道选择滤波器,特点是该滤波器包括 全差分运算放大器A、开关电阻阵列Bi、B2及B3、译码器C,自动频率校准电路D、开关电容阵列El及E2和电容F,其中第一开关电阻阵列Bl的第一输出端、第二开关电阻阵列B2的 第一输入端、第一开关电容阵列El的输入端与第三开关电阻阵列B3的第一输入端连接在 一起;第一开关电阻阵列Bl的第二输出端、第二开关电阻阵列B2的第二输入端、第二开关 电容阵列E2的输入端与第三开关电阻阵列B3的第二输入端连接在一起;第二开关电阻阵 列B2的第一输出端、电容F的一端与全差分运算放大器A的第一差分输入端相连;第二开 关电阻阵列B2的第二输出端、电容F的另一端与全差分运算放大器A的第二差分输入端相 连;第一开关电容阵列El的输出端、第三开关电阻阵列B3的第一输出端与全差分运算放大 器A的第一差分输出端连接;第二开关电容阵列E2的输出端、第三开关电阻阵列B3的第二 输出端与全差分运算放大器A的第二差分输出端连接;三个开关电阻阵列B1、B2及B3有八 个开关控制位、分别对应连接译码器C的八个输出端;两个开关电容阵列El及E2有五个开 关控制位、分别对应连接自动频率校正电路D的五个数字信号输出端。
所述全差分运算放大器A是一个两级密勒补偿运算放大器,第一级为折叠式共源 共栅放大器,第二级为共源放大器,有两个差分输入端,两个差分输出端以及七个偏置电压 端,依次是第一差分输入端IN1,第二差分输入端IN2,第一差分输出端0UT1,第二差分输入 端0UT2,第一偏置电压端VBl,第二偏置电压端VB2,第三偏置电压端VB3,第四偏置电压端 VB4,第五偏置电压端VB5,第六偏置电压端VB6,共模参考电压端VCMFB,该放大器包括第一 输入匪OS管Ml,第二输入匪OS管M2,第一尾电流匪OS管M3,第二尾电流PMOS管M4,第三 尾电流PMOS管M5,第一负载PMOS管M6,第二负载PMOS管M7,第三负载匪OS管M8,第四负 载NMOS管M9,第四尾电流NMOS管M10,第五尾电流NMOS管M11,第六尾电流PMOS管M12, 第七尾电流PMOS管M13,第三输入匪OS管M14,第四输入管匪OS管M15,第八尾电流PMOS 管M16,第九尾电流PMOS管M17,第一共模反馈输入PMOS管M18,第二共模反馈输入PMOS 管M19,第三共模反馈输入PMOS管M20,第四共模反馈输入PMOS管M21,第一共模反馈NMOS 管M22,第二共模反馈NMOS管M23,第三共模反馈NMOS管M24,第四共模反馈NMOS管M25, 第一密勒补偿电容Cl,第二密勒补偿电容C2,第一调零电阻R1,第二调零电阻R2,器件之间 的连接点分别为第一交点P1,第二交点P2,第三交点P3,第四交点P4,第五交点P5,第六交 点P6,第七交点P7,第八交点P8,第九交点P9,第十交点P10,第十一交点Pl 1,第十二交点 P12,第十三交点P13,第十四交点P14 ;第一输入NMOS管Ml源极、第二输入NMOS管M2源极、 第一尾电流NMOS管M3漏极与第一交点Pl相连,第一输入NMOS管Ml的栅级和第一差分输 入端mi连接;第二输入NMOS管M2的栅极与第二差分输入端IN2连接;第一尾电流NMOS 管M3栅极连第一偏置电压端VB1,第二尾电流PMOS管M4的漏极、第一负载PMOS管M6的源 极与第二交点P2相连;第三尾电流PMOS管M5的漏极、第二负载PMOS管M7的源极与第三 交点P3相连;第二尾电流PMOS管M4的栅极、第三尾电流PMOS管M5的栅极与第二偏置电 压端VB2相连;第一负载PMOS管M6的栅极、第二负载PMOS管M7的栅极、第六尾电流PMOS 管M12的栅极、第七尾电流PMOS管M13的栅极与第三偏置电压端VB3相连;第一负载PMOS 管M6的漏极、第三负载NMOS管M8的漏极、第三输入NMOS管M14的栅极与第四交点P4相 连;第二负载PMOS管M7的漏极、第四负载NMOS管M9的漏极、第四输入NMOS管M15的栅极 与第五交点P5相连;第三负载NMOS管M8的栅极、第四负载NMOS管M9的栅极与第四偏置 电压端VB4相连;第三负载NMOS管M8的源极、第四尾电流NMOS管MlO的漏极、第三共模反 馈NMOS管M24的漏极与第六交点P6相连;第四负载NMOS管M9的源极、第五尾电流NMOS管Mll的漏极、第四共模反馈NMOS管M25的漏极与第七交点P7相连;第四尾电流NMOS管 MlO的栅极、第五尾电流NMOS管Mll的栅极与第五偏置电压端VB5相连;第六尾电流PMOS 管M12的漏极、第三输入NMOS管M14的漏极、第一共模反馈输入PMOS管M18的栅极、第一 差分输出端OUTl与第八交点P8相连;第七尾电流PMOS管M13的漏极、第四输入NMOS管 M15的漏极、第四共模反馈输入PMOS管M21的栅极、第二差分输出端0UT2与第九交点P9相 连;第八尾电流PMOS管M16的栅极、第九尾电流PMOS管M17的栅极与第六偏置电压端VB6 相连;第八尾电流PMOS管M16的漏极、第一共模反馈输入PMOS管M18的源极、第二共模反 馈输入PMOS管M19的源极与第十交点PlO相连;第九尾电流PMOS管M17的漏极、第三共模 反馈输入PMOS管M20的源极、第四共模反馈输入PMOS管M21的源极与第i^一交点Pll相 连;第二共模反馈输入PMOS管M19的栅极、第三共模反馈输入PMOS管M20的栅极与共模 参考电压端VCMFB相连;第一共模反馈NMOS管M22的栅极和漏级、第三共模反馈NMOS管 M24的栅极、第一共模反馈输入PMOS管M18的漏极、第四共模反馈输入PMOS管M21的漏极 与第十二交点P12相连;第二共模反馈NMOS管M23的栅极和漏极、第二共模反馈输入PMOS 管M19的漏极、第三共模反馈输入PMOS管M20的漏极与第十三交点P13相连;第二尾电流 PMOS管M4的源极、第三尾电流PMOS管M5的源极、第六尾电流PMOS管M12的源极、第七尾 电流PMOS管M13的源极、第八尾电流PMOS管M16的源极、第九尾电流PMOS管M17的源极 与电源VDD相连;第一尾电流NMOS管M3的源极、第四尾电流NMOS管MlO的源极、第五尾电 流NMOS管Mll的源极、第三共模反馈NMOS管M24的源极、四共模反馈NMOS管M25的源极、 第三输入NMOS管M14的源极、第四输入NMOS管M15的源极、第一共模反馈NMOS管M22的 源极、第二共模反馈NMOS管M23的源极与地相连;第一密勒补偿电容Cl与第一调零电阻Rl 串联后接在第四交点P4与第八交点P8之间,第二密勒补偿电容C2与第二调零电阻R2串 联后接在第五交点P5与第九交点P9之间。 开关电阻阵列Bi,B2及B3是含模拟开关的电阻网络,每个电阻网络各包含一个 输入端IN,一个输出端OUT,八个电阻,八个NMOS开关和八个开关控制端,分别为第一电阻 R1,第二电阻R2,第三电阻R3,第四电阻R4,第五电阻R5,第六电阻R6,第七电阻R7,第八电 阻R8,第一开关管M1,第二开关管M2,第三开关管M3,第四开关管M4,第五开关管M6,第六 开关管M6,第七开关管M7,第八开关管M8,第一开关控制端CONl,第二开关控制端C0N2,第 三开关控制端C0N3,第四开关控制端C0N4,第五开关控制端C0N5,第六开关控制端C0N6,第 七开关控制端C0N7,第八开关控制端C0N8,其中第一开关管Ml的源极,第二开关管M2的 源极,第三开关管M3的源极,第四开关管M4的源极,第五开关管M5的源极,第六开关管M6 的源极,第七开关管M7的源极,第八开关管M8的源极与输入端IN相连,第一开关管Ml的 栅极与第一开关控制端CONl相连,第二开关管M2的栅极与第二开关控制端C0N2相连,第 三开关管M3的栅极与第三开关控制端C0N3相连,第四开关管M4的栅极与第四开关控制端 C0N4相连,第五开关管M5的栅极与第五开关控制端C0N5相连,第六开关管M6的栅极与第 六开关控制端C0N6相连,第七开关管M7的栅极与第七开关控制端C0N7相连,第八开关管 M8的栅极与第八开关控制端C0N8相连,第一开关管Ml的漏极与第一电阻Rl的一端相连, 第二开关管M2的漏极与第二电阻R2的一端相连,第三开关管M3的漏极与第三电阻R3的 一端相连,第四开关管M4的漏极与第四电阻R4的一端相连,第五开关管M5的漏极与第五 电阻R5的一端相连,第六开关管M6的漏极与第六电阻R6的一端相连,第七开关管M7的漏极与第七电阻R7的一端相连,第八开关管M8的漏极与第八电阻R8的一端相连,八个电阻 的另一端与输出端OUT相连。所述译码器C是一个三-8译码电路,含有三个输入端,八个输出端,分别为第一输 入端Al,第二输入端A2,第三输入端A3,第一输出端D1,第二输出端D2,第三输出端D3,第 四输出端D4,第五输出端D5,第六输出端D6,第七输出端D7,第八输出端D8。自动频率校准电路D用于检测和补偿RC时间常数漂移,由误差放大器Da,比较器 Db,开关电容阵列Dc,计数器Dd,第一电流镜PMOS管Ml,第二电流镜PMOS管M2,第三电流 镜PMOS管M3,第四电流镜PMOS管M4,第一开关NMOS管M5,第二开关NMOS管M6,第三开关 NMOS管M7和参考电阻De组成并含有输入参考电压端Vref,三个钟控信号输入端S1、S2及 S3,其中误差放大器Da包括正向输入端IN1,负向输入端IN2和输出端0UT6 ;开关电容阵 列Dc包括输入端IN5,输出端0UT7和五个开关控制端;比较器Db包括正向输入端IN3,负 向输入端IN4和输出端0UT8 ;计数器Dd包括数字信号输入端IN6,时钟信号输入端clk,五 个数字信号输出端0肌1、0肌2、0肌3、0肌4及0肌5 ;具体连接方式误差放大器Da的正向输 入端INl、第三电流镜PMOS管M3的漏极与参考电阻De的一端相连;误差放大器Da负向输 入端IN2、比较器Db的负向输入端IN4与输入参考电压端Vref相连;误差放大器Da的输 出端0UT6、第一电流镜PMOS管Ml的栅极与第二电流镜PMOS管M2的栅极相连;第一电流 镜PMOS管Ml的源极、第二电流镜PMOS管M2的源极与电源VDD相连;第一电流镜PMOS管 Ml的漏极与第三电流镜PMOS管M3的源极相连;第二电流镜PMOS管M2的漏极与第四电流 镜PMOS管M4的源极相连;第三电流镜PMOS管M3的栅极、第四电流镜PMOS管M4的栅极、 参考电阻De的另一端与地相连;第四电流镜PMOS管M4的漏极与第五电流镜NMOS管M5的 漏极相连;第一开关NMOS管M5的栅极与第一钟控信号输入端Sl相连;第一开关NMOS管 M5的源极、开关电容阵列Dc的输入端IN5、第二开关NMOS管M6的漏极与第三开关NMOS管 M7的漏极相连;开关电容阵列Dc的输出端0UT7、第三开关NMOS管M7的源极与地相连;第 二开关NMOS管M6的源极与比较器Db的正向输入端IN3相连;第二开关NMOS管M6的栅极 与第二钟控信号输入端S2相连;第三开关NMOS管M7的栅极与第三钟控信号输入端S3相 连;比较器Db的输出端0UT8与计数器Dd的数字信号输入端IN6相连;计数器的五个数字 信号输出端与开关电容阵列Dc的五个开关控制端相连。本发明通过译码器数字输入信号的八种组合,其截止频率可覆盖八个频段,实现 不同信道间的切换;通过自动频率校正电路的反馈,使截止频率的误差小于3%。与现有技术相比,本发明具有以下积极效果(1)、本发明可应用于多频多模无线收发器,支持八种不同频段,降低了系统实现 成本,提高了系统集成度。(2)、本发明的自动频率校准电路能够实现截止频率的精确可调,误差在3 %以内。


图1为传统的单一频段低通滤波器简2为本发明结构框3为本发明全差分运算放大器电路4为本发明开关电阻阵列图
图5为本发明开关电容阵列6为本发明自动频率校准电路图
具体实施例方式本发明的信道选择滤波器,其截止频率的调节是这样实现的,译码器C的三个数 字信号输入端Al、A2及A3 —共有八种输入信号的组合,分别为000,001,010,011,100, 101,110,111,对应的输出分别为 00000001,00000010,00000100,00001000,00010000, 00100000,01000000,10000000,输入信号经译码电路输出为8b i t的数字信号并分别送 入三个开关电阻阵列Bi,B2及B3的开关控制位CONU C0N2、C0N3、C0N4、C0N5、C0N6、 C0N7及C0N8,若开关控制位为高电平,则与之串联的电阻导通,否则电阻关断,实现了开 关电阻阵列等效阻抗的可调,开关电容阵列基于同样的原理,而滤波器的截止频率等于
权利要求
1. 一种多频多模无线收发器的自动频率校准信道选择滤波器,其特征在于该滤波器包 括全差分运算放大器(A)、开关电阻阵列(B1,B2,B3)、译码器(C),自动频率校准电路(D)、 开关电容阵列(E1,E2)和电容(F),其中第一开关电阻阵列(Bi)的第一输出端、第二开关 电阻阵列(B2)的第一输入端、第一开关电容阵列(El)的输入端与第三开关电阻阵列(B3) 的第一输入端连接在一起;第一开关电阻阵列(Bi)的第二输出端、第二开关电阻阵列(B2) 的第二输入端、第二开关电容阵列(E2)的输入端与第三开关电阻阵列(B3)的第二输入端 连接在一起;第二开关电阻阵列(B2)的第一输出端、电容(F)的一端与全差分运算放大器 (A)的第一差分输入端相连;第二开关电阻阵列(B2)的第二输出端、电容(F)的另一端与 全差分运算放大器(A)的第二差分输入端相连;第一开关电容阵列(El)的输出端、第三开 关电阻阵列(B3)的第一输出端与全差分运算放大器(A)的第一差分输出端连接;第二开关 电容阵列(E2)的输出端、第三开关电阻阵列(B3)的第二输出端与全差分运算放大器(A) 的第二差分输出端连接;三个开关电阻阵列(B1,B2,B3)有八个开关控制位、分别对应连接 译码器(C)的八个输出端;两个开关电容阵列(E1,E2)有五个开关控制位、分别对应连接自 动频率校正电路(D)的五个数字信号输出端;所述全差分运算放大器(A)是一个两级密勒补偿运算放大器,第一级为折叠式共源 共栅放大器,第二级为共源放大器,有两个差分输入端,两个差分输出端以及七个偏置电压 端,依次是第一差分输入端(mi),第二差分输入端(IN2),第一差分输出端(OUTl),第二差 分输入端(0UT2),第一偏置电压端(VBl),第二偏置电压端(VB2),第三偏置电压端(VB3), 第四偏置电压端(VB4),第五偏置电压端(VB5),第六偏置电压端(VB6),共模参考电压端 (VCMFB),该放大器包括第一输入NMOS管(Ml),第二输入NMOS管(M2),第一尾电流NMOS管 (M3),第二尾电流PMOS管(M4),第三尾电流PMOS管(M5),第一负载PMOS管(M6),第二负载 PMOS管(M7),第三负载NMOS管(M8),第四负载NMOS管(M9),第四尾电流NMOS管(MlO), 第五尾电流NMOS管(Ml 1),第六尾电流PMOS管(M12),第七尾电流PMOS管(M13),第三输 入NMOS管(M14),第四输入管NMOS (M15),第八尾电流PMOS管(M16),第九尾电流PMOS管 (M17),第一共模反馈输入PMOS管(M18),第二共模反馈输入PMOS管(M19),第三共模反馈 输入PMOS管(M20),第四共模反馈输入PMOS管(M21),第一共模反馈NMOS管(M22),第二 共模反馈NMOS管(M23),第三共模反馈NMOS管(M24),第四共模反馈NMOS管(M25),第一 密勒补偿电容(Cl),第二密勒补偿电容(C2),第一调零电阻(Rl),第二调零电阻(R2),器件 之间的连接点分别为第一交点(Pl),第二交点(P2),第三交点(P3),第四交点(P4),第五交 点(P5),第六交点(P6),第七交点(P7),第八交点(P8),第九交点(P9),第十交点(PlO),第 -i^一交点(P11),第十二交点(P12),第十三交点(P13),第十四交点(P14);第一输入NMOS 管(Ml)源极、第二输入NMOS管(M2)源极、第一尾电流NMOS管(M3)漏极与第一交点(Pl) 相连,第一输入NMOS管(Ml)的栅级和第一差分输入端(INl)连接;第二输入NMOS管(M2) 的栅极与第二差分输入端(IN2)连接;第一尾电流NMOS管(M3)栅极连第一偏置电压端 (VBl),第二尾电流PMOS管(M4)的漏极、第一负载PMOS管(M6)的源极与第二交点(P2)相 连;第三尾电流PMOS管(M5)的漏极、第二负载PMOS管(M7)的源极与第三交点(P3)相连; 第二尾电流PMOS管(M4)的栅极、第三尾电流PMOS管(M5)的栅极与第二偏置电压端(VB2) 相连;第一负载PMOS管(M6)的栅极、第二负载PMOS管(M7)的栅极、第六尾电流PMOS管 (M12)的栅极、第七尾电流PMOS管(M13)的栅极与第三偏置电压端(VB3)相连;第一负载PMOS管(M6)的漏极、第三负载NMOS管(M8)的漏极、第三输入NMOS管(M14)的栅极与第 四交点(P4)相连;第二负载PMOS管(M7)的漏极、第四负载NMOS管(M9)的漏极、第四输入 NMOS管(M15)的栅极与第五交点(P5)相连;第三负载NMOS管(M8)的栅极、第四负载NMOS 管(M9)的栅极与第四偏置电压端(VB4)相连;第三负载NMOS管(M8)的源极、第四尾电流 NMOS管(MlO)的漏极、第三共模反馈NMOS管(M24)的漏极与第六交点(P6)相连;第四负 载NMOS管(M9)的源极、第五尾电流NMOS管(Mil)的漏极、第四共模反馈NMOS管(M25)的 漏极与第七交点(P7)相连;第四尾电流NMOS管(MlO)的栅极、第五尾电流NMOS管(Mil) 的栅极与第五偏置电压端(VB5)相连;第六尾电流PMOS管(M12)的漏极、第三输入NMOS管 (M14)的漏极、第一共模反馈输入PMOS管(M18)的栅极、第一差分输出端(OUTl)与第八交 点(P8)相连;第七尾电流PMOS管(M13)的漏极、第四输入NMOS管(M15)的漏极、第四共模 反馈输入PMOS管(M21)的栅极、第二差分输出端(0UT2)与第九交点(P9)相连;第八尾电 流PMOS管(M16)的栅极、第九尾电流PMOS管(M17)的栅极与第六偏置电压端(VB6)相连; 第八尾电流PMOS管(M16)的漏极、第一共模反馈输入PMOS管(M18)的源极、第二共模反馈 输入PMOS管(M19)的源极与第十交点(PlO)相连;第九尾电流PMOS管(M17)的漏极、第三 共模反馈输入PMOS管(M20)的源极、第四共模反馈输入PMOS管(M21)的源极与第十一交 点(Pll)相连;第二共模反馈输入PMOS管(M19)的栅极、第三共模反馈输入PMOS管(M20) 的栅极与共模参考电压端(VCMFB)相连;第一共模反馈NMOS管(M22)的栅极和漏级、第三 共模反馈NMOS管(M24)的栅极、第一共模反馈输入PMOS管(M18)的漏极、第四共模反馈输 入PMOS管(M21)的漏极与第十二交点(P12)相连;第二共模反馈NMOS管(M23)的栅极和 漏极、第二共模反馈输入PMOS管(M19)的漏极、第三共模反馈输入PMOS管(M20)的漏极与 第十三交点(P13)相连;第二尾电流PMOS管(M4)的源极、第三尾电流PMOS管(M5)的源 极、第六尾电流PMOS管(M12)的源极、第七尾电流PMOS管(M13)的源极、第八尾电流PMOS 管(M16)的源极、第九尾电流PMOS管(M17)的源极与电源(VDD)相连;第一尾电流NMOS管 (M3)的源极、第四尾电流NMOS管(MlO)的源极、第五尾电流NMOS管(Mil)的源极、第三共 模反馈NMOS管(M24)的源极、四共模反馈NMOS管(M25)的源极、第三输入NMOS管(M14) 的源极、第四输入NMOS管(M15)的源极、第一共模反馈NMOS管(M22)的源极、第二共模反 馈NMOS管(M23)的源极与地相连;第一密勒补偿电容(Cl)与第一调零电阻(Rl)串联后接 在第四交点(P4)与第八交点(P8)之间,第二密勒补偿电容(C2)与第二调零电阻(R2)串 联后接在第五交点(P5)与第九交点(P9)之间;所述开关电阻阵列(Bi,B2, B3)是含模拟开关的电阻网络,每个电阻网络各包含一个 输入端(IN),一个输出端(OUT),八个电阻,八个NMOS开关和八个开关控制端,分别为第一 电阻(Rl),第二电阻(R2),第三电阻(R3),第四电阻(R4),第五电阻(R5),第六电阻(R6), 第七电阻(R7),第八电阻(R8),第一开关管(Ml),第二开关管(M2),第三开关管(M3),第四 开关管(M4),第五开关管(M6),第六开关管(M6),第七开关管(M7),第八开关管(M8),第 一开关控制端(CONl),第二开关控制端(C0N2),第三开关控制端(C0N3),第四开关控制端 (C0N4),第五开关控制端(C0N5),第六开关控制端(C0N6),第七开关控制端(C0N7),第八 开关控制端(C0N8),其中第一开关管(Ml)的源极,第二开关管(M2)的源极,第三开关管 (M3)的源极,第四开关管(M4)的源极,第五开关管(M5)的源极,第六开关管(M6)的源极, 第七开关管(M7)的源极,第八开关管(M8)的源极与输入端(IN)相连,第一开关管(Ml)的栅极与第一开关控制端(CONl)相连,第二开关管(M2)的栅极与第二开关控制端(C0N2)相 连,第三开关管(M3)的栅极与第三开关控制端(C0N3)相连,第四开关管(M4)的栅极与第 四开关控制端(C0N4)相连,第五开关管(M5)的栅极与第五开关控制端(C0N5)相连,第六 开关管(M6)的栅极与第六开关控制端(C0N6)相连,第七开关管(M7)的栅极与第七开关 控制端(C0N7)相连,第八开关管(M8)的栅极与第八开关控制端(C0N8)相连,第一开关管 (Ml)的漏极与第一电阻(Rl)的一端相连,第二开关管(M2)的漏极与第二电阻(R2)的一端 相连,第三开关管(M3)的漏极与第三电阻(R3)的一端相连,第四开关管(M4)的漏极与第 四电阻(R4)的一端相连,第五开关管(M5)的漏极与第五电阻(R5)的一端相连,第六开关 管(M6)的漏极与第六电阻(R6)的一端相连,第七开关管(M7)的漏极与第七电阻(R7)的 一端相连,第八开关管(M8)的漏极与第八电阻(R8)的一端相连,八个电阻的另一端与输出 端(OUT)相连;所述译码器(C)是一个三_8译码电路,包含三个输入端,八个输出端,分别为第一输入 端(Al),第二输入端(A2),第三输入端(A3),第一输出端(Dl),第二输出端(D2),第三输出 端(D3),第四输出端(D4),第五输出端(D5),第六输出端(D6),第七输出端(D7),第八输出 端(D8);自动频率校准电路⑶用于检测和补偿RC时间常数漂移,由误差放大器(Da),比较器 (Db),开关电容阵列(Dc),计数器(Dd),第一电流镜PMOS管(Ml),第二电流镜PMOS管(M2), 第三电流镜PMOS管(M3),第四电流镜PMOS管(M4),第一开关NMOS管(M5),第二开关NMOS 管(M6),第三开关NMOS管(M7)和参考电阻(De)组成并包含输入参考电压端(Vref),三 个钟控信号输入端(Si,S2,S3),其中误差放大器(Da)包括正向输入端(1附),负向输入 端(IN2)和输出端(0UT6);开关电容阵列(Dc)包括输入端(IN5),输出端(0UT7)和五个开 关控制端;比较器(Db)包括正向输入端(IN3),负向输入端(IN4)和输出端(0UT8);计数 器(Dd)包括数字信号输入端(IN6),时钟信号输入端(elk),五个数字信号输出端(0UT1, 0UT2,0UT3, 0UT4, 0UT5);具体连接方式误差放大器(Da)的正向输入端(1附)、第三电流 镜PMOS管(M3)的漏极与参考电阻(De)的一端相连;误差放大器(Da)负向输入端(IN2)、 比较器(Db)的负向输入端(IN4)与输入参考电压端(Vref)相连;误差放大器(Da)的输出 端(0UT6)、第一电流镜PMOS管(Ml)的栅极与第二电流镜PMOS管(M2)的栅极相连;第一 电流镜PMOS管(Ml)的源极、第二电流镜PMOS管(M2)的源极与电源(VDD)相连;第一电流 镜PMOS管(Ml)的漏极与第三电流镜PMOS管(M3)的源极相连;第二电流镜PMOS管(M2) 的漏极与第四电流镜PMOS管(M4)的源极相连;第三电流镜PMOS管(M3)的栅极、第四电流 镜PMOS管(M4)的栅极、参考电阻(De)的另一端与地相连;第四电流镜PMOS管(M4)的漏 极与第五电流镜NMOS管(M5)的漏极相连;第一开关NMOS管(M5)的栅极与第一钟控信号 输入端(Si)相连;第一开关NMOS管(M5)的源极、开关电容阵列(Dc)的输入端(IN5)、第 二开关NMOS管(M6)的漏极与第三开关NMOS管(M7)的漏极相连;开关电容阵列(Dc)的输 出端(0UT7)、第三开关NMOS管(M7)的源极与地相连;第二开关NMOS管(M6)的源极与比 较器(Db)的正向输入端(IN3)相连;第二开关NMOS管(M6)的栅极与第二钟控信号输入端 (S2)相连;第三开关NMOS管(M7)的栅极与第三钟控信号输入端(S3)相连;比较器(Db) 的输出端(0UT8)与计数器(Dd)的数字信号输入端(IN6)相连;计数器的五个数字信号输 出端与开关电容阵列(Dc)的五个开关控制端相连。
全文摘要
本发明公开了一种多频多模无线收发器的自动频率校准信道选择滤波器,该滤波器包括全差分运算放大器、三个开关电阻阵列、译码器、自动频率校准电路、两个开关电容阵列和电容。本发明可应用于支持无线局域网、全球移动通讯、射频识别和时分同步码分多址的多频多模无线收发器,支持八种不同频段,降低了系统实现成本,提高了系统集成度;本发明的自动频率校准电路能够实现截止频率的精确可调,误差在3%以内。
文档编号H04B1/40GK102006095SQ20101051353
公开日2011年4月6日 申请日期2010年10月21日 优先权日2010年10月21日
发明者任旭, 张润曦, 朱彤, 谢淼, 赖宗声, 马聪, 黄飞 申请人:华东师范大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1