限幅电平计算装置的制作方法

文档序号:7631351阅读:289来源:国知局
专利名称:限幅电平计算装置的制作方法
技术领域
本发明是有关于一种限幅电平(Slicer Level)计算装置,且特别是有关于一种可适应输入影像信号的信号杂讯比(Signal to Noise Ratio, SNR)条件及同频干扰(Co-channel Interference)条件来改变限幅电平计算操作的限幅电平计算装置。
背景技术
在现有技术中,根据接收到的影像信号还原得到同步信号(Sync. Signal)的技术已存在。以同步信号为二位元(Binary)信号的情况来说,影像信号的电平可因应不同的逻辑值(逻辑值I及逻辑值0)而对应至不同的两个信号电平(高电平及低电平)。在这个例
子中,若欲针对此影像信号进行同步信号的还原操作,则需对应地判断此影像信号中的哪一部份对应至逻辑值I而哪一部份对应至逻辑值0,藉此还原得到此同步信号。一般来说,前述影像信号的逻辑值判断操作是经由比较影像信号的电平及限幅电平(Slicer Level)的电平来实现,其中限幅电平例如为影像信号的空白电压电平(Blanking Level)及同步顶端(Sync-tip)电压电平的中值。然而在实际情况中,时常因为影像信号的信号杂讯比(Signal to Noise Ratio,SNR)过低或其遭受到同频干扰(Co-channel Interference)的影响,使得估计得到的限幅电平的准确度较低,进而导致同步时间(Sync Timing)较长及还原得到的同步信号错误率较高的问题。

发明内容
本发明有关于一种限幅电平(Slicer Level)计算装置,相较于传统限幅电平计算电路,本发明相关的限幅电平计算装置具有可在影像信号的信号杂讯比(Signal to NoiseRatio, SNR)较低或其受到同频干扰(Co-channel Interference)的情况下,有效地产生准确度较高的限幅电平的优点。根据本发明提出一种限幅电平计算装置,用以找出输入影像信号的限幅电平,限幅电平计算装置包括第一信号检测电路、移动平均计算电路、同步顶端(Sync-tip)电压取值电路、空白电压取值电路、限幅电压电平运算电路及后端处理电路。第一信号检测电路判断输入影像信号是否满足低信号杂讯比(Signal to Noise Ratio,SNR)条件,若是,第一信号检测电路使能低SNR控制信号。移动平均计算电路找出输入影像信号的移动平均电压电平。同步顶端电压取值电路找出同步顶端时间信息及输入影像信号的同步顶端电压电平。空白电压取值电路参考同步顶端时间信息找出空白时间信息及输入影像信号的空白电压电平。限幅电压电平运算电路根据同步顶端电压电平及空白电压电平找出限幅电压电平。后端处理电路回应于低SNR控制信号,选择性地对限幅电压电平进行低频滤波操作。为了对本发明的上述及其他方面有更佳的了解,下文特举较佳实施例,并配合附图,作详细说明如下


图I绘示依照本发明第一实施例的限幅电平计算装置的方块图。图2绘示乃图I中的信号检测电路12的详细方块图。图3绘示乃图2中的比较单元12d的操作示意图。图4绘示依照本发明第二实施例的限幅电平计算装置的方块图。图5绘示乃图4中的信号检测电路33的详细方块图。图6绘示乃图4中的控制电路31的详细方块图。主要元件符号说明
I、3:限幅电平计算装置10、20、22a、213、217、30、42a、329 :低通滤波器12、32、33 :信号检测电路14、34 :移动平均计算电路16、36 :同步顶端电压取值电路18、38 :空白电压取值电路20、40 :限幅电压电平计算电路22、42 :后端处理电路24、44:同步高度信号运算电路26,46 时序控制电路14a、207、34a :加总器14b、20b、209、215、34b、40b、332、406、409、423、426 :乘法器16a、36a :最小值搜寻单兀16b、18b、22c、211、36b、38b、40d、42c、44d、323、325 :暂存器l8a、38a:下数单元20a、24a、203、225、40a、44a、327、312 :加法器22b、223、40e、42b、309 :多工器
24b、205、44b 绝对值取值器26a、46a :水平同步锁相回路单元26b、46b:时序单元12a、33a:运算单元201 :延迟器12b、12d、33b、33d、304、31a、31b、31c :比较单元12c,33c :计数单元227、314 :计数器36c、40c、42d、44c、31d :逻辑单元NOT I、0T2、N0T3 :反相门0R1、0R2、0R3 :或门440、441、442、443、AND I、AND2、AND3 :及门31:控制电路33e:时序控制单元
319 :最大值搜寻单元320 :最小值搜寻单元301 :上数单元401、403、411、429、414、432 :比较器
具体实施例方式本实施例的限幅电平(Slicer Level)计算装置,以在输出使能开关切换其导通/截止状态时,隔离其对应产生的电压重新分配效应及电荷耦合效应(Coupling Effect)与运算放大器中的部份电路。第一实施例
本实施例的限幅电平计算装置是应用相关于信号杂讯比(Signal to Noiseratio, SNR)的信号检测电路来在输入影像信号对应至不同SNR值时,适性地以不同的运算操作来计算限幅电平。请参照图1,其绘示依照本发明第一实施例的限幅电平(Slicer Level)计算装置的方块图。限幅电平计算装置I接收输入影像信号Vs找出其的限幅电平Lsl。限幅电平计算装置I包括低通滤波器10、信号检测电路12、移动平均计算电路14、同步顶端(Sync-tip)电压取值电路16、空白电压取值电路18、限幅电压电平计算电路20、后端处理电路22及时序控制电路26。低通滤波器10用以根据输入影像信号Vs产生低通滤波后的输入影像信号VsL。时序控制电路26包括水平同步锁相回路(Horizontal Phase Lock Loop,HPLL)单元26a及时序单元26b,其用以参考低通滤波后的输入影像信号VsL及限幅电平L_slicer来产生列更新信号Slu。信号检测电路12判断低通滤波后的输入影像信号VsL是否满足低信号杂讯比(Signal to Noise Ratio,SNR)条件;当低通滤波后的输入影像信号VsL满足此低SNR条件时,信号检测电路12使能低SNR控制信号SI。举例来说,信号检测电路12运算单元12a、比较单元12b、12d及计数单元12c,如图2所示。运算单元12a根据输入影像信号Vs及低频成分信号VsL找出输入影像信号Vs的高频成分信号VsH,并对高频成分信号VsH进行绝对值移动平均及加权运算操作,以找出杂讯强度信号Nr。举例来说,运算单元12a包括延迟器201、加法器203、绝对值取值器205、加总器207、乘法器209及暂存器211。延迟器201及加法器203用以根据输入影像信号Vs及低频成分信号VsL之差找出高频成分信号VsH。绝对值取值器205、加总器207及乘法器209用以根据高频成分信号VsH进行绝对值移动平均运算操作,以得到杂讯强度信号NS。暂存器211回应于使能序号E2,对杂讯强度信号NS进行取样得到取样信号NS_S。及低通滤波器213及乘法器215,其用以根据取样信号NS_S进行加权运算操作,以产生杂讯强度信号Nr。比较单元12b判断其杂讯强度信号Nr是否大于经由低通滤波器217产生的低通滤波后的同步高度信号SH_L ;若是,比较单元12b提供对应至第一电平的选择信号Fl (例如是对应至逻辑值I的选择信号Fl);若否,比较单元12b提供对应至第二电平的选择信号Fl (例如是对应至逻辑值0的选择信号Fl)。
举例来说,同步高度信号SH是由限幅电平计算装置I中的同步高度信号运算电路24所产生,其中包括加法器24a及绝对值取值器24b,其用以根据同步顶端电压电平L_synctip及空白电压电平L_blanking的差值的绝对值来产生同步高度信号SH。计数单元12c回应于选择信号Fl的第一电平将判断参数Psnr递增1,并回应于选择信号Fl的第二电平将判断 参数Psnr递减I。举例来说,计数单元12c中包括多工器223、加法器225及计数器227。多工器223及加法器225分别用以回应于选择信号Fl的电平选择性地提供+1及-I的数值及对参数Psnr与多工器223提供的数值进行加总操作。比较单元12d,判断参数Psnr是否大于临界值Ml。于判断参数Psnr的数值大于临界值Ml时,比较单元12d判断输入影像信号Vs满足低SNR条件,并对应地触发使能的低SNR控制信号SI,其中M为大于I的自然数。举例来说,比较单元12d例如为迟滞比较单元(Hysteresis Comparator),其于判断参数Psnr大于临界值Ml (即是判断输入影像信号Vs满足低SNR条件)时始输出对应至使能电平(例如是逻辑值I)的低SNR控制信号SI,并于判断参数Psnr小于临界值0 (即是判断输入影像信号Vs不满足低SNR条件)时始输出对应至非使能电平(例如是逻辑值0)的低SNR控制信号SI,如图3所示;其中临界值Ml大于数值O。移动平均计算电路14找出低通滤波后的输入影像信号VsL的移动平均电压电平Lma。举例来说,移动平均计算电路14包括加总器14a及乘法器14b,其中加总器14a例如根据下列方程式,来计算于一段操作期间的N个操作子期间中低通滤波后的输入影像信号VsL的加总数值
NLma = sL(i)
i=l其中i为时间索引,N为大于I的自然数。乘法器14b用以将加总器14a加总得到的加总数值除以N,以对应地得到输入影像信号VsL于此段操作期间中的平均电压电平Lma。同步顶端电压取值电路16于此段操作期间中找出同步顶端时间信息T_synctip及输入影像信号Vs的同步顶端电压电平L_synctip。举例来说,同步顶端电压取值电路16包括最小值搜寻单元16a及暂存器16b。最小值搜寻单元16a用以在找出此段操作期间中移动平均电压电平Lma的最小值时使能中间信号El。暂存器16b回应于使能的中间信号El对移动平均电压电平Lma进行取样,以得到同步顶端电压电平L_synctip。最小值搜寻单元16a更例如回应于使能的列更新信号Slu为重置,藉此针对下一个列的影像数据进行同步顶点电压电平L_synctip的搜寻操作。空白电压取值电路18参考同步顶端时间信息T_synctip于此段操作期间中找出空白时间信息T_blanking及输入影像信号Vs的空白电压电平L_blanking。举例来说,空白电压取值电路18包括下数单元(Down Counter) 18a及暂存器18b,其中下数单元18a于接收到使能的驱动信号El起执行下数操作,藉此自接收到使能的驱动信号El起延迟一段延迟时间(此下数操作的操作时间)后使能驱动信号E3。暂存器18b回应于使能的驱动信号E3对移动平均电压电平Lma进行取样,以得到空白电压电平L_blanking。限幅电压电平运算电路20根据同步顶端电压电平L_synctip及空白电压电平L_blanking找出限幅电压电平T2。举例来说,限幅电压电平运算电路20中包括具有加法器20a及乘法器20b的运算单元,其根据空白电压电平L_blanking及同步顶端电压电平L_synctip的中间电平得到限幅电压电平T2。后端处理电路22用以回应于低SNR控制信号SI,选择性地对限幅电压电平T2进行低频滤波操作,并选择性地以限幅电压电平T2及低通滤波操作后的限幅电压电平做为输出限幅电压电平L_slicer。举例来说,当低SNR控制信号SI对应至逻辑值I (即是判断输入影像信号Vs满足低SNR条件)时,后端处理电路22对应地以低通滤波操作后的限幅电压电平做为输出限幅电压电平L_slicer ;当低SNR控制信号SI对应至逻辑值0(即是判断输入影像信号Vs不满足低SNR条件)时,后端处理电路22对应地以限幅电压电平T2做为输出限幅电压电平L_slicer。举例来说,后端处理电路22可以低通滤波器22a、多工器22b及暂存器22c来实现。据此,本实施例的限幅电平计算装置I可参考输入影像信号Vs是否满足低SNR的条件来选择性地输出低通滤波操作后的限幅电压电平或未进行低通滤波操作的限幅电压电平。第二实施例本实施例的限幅电平计算装置应用相关于同频干扰(Co-channel Interference)的信号检测电路来在输入影像信号对应至不同强度的同频干扰时,适性地以不同的运算操作来计算限幅电平。请参照图4,其绘示依照本发明第二实施例的限幅电平计算装置。本实施例的限幅电平计算装置3与第一实施例的限幅电平计算装置不同的处在于其中更包括用以检测输入影像信号Vs的同频干扰情形的信号检测电路33及受控于信号检测电路33的控制电路31。信号检测电路33判断输入影像信号Vs是否满足同频干扰条件,并在输入影像信号Vs满足此同频干扰条件时使能同频干扰控制信号S2,以驱动限幅电平计算装置3以不同的运算操作来计算限幅电平。请参照图5,其绘示乃图4的信号检测电路33的详细方块图。进一步的说,信号检测电路33包括运算单元33a、比较单元33b、33d、计数单元33c及时序控制单元33e。运算单元33a找出同步顶端电压电平L_synctip的水平同步振幅值A_synctip。举例来说,运算单元33a中包括最小值搜寻单元320、最大值搜寻单元319、暂存器323、325、加法器327、低通滤波器329及乘法器332,其用以参考同步顶端电压电平L_synctip的最大值及最小值之差找出同步顶端电压电平L_synctip的振幅大小Sw,并根据加权运算后的此振幅大小产生水平同步振幅值A_synctip。比较单元33b判断水平同步振幅值A_synctip是否大于同步高度信号SH ;若是,表示此时输入影像信号Vi的同频干扰情形严重,如此比较单元33b对应地提供对应至第一电平的选择信号F3(例如是对应至逻辑值I的选择信号Fl);若否,表示此时输入影像信号Vi的同频干扰情况轻微,比较单元33b对应地提供对应至第二电平的选择信号F3 (例如是是对应至逻辑值0的选择信号F3)。
计数单元33c回应于选择信号F3的第一电平将判断参数Pcci递增1,并回应于选择信号F3的第二电平将判断参数Pcci递减I。举例来说,计数单元33c与第一实施例中信号检测电路12中的计数单元12c具有接近的电路结构与操作,于此,并不再对其进行赘述。
比较单元33d于判断参数Pcci的数值大于临界值M2时,判断输入影像信号Vi满足同频干扰条件,并对应地触发同频干扰控制信号S2。相似于第一实施例中信号检测电路12内所揭露的比较单元12d,信号检测电路33中的比较单元33d亦例如为迟滞比较单元,用以于判断参数Pcci大于临界值M2 (即是判断输入影像信号Vs满足同频干扰条件)时始输出对应至使能电平(例如是逻辑值I)的同频干扰控制信号S2,并于判断参数Pcci小于临界值0 (即是判断输入影像信号Vs不满足同频干扰条件)时始输出对应至非使能电平(例如是逻辑值0)的同频干扰控制信号S2 ;其中临界值M2大于数值O。时序控制单元33e参考列更新信号Slu提供更新时序信号F2,以控制信号检测电路33每间隔一段更新期间重置水平同步振幅值A_synctip及判断参数Pcci。此段更新期间例如等于LI段列更新期间,其中LI为自然数;换言的,更新时序信号F2是每间隔LI个列的列更新期间为使能,以重置水平同步振幅值A_synctip及判断参数Pcci。举例来说,时序控制单元33e包括上数单元301及比较单元304,其分别回应于列更新信号Slu将计数参数Pc递增I及判断计数参数Pc是否实质上等于数值LI ;当计数参数Pc等于数值LI 时,比较单元304使能更新时序信号F2以驱动运算单元33a中对应的子单元重置同步顶端电压电平L_synctip的最大值、最小值、判断参数Pcci及计数参数Pc。控制电路31根据同频干扰控制信号S2、空白电压电平L_blanking、前一笔空白电压电平L_blanking_dl、同步高度信号SH及前一笔同步高度信号SH_dl的数值关系产生一组状态信号。举例来说,此组状态信号包括状态信号BI、状态信号B2、状态信号Cl及状态信号C2。请参照图6,其绘示乃图4的控制电路31的详细方块图。进一步来说,控制电路31包括比较单元31a、31b、31c及逻辑单元31d。比较单元31a比较空白电压电平L_blanking及前一笔空白电压电平L_blanking_dl的大小,并于空白电压电平L_blanking大于前一笔空白电压电平时L_blanking_dl及前一笔空白电压电平_blanking_dl大于空白电压电平L_blanking时,分别提供使能的控制信号ClO及使能的控制信号Cl I。举例来说,比较单元31a可以比较器401及403来实现。比较单元31b比较同步高度信号SH及前一笔同步高度信号SH_dl的大小,并于同步高度信号SH大于前一笔同步高度信号SH_dl乘上加权参数R3时及同步高度信号SH大于前一笔同步高度信号SH_dl乘上加权参数R4时,分别提供使能的控制信号C13及C15。举例来说,比较单元31b可以乘法器406、409、比较器414及432来实现。比较单元31c比较同步高度信号SH及前一笔同步高度信号SH_dl的大小,并于前一笔同步高度信号SH_dl大于同步高度信号SH乘上加权参数R3时及前一笔同步高度信号SH_dl大于同步高度信号SH乘上加权参数R4时,分别提供使能的控制信号C12及C14。举例来说,比较单元31c可以乘法器423、426、比较器411及429来实现。逻辑单元31d根据前述控制信号C12-C15及同频干扰控制信号S2来产生此组状态信号。进一步的说,当同频干扰控制信号S2为使能且控制信号ClO为使能(即是前一笔空白电压电平L_blanking_dl高于空白电压电平L_blanking)且控制信号C12为使能(即是前一笔同步高度信号SH_d高于同步高度信号SH乘上加权参数R3)时,控制电路31d使能此组状态信号中的状态信号BI。当同频干扰控制信号S2为使能且控制信号Cll为使能(即是空白电压电平L_blanking高于前一笔空白电压电平L_blanking_dl)且控制信号C13为使能(即是同步高度信号SH高于前一笔同步高度信号SH_d乘上加权参数R3)时,控制电路31d使能此组状态信号中的状态信号B2。当同频干扰控制信号S2为非使能且控制信号ClO为使能(即是前一笔空白电压电平L_blanking_dl高于空白电压电平L_blanking)且控制信号C14为使能(即是前一笔同步高度信号SH_d高于同步高度信号SH乘上加权参数R4)时,控制电路31d使能此组状态信号中的状态信号Cl。当该同频干扰控制信号S2为非使能且控制信号Cll为使能(即是空白电压电平L_blanking高于前一笔空白电压电平L_blanking_dl)且控制信号C15为使能(即是同步 高度信号SH高于前一笔同步高度信号SH_d乘上加权参数R4)时,控制电路31d使能此组状态信号中的状态信号C2。举例来说,逻辑单元31d可以及门(And Gate) 440、441、442、443及反相门(NotGate) 420 来实现。在本实施例中,信号检测电路33及控制电路31所产生的同频干扰控制信号S2及状态信号B1、B2、C1及C2被提供至限幅电压计算装置3中的各个子电路,来对其进行相对应的控制操作。针对后端处理电路42的适性控制请再次参照图4。在一个例子中,后端处理电路42中更包括逻辑单元42d,其用以参考状态信号B2、Cl及C2来产生驱动信号E4驱动暂存器42c的暂存操作。进一步来说,逻辑单元42d于状态信号B2、C1及C2均为非使能时,参考列更新信号Slu来使能驱动信号E4,并于状态信号B2、Cl及C2其中的部份或全部为使能时,非使能驱动信号E4。据此,在状态信号B2、C1及C2其中的任一指示的状态发生时,驱动信号E4为非使能,以非使能暂存器42c的暂存操作,以非使能限幅电平L_slicer的更新操作。而在状态信号B2、Cl及C2指示的状态均为不发生时,驱动信号E4于列更新信号Slu使能时为使能,以驱动暂存器42c对应地更新限幅电平L_slicer。逻辑单元42d例如可由或门(OR Gate)0R1、反相门NOTl与及门ANDl来实现。针对限幅电压电平计算电路40的适性控制请再次参照图4。在一个例子中,限幅电压电平计算电路40中更包括逻辑单元40c、暂存器40d及多工器40e。暂存器40回应于驱动信号E5对空白电压取值电路38输出的空白电压电平L_blanking进行取样,以提供前一笔空白电压电平L_blanking_dl。多工器40e接收并回应于状态信号BI选择性地输出空白电压电平L_blanking及前一笔空白电压电平L_blanking_dl其中之一。举例来说,当状态信号BI为使能(例如是对应至逻辑值I)时,多工器40e是输出前一笔空白电压电平L_blanking_dl ;当状态信号BI为非使能(例如是对应至逻辑值0)时,多工器40e输出空白电压电平L_blanking。其中,在状态信号BI为使能(即是同频干扰控制信号S2为使能且前一笔空白电压电平L_blanking_dl高于空白电压电平L_blanking且前一笔同步高度信号311_(1高于同步高度信号SH乘上加权参数R3的情况)时,目前的空白电压电平L_blanking很可能因为严重的同频干扰而为不可靠。据此,多工器40e驱动加法器40a及乘法器40e参考前一笔空白电压电平L_blanking_dl来进行限幅电平L_slicer的计算操作,藉此避免加法器40a及乘法器40b根据不可靠的空白电压电平L_blanking计算出错误的限幅电平L_slicer。
逻辑单元40c于状态信号BI及B2均为非使能时,参考列更新信号Slu来使能驱动信号E5,并于状态信号BI及B2其中的部份或全部为使能时,非使能驱动信号E5。其中在状态信号BI为使能(即是同频干扰控制信号S2为使能且前一笔空白电压电平L_blanking_dl高于空白电压电平L_blanking且前一笔同步高度信号SH_d高于同步高度信号SH乘上加权参数R3的情况)或状态信号B2为使能(即是同频干扰控制信号S2为使能且空白电压电平L_blanking高于前一笔空白电压电平L_blanking_d且同步高度信号SH高于前一笔同步高度信号SH_d乘上加权参数R3的情况)时,目前的空白电压电平L_blanking很可能因为严重的同频干扰而为不可靠。据此,逻辑单元40e对应地在前述情况中非使能驱动信号E5,以非使能暂存器40d的数据更新操作,藉此避免暂存器40d针对不可靠的空白电压电平L_blanking进行取样操作。举例来说,逻辑单元40c可以或门0R2、反相门N0T2及及门AND2来实现。针对同步高度信号运算电路44的适性控制

请再次参照图4。在一个例子中,限幅电平计算装置3中的同步高度信号运算电路44包括暂存器44d,其用以对加法器44a及绝对值取值器44b所产生的同步高度信号SH进行取样,以取样得到前一笔同步高度信号SH_d。在状态信号BI为使能或状态信号B2为使能时,目前的空白电压电平L_blanking及根据其推算得到的同步高度信号SH很可能因为严重的同频干扰而为不可靠。据此,同步高度信号运算电路44例如包括与逻辑单元40c相似的逻辑单元44c,其用以在状态信号BI或B2为使能的情况下,产生非使能的驱动信号E5',藉此避免暂存器44d针对不可靠的同步高度信号SH进行取样操作。针对同步顶端电压取值电路36包的适性控制请再次参照图4。在一个例子中,同步顶端电压取值电路36包括最小值搜寻单元36a、暂存器36b及逻辑单元36c。最小值搜寻单元36a于找出操作期间中移动平均电压电平Lma的最小值时使能中间信号El。暂存器36b回应于使能的驱动信号E2对移动平均电压电平Lma进行取样,以得到同步顶端电压电平L_Synctip。逻辑单元36c于同频干扰控制信号S2为非使能或同步门信号HsynC_gate为使能时,根据使能的中间信号El使能驱动信号E2,并于同频干扰控制信号S2为使能且同步门信号HsynC_gate为非使能时,非使能驱动信号E2。在同频干扰控制信号S2为非使能时,逻辑单元36c控制驱动信号E2与中间信号El具有实质上相同的信号波形,以驱动暂存器36b根据移动平均电压电平Lma取样得到同步顶端电压电平L_synctip。在同频干扰控制信号S2为使能时,移动平均电压电平Lma很可能因为严重的同频干扰而为不可靠。据此,逻辑单元36c在同步门信号HsynC_gate为非使能时非使能驱动信号E2,而仅在同步门信号HsynC_gate为使能时控制驱动信号E2与中间信号El具有实质上相同的信号波形。举例来说,逻辑单元36c可以反相门N0T3、或门0R3及及门AND3来实现。本发明前述实施例的限幅电平计算装置设置有信号检测电路,用以在输入影像信号满足低SNR条件或同频干扰条件时,适性地改变其针对限幅电平的计算操作。据此,相较于传统限幅电平计算电路,本发明前述实施例的限幅电平计算装置具有可在影像信号的SNR较低或其受到同频干扰的情况下,有效地产生准确度较高的限幅电平的优点。综上所述,虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明。本发明所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰。因此,本发明的保护范围当以权利要求所界定 的为准。
权利要求
1.一种限幅电平计算装置,用以找出一输入影像信号的一限幅电平,该限幅电平计算装置包括 一第一信号检测电路,用以判断该输入影像信号是否满足一低信号杂讯比条件,当该输入影像信号满足该低信号杂讯比条件时,该第一信号检测电路使能一低信号杂讯比控制信号; 一移动平均计算电路,用以找出该输入影像信号的一移动平均电压电平; 一同步顶端电压取值电路,用以找出一同步顶端时间信息及该输入影像信号的一同步顶端电压电平; 一空白电压取值电路,用以参考该同步顶端时间信息找出一空白时间信息及该输入影像信号的一空白电压电平; 一限幅电压电平运算电路,用以根据该同步顶端电压电平及该空白电压电平找出一限幅电压电平;以及 一后端处理电路,用以回应于该低信号杂讯比控制信号,选择性地对该限幅电压电平进行低频滤波操作。
2.如权利要求I所述的限幅电压计算装置,其特征在于,更包括 一第二信号检测电路,用以判断该输入影像信号是否满足一同频干扰条件,当该输入影像信号满足该同频干扰条件时,该第二信号检测电路使能一同频干扰控制信号。
3.如权利要求2所述的限幅电压计算装置,其特征在于,该同步顶端电压取值电路包括 一最小值搜寻单元,用以于找出该移动平均电压电平的最小值时使能一中间信号; 一暂存器,回应于使能的一驱动信号对该移动平均电压电平进行取样,以得到该同步顶端电压电平;及 一逻辑单元,用以于该同频干扰控制信号为非使能或一同步门信号为使能时根据使能的该中间信号使能该驱动信号,并于该同频干扰控制信号为使能且该同步门信号为非使能时非使能该驱动信号。
4.如权利要求2所述的限幅电压计算装置,其特征在于,更包括 一控制电路,用以根据该同频干扰控制信号、该空白电压电平、前一笔该空白电压电平、一同步高度信号及前一笔该同步高度信号的数值关系产生一组状态信号。
5.如权利要求4所述的限幅电压计算装置,其特征在于 当该同频干扰控制信号为使能且该空白电压电平高于前一笔该空白电压电平且该同步高度信号高于前一笔该同步高度信号时,该控制电路使能该组状态信号中的一第一状态信号; 当该同频干扰控制信号为非使能且前一笔该空白电压电平高于该空白电压电平且前一笔该同步高度信号高于该同步高度信号时,该控制电路使能该组状态信号中的一第二状态信号; 当该同频干扰控制信号为非使能且该空白电压电平高于前一笔该空白电压电平且该同步高度信号高于前一笔该同步高度信号时,该控制电路使能该组状态信号中的一第三状态信号。
6.如权利要求5所述的限幅电压计算装置,其特征在于,该后端处理电路包括一低通滤波单元,用以对该限幅电压电平进行低通滤波操作,以得到低通滤波后的该限幅电压电平; 一多工器,接收并回应于该低信号杂讯比控制信号选择性地输出该限幅电压电平及低通滤波后的该限幅电压电平其中之一; 一暂存器,回应于一驱动信号储存该多工器输出的该限幅电压电平及低通滤波后的该限幅电压电平其中之一;及 一逻辑单元,用以于该第一、该第二及该第三状态信号均为非使能时,参考一列更新信号来使能该驱动信号,并于该第一至该第三状态信号其中的部份或全部为使能时非使能该驱动信号。
7.如权利要求4所述的限幅电压计算装置,其特征在于 当该同频干扰控制信号为使能且前一笔该空白电压电平高于该空白电压电平且前一笔该同步高度信号高于该同步高度信号时,该控制电路使能该组状态信号中的一第四状态信号;及 当该同频干扰控制信号为使能且该空白电压电平高于前一笔该空白电压电平且该同步高度信号高于前一笔该同步高度信号时,该控制电路使能该组状态信号中的一第一状态信号。
8.如权利要求7所述的限幅电压计算装置,其特征在于,该限幅电压电平运算电路包括 一暂存器,回应于一驱动信号对该空白电压取值电路输出的该空白电压电平进行取样,以提供前一笔该空白电压电平; 一多工器,接收并回应于该第四状态信号选择性地输出该空白电压电平及前一笔该空白电压电平其中之一 '及 一运算单元,用以根据该多工器提供的该空白电压电平及前一笔该空白电压电平其中之一与该同步顶端电压电平得到该限幅电压电平。
9.如权利要求8所述的限幅电压计算装置,其特征在于,该限幅电压电平运算电路包括 一逻辑单元,用以于该第一及该第四状态信号均为非使能时,参考一列更新信号来使能该驱动信号,并于该第一及该第四状态信号其中的部份或全部为使能时非使能该驱动信号。
10.如权利要求7所述的限幅电压计算装置,其特征在于,更包括 一同步高度信号运算电路,包括 一运算单元,用以对该同步顶端电压电平及该空白电压电平进行相减取绝对值运算,以找出一同步高度信号; 一暂存器,回应于一驱动信号对该运算单元输出的该同步高度信号进行取样,以提供前一笔该同步高度信号;及 一逻辑单元,用以于该第一及该第四状态信号均为非使能时,参考一列更新信号来使能该驱动信号,并于该第一及该第四状态信号其中的部份或全部为使能时非使能该驱动信号。
11.如权利要求2所述的限幅电压计算装置,其特征在于,该第二信号检测电路包括一运算单元,用以找出该同步顶端电压电平的一水平同步振幅值; 一第一比较单元,用以判断该水平同步振幅值是否大于一同步高度信号;若是,该比较单元提供对应至一第一电平的选择信号;若否,该比较单元提供对应至一第二电平的选择信号; 一计数单元,回应于该选择信号的该第一电平将一判断参数递增1,并回应于该选择信号的该第二电平将该判断参数递减I ;及 一第二比较单元,用以于该判断参数的数值大于一临界值时判断该输入影像信号满足该同频干扰条件,并对应地触发该同频干扰控制信号。
12.如权利要求11所述的限幅电压计算装置,其特征在于,该第二信号检测电路更包括 一时序控制单元,用以参考一列更新信号提供一更新时序信号,以控制该第二信号检测电路每间隔一段更新期间重置该水平同步振幅值及该判断参数。
13.如权利要求2所述的限幅电压计算装置,其特征在于,该空白电压取值电路包括 一下数单元,回应于该驱动信号延迟一段延迟时间,以使能一第二驱动信号; 一暂存器,回应于使能的该第二驱动信号对该移动平均电压电平进行取样,以得到该空白电压电平。
14.如权利要求I所述的限幅电压计算装置,其特征在于,该第一信号检测电路包括 一运算单元,用以找出该输入影像信号的一高频成分信号,并对该高频成分信号进行绝对值移动平均及加权运算操作,以找出一杂讯强度信号; 一第一比较单元,用以判断该杂讯强度信号是否大于一同步高度信号;若是,该比较单元提供对应至一第一电平的选择信号;若否,该比较单元提供对应至一第二电平的选择信号; 一计数单元,回应于该选择信号的该第一电平将一判断参数递增1,并回应于该选择信号的该第二电平将该判断参数递减I ;及 一第二比较单元,用以于该判断参数的数值大于一临界值时判断该输入影像信号满足该低信号杂讯比条件,并对应地触发该低信号杂讯比控制信号。
全文摘要
一种限幅电平(Slicer Level)计算装置,包括信号检测电路、移动平均计算电路、同步顶端(Sync-tip)电压、空白电压取值电路、限幅电压电平运算电路及后端处理电路。信号检测电路判断输入影像信号是否满足低信号杂讯比(Signal to Noise Ratio,SNR)条件,若是,使能低SNR控制信号。移动平均计算电路找出输入影像信号的移动平均电压电平。同步顶端电压取值电路、空白电压取值电路及限幅电压电平运算电路分别找出同步顶端电压电平、空白电压电平及限幅电压电平。后端处理电路回应于低SNR控制信号,选择性地对限幅电压电平进行低频滤波操作。
文档编号H04N5/931GK102710917SQ201110084899
公开日2012年10月3日 申请日期2011年3月28日 优先权日2011年3月28日
发明者林信一 申请人:联咏科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1