一种lte下行系统中的速率匹配方法

文档序号:7669230阅读:327来源:国知局
专利名称:一种lte下行系统中的速率匹配方法
技术领域
本发明属于通信系统中的编码调制技术领域,更为具体地讲,涉及一种LTE下行系统中的速率匹配方法。
背景技术
3G移动通信的出现给人们带来了许多方便,但是随着新业务的不断出现,目前3G 系统的传输速率已经远远不能满足人们日益增长的需求。为了保证在未来十年甚至更长时间内的有效竞争力,第三代合作伙伴计划(3rd GenerationPartnership Pro ject, 3GPP) 决定开展移动通信系统(Universal MobileTelecommunication System, UMTS)技术的长期演进(Long Term Evolution, LTE)项目。LTE项目的展开遏制了全球微波接入互操作 (World interoperability forMicrowave Access, WiMAX)技术的迅猛崛起之势并且能够与3GPP2提出的宽带技术相抗衡,也被看作是在过去几十年技术储备的基础上研发出的 “准4G”技术。从LTE系统设计指标可以看到,LTE旨在提高数据传输速率,降低系统时延, 增大系统容量和覆盖范围,同时降低运营成本。为了满足其性能需求,LTE在空中接口方面用频分多址(Frequency Division Multiple Access, FDMA)替代了 3GPP 长期使用的码分多址(Code Division Multiple Access,CDMA)作为多址技术,并大量采用了多输入多输出 (multiple-input multiple-output, ΜΙΜΟ)技术和自适应技术提高数据速率和系统性能, 使空中接口传输能力达到lOOMbit/s以上。3GPP LTE受到了世界上绝大多数运营商的青睐,已经被公认为是能在2010 2020年支持世界电信产业的移动通信系统。在LTE下行物理层传输系统中,考虑到Turbo码强大的纠检错能力、合理的复杂度以及在适应不同码长和码率上的灵活性,3GPP工作组选取了 1/3码率的Turbo码作为其基带数据传输的编码方式。此外,为了满足系统对各种码率的需求,LTE在Turbo编码后又引入了速率匹配(Rate Matching, RM)处理过程,即针对不同的码率,通过填充或打孔方式来处理编码输出序列,以获得期望长度的码序列。同时,速率匹配过程应该重复尽可能少的比特并且保留尽可能多的系统信息以便降低传输冗余、获取更高的编码增益。因此,选取合适的速率匹配方法对于整个LTE速率匹配过程有至关重要的作用。

发明内容
本发明的目的在于克服现有技术的不足,提供一种误码率低、运算复杂度不高的 LTE下行系统中的速率匹配方法。为实现上述目的,本发明LTE下行系统中的速率匹配方法,其特征在于,包括以下步骤(1)、比特收集首先获得LTE Turbo编码的输出系统比特流《…,两个校验比特流) ,df];然后将这三个比特流分别经过子块交织,分别得到三个输出序列=Vf^ vf, <),其中,k=0,1,…,κ -ι,κ 为交织长度;再将这三个序列中的信息比特交错合并,合并方式如下W3k =vf},k = 0, ... ,κπ-1w3k+l= 0, ... ,Κπ-1(1)W3k+2 =vf},k = 0, ... ,Κπ-1合并后得到比特序列wk,其中k = 0,1,-,Kw-LKw = 3Κπ ;合并后得到比特序列 Wk在循环缓冲器中暂存;O)、速率匹配在发生端,速率匹配后输出序列为ek,k = 0,1,. .,E-1,输出序列的长度E = Κπ/ R,R为系统目标码率;定义速率匹配过程中填充或打孔的比特数为M,M的表达式如下M = Kw-E = 3Κπ-Ε(2)M值为负时,速率匹配过程需要填充;反之,M值为正时,速率匹配过程需要打孔;所述的填充为首先把比特序列Wk中所有Kw个比特依次输出,然后从循环缓冲器的起始位置开始,循环连续读取|μ|个比特并进行输出,得到长度为Ε的匹配输出序列% ;所述的打孔为al、如果M彡Κπ,交错地打掉比特序列Wk中的校验1和校验2比特位,在打掉M个比特后,得到长度为E匹配输出序列% ;a2、如果Κπ < M < ,交错地打掉比特序列Wk中的校验1和校验2比特位,然后再从得到的比特序列的起始位置开始,依次打掉M-Kn个校验比特,从而得到长度为E匹配输出序列%;a3、如果<Μ,所有校验位均被打掉,依次打掉Μ_2Κπ系统比特,得到长度为E 匹配输出序列eko本发明的发明目的是这样实现的本发明针对3GPP LTE下行系统,提出了基于Turbo编码的传输信道模型,采用循环填充和交错打孔的LTE下行系统中的速率匹配方法。在本发明中,首先采用系统-校验信息比特流交错合并的方法进行比特收集,然后针对收集到的比特流,采用循环填充或交错打孔方法添加或打掉相应数目的比特得到对应的码率,实现速率匹配。经实验测试表明, 与传统的LTE速率匹配方法相比,该速率匹配方法能够有效地提高误比特率(Bit Error Rate, BER)性能。此外,本发明LTE下行系统中的速率匹配方法跳过了对伪比特的定位和删除,降低了运算的复杂度,提高了算法在软、硬件上的可实现性。


图1是3GPP LTE针对Turbo编码的速率匹配框图;图2是现有技术的LTE下行系统中的速率匹配方法处理流程图;图3是本发明采用循环填充和交错打孔的速率匹配方法的流程图;图4是采用循环填充和交错打孔的解速率匹配方法的流程图;图5是采用循环填充和交错打孔的速率匹配算法示意图;图6是不同速率匹配方法在不同CQI值的误码率性能比较图。
具体实施例方式下面结合附图对本发明的具体实施方式
进行描述,以便本领域的技术人员更好地理解本发明。需要特别提醒注意的是,在以下的描述中,当已知功能和设计的详细描述也许会淡化本发明的主要内容时,这些描述在这里将被忽略。实施例图1是3GPP LTE针对Turbo编码的速率匹配框图。如图1所示,在发送端,从Turbo编码器出来的三个信息比特流,一个系统比特流
40),两个校验比特流义1),42),分别经过子块交织,输出三路序列,再经
比特收集,即合并,得到比特序列并暂存在循环缓冲器中,最后对循环缓冲器中的比特序列进行填充或打孔,最终得到目标长度的匹配输出序列%。图2是现有技术的LTE下行系统中的速率匹配方法处理流程图。在这个流程处理中,系统比特流i/f),校验比特流1趟、、校验比特流2 d[2), 将这三个比特流df)、d^K df)分别经过子块交织得到交织后得三个输出序列
,其中L为交织长度。合并方式是IT先将交织后的系统tt特流完ι输出, 然后再将两个交织后的校验比特流、vf)交叉输出,用公式表述如下Wk =vf\k = 0, ... ,Κπ-1^K +2k= 0, ... ,Κπ-1(3)W^+2k+1 =vf),k = 0,...,Kn_l寻找合并后得到比特序列Wk的虚拟比特位置,填充或打孔,得到目标长度的匹配输出序列%。图3是本发明采用循环填充和交错打孔的速率匹配方法的流程图。在本发明中,如图3所示,经子块交织后的三路比特序列通过基于系统-校验比特交错合并的比特收集方式进行比特合并,这种方式如式(1)所述,然后,在循环缓冲器暂存。对循环缓冲器中的合并后得到比特序列Wk的处理则采用基于循环填充或交错打孔的方式进行速率匹配,速率匹配过程可以统一表示为如下形式ek = WQ(kM,Kx)^k = 0,1, ... ,E-I(4)其中Q(k,M,Kn)为置换函数,定义如下
权利要求
1.一种LTE下行系统中的速率匹配方法,其特征在于,包括以下步骤 (1)、比特收集在发送端,首先获得LTE Turbo编码的输出系统比特流i/f),两个校验比特流41)、i/f);然后将这三个比特流分别经过子块交织,分别得到三个输出序列V , <2),其中,k = 0,l,"^Kn-LKn为交织长度;再将这三个序列中的信息比特交错合并,合并方式如下W3k =vf),k = 0,…·,Κπ-1W3k+\ =V ,k = 0,... ,Κπ-1(1) +2 =<2),k = 0,…· 合并后得到比特序列wk,其中k = 0,l,-,Kw-LKw = 3Κπ ;合并后得到比特序列Wk在循环缓冲器中暂存; O)、速率匹配在发生端,速率匹配后输出序列为ek,k = 0,1,. .,E-1,输出序列的长度E = KVR,R 为系统目标码率;定义速率匹配过程中填充或打孔的比特数为Μ, M的表达式如下 M = Kw-E = 3Κπ-Ε(2)M值为负时,速率匹配过程需要填充;反之,M值为正时,速率匹配过程需要打孔; 所述的填充为首先把比特序列Wk中所有Kw个比特依次输出,然后从循环缓冲器的起始位置开始,循环连续读取|Μ|个比特并进行输出,得到长度为E的匹配输出序列q ;所述的打孔为al、如果M彡Κπ,交错地打掉比特序列Wk中的校验1和校验2比特位, 在打掉M个比特后,得到长度为E匹配输出序列% ;a2、如果Κπ < M < ,交错地打掉比特序列Wk中的校验1和校验2比特位,然后再从得到的比特序列的起始位置开始,依次打掉M-Kn个校验比特,从而得到长度为E匹配输出序列% ;a3、如果<Μ,所有校验位均被打掉,依次打掉Μ-2Κπ系统比特,得到长度为E匹配输出序列%。
2.根据权利要求1所述的LTE下行系统中的速率匹配方法,其特征在于,还包括以下步骤(3)、接收端接收到长度为E的解调序列q,k = 0,1,. . .,E-1,发生端速率匹配填充或打孔的比特数为M,解调序列q经过逆填充或打孔过程得到长度Kw的合并序列Wk ;G)、在得到收集序列W' k之后,要对收集序列W' k进行交错提取并分路,得到分路后,得到的三路比特序列、、v:(2)分别对应前段子块交织后的系统比特序列vf) 和两个校验比特序列、V^,然后,分别进行解子块交织,得到系统比特流^ °3),两个校验比特流《⑴、df、。
3.根据权利要求2所述的LTE下行系统中的速率匹配方法,其特征在于,所述的逆填充或打孔为对应于发送端基于循环填充和交错打孔的速率匹配方法,在接收端将对应处理位置上填充或打孔的比特删去或添零,从而恢复填充或打孔前的比特序列一 k WP(kM,Kx)=ek^ = 0,1,...,E-I其中P(k,M,Kn)为置换函数,定义如下
全文摘要
本发明公开了一种LTE下行系统中的速率匹配方法,针对3GPP LTE下行系统,提出了基于Turbo编码的传输信道模型,采用循环填充和交错打孔的LTE下行系统中的速率匹配方法。在本发明中,首先采用系统-校验信息比特流交错合并的方法进行比特收集,然后针对收集到的比特流,采用循环填充或交错打孔方法添加或打掉相应数目的比特得到对应的码率,实现速率匹配。经实验测试表明,与传统的LTE速率匹配方法相比,该速率匹配方法能够有效地提高误比特率(Bit Error Rate,BER)性能。此外,本发明LTE下行系统中的速率匹配方法跳过了对伪比特的定位和删除,降低了运算的复杂度,提高了算法在软、硬件上的可实现性。
文档编号H04L1/00GK102325000SQ20111012876
公开日2012年1月18日 申请日期2011年5月18日 优先权日2011年5月18日
发明者余龙, 刘健, 隆克平 申请人:电子科技大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1