高清图像解码器工作状态监控装置的制作方法

文档序号:7841202阅读:244来源:国知局
专利名称:高清图像解码器工作状态监控装置的制作方法
技术领域
本实用新型涉及一种高清视频处理装置,尤其涉及一种高清视频解码器状态监控
>J-U ρ α装直。
背景技术
在高清图像处理系统里,处理器通常只能采集数字图像,如ΒΤ1120标准或数字RGB格式最常用,高清图像解码器在图像处理系统里面起到对图像格式转换的作用,如由模拟转为数字BTl 120/数字RGB格式,由HDMI转为数字BTl 120等。这些解码器上电后需要进行配置才可以按设定的参数正常工作,输出的图像信号中行同步与列同步信号会有固定 的频率,以保证图像处理器能够接收到正确的数据。但是,由于外部电磁辐射、电源波动或其它因素,图像解码器会有死机或自复位、或工作参数丢失等现象,而使图像处理器不能够采集到正常的高清数字图像。虽然在高清图像处理系统设计时,通常要外挂看门狗电路,实时的监测系统的工作状态,但是,此种看门狗电路只能对主芯片是否在工作进行监测,而不能对芯片的工作状态是否正确进行监测。

实用新型内容本实用新型提供一种高清图像解码器状态监控装置,用于解决现有的图像系统通过外挂的看门狗电路检测高清图像解码器的工作状态,只能对主芯片是否在工作进行监测,而不能对高清视频解码芯片的工作状态是否正确进行监测的问题。本实用新型一种高清图像解码器工作状态监控装置,其中,一现场可编程门阵列(Field — Programmable Gate Array,简称FPGA)的输入端连接高清图像解码器的输出端,所述FPGA的输出端连接视频处理器,所述视频处理器的输出端连接高清图像解码器。本实用新型一种高清图像解码器工作状态监控装置的一实施例,其中,所述高清图像解码器的输出端包括,行同步信号输出端、列同步信号输出端以及数据总线信号输出端。本实用新型一种高清图像解码器工作状态监控装置的一实施例,其中,所述行同步信号输出端连接所述FPGA的第一精确测频逻辑的输入端,所述列同步信号输出端连接所述FPGA的第二精确测频逻辑的输入端。本实用新型一种高清图像解码器工作状态监控装置的一实施例,其中,所述第一精确测频逻辑以及第二精确测频逻辑与所述FPGA的判断模块连接,所述判断模块的输出端为所述FPGA的输出端,并与所述视频处理器的控制信号输入端连接。本实用新型一种高清图像解码器工作状态监控装置的一实施例,其中,视频处理器的输出端输出配置信号,所述高清图像解码器接收所述配置信号,并进行重新配置。本实用新型一种高清图像解码器工作状态监控装置,通过高速可编程逻辑器件FPGA,对高清视频解码芯片的输出行同步信号与列同步信号同时进行实时的准确的测频监测,如果同步信号的频率不正确或没有频率信号输出,则可判断出解码器工作状态不正确,FPGA会给出主处理器相应的控制信号,主处理器收到信号后对解码器芯片进行重新配置。通过本实用新型的高清图像解码器工作状态监控装置,能够对高清视频解码芯片的工作状态是否正确进行监测,可以有效的防止高清图像处理系统死机现象的发生。

图I所示为本实用新型高清图像解码器状态监控装置实施例一的模块图;图2所示为本实用新型高清图像解码器状态监控装置实施例二的模块图。
具体实施方式
图I所示为本实用新型高清图像解码器状态监控装置实施例一的模块图,如图I所示,本实用新型高清图像解码器状态监控装置的结构包括,一个FPGA2的输入端连接高清图像解码器I的输出端,FPGA2的输出端连接视频处理器3,视频处理器3的输出端连接 高清图像解码器I的控制信号输入端。本实施例一中,通过高速可编程逻辑器件FPGA,对高清视频解码芯片的输出行同步信号与列同步信号进行监测,如果同步信号的频率不正确或没有频率信号输出,则可判断出解码器工作状态不正确,FPGA会给出主处理器相应的控制信号,主处理器收到信号后对解码器芯片进行重新配置。图2所示为本实用新型高清图像解码器状态监控装置实施例二的模块图,如图2所示,本实施例二中,FPGA2包括第一精确测频逻辑6,第二精确测频逻辑8以及判断模块7 ;高清图像解码器I的输出端包括,行同步信号输出端4、列同步信号输出端5以及数据总线信号输出端9 ;行同步信号输出端4连接FPGA2的第一精确测频逻辑6的输入端,列同步信号输出端5连接所述FPGA2的第二精确测频逻辑8的输入端,数据总线信号输出端9连接所述FPGA2的数据接口。视频处理器3的输出端输出配置信号,所述高清图像解码器I接收所述配置信号,并进行重新配置。本实施例二中,通过第一精确测频逻辑6以及第二精确测频逻辑8对高清视频解码芯片的输出行同步信号与列同步信号同时进行实时的准确的测频监测,通过判断模块7对信号进行判断,如果同步信号的频率不正确或没有频率信号输出,则可判断出解码器工作状态不正确。综上所述,本实用新型一种高清图像解码器工作状态监控装置,通过高速可编程逻辑器件FPGA,对高清视频解码芯片的输出行同步信号与列同步信号同时进行实时的准确的测频监测,如果同步信号的频率不正确或没有频率信号输出,则可判断出解码器工作状态不正确,FPGA会给出主处理器相应的控制信号,主处理器收到信号后对解码器芯片进行重新配置。通过本实用新型的高清图像解码器工作状态监控装置,能够对高清视频解码芯片的工作状态是否正确进行监测,可以有效的防止高清图像处理系统死机现象的发生。以上显示和描述了本实用新型的基本原理和主要特征和本实用新型的优点。本行业的技术人员应该了解,本实用新型不受上述实施例的限制,上述实施例和说明书中描述的只是说明本实用新型的原理,在不脱离本实用新型精神和范围的前提下,本实用新型还会有各种变化和改进,这些变化和改进都落入要求保护的本实用新型范围内。本实用新型要求保护范围 由所附的权利要求书及其等效物界定。
权利要求1.一种高清图像解码器工作状态监控装置,其特征在于,一现场可编程门阵列的输入端连接高清图像解码器的输出端,所述现场可编程门阵列的输出端连接视频处理器,所述视频处理器的输出端连接高清图像解码器。
2.根据权利要求I所述的装置,其特征在于,所述高清图像解码器的输出端包括,行同步信号输出端、列同步信号输出端以及数据总线信号输出端。
3.根据权利要求2所述的装置,其特征在于,所述行同步信号输出端连接所述现场可编程门阵列的第一精确测频逻辑的输入端,所述列同步信号输出端连接所述现场可编程门阵列的第二精确测频逻辑的输入端。
4.根据权利要求I所述的装置,其特征在于,视频处理器的输出端输出配置信号,所述高清图像解码器接收所述配置信号,并进行重新配置。
专利摘要一种高清图像解码器工作状态监控装置,其特征在于,一现场可编程门阵列的输入端连接高清图像解码器的输出端,所述现场可编程门阵列的输出端连接视频处理器,所述视频处理器的输出端连接高清图像解码器。本实用新型通过高速可编程逻辑器件FPGA,对高清视频解码芯片的输出行同步信号与列同步信号同时进行实时的准确的测频监测,如果同步信号的频率不正确或没有频率信号输出,则可判断出解码器工作状态不正确,FPGA会给出主处理器相应的控制信号,主处理器收到信号后对解码器芯片进行重新配置。
文档编号H04N7/26GK202679531SQ201120325378
公开日2013年1月16日 申请日期2011年9月1日 优先权日2011年9月1日
发明者李传志, 汪辉 申请人:上海星尘电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1