三维单涡卷混沌电路的制作方法

文档序号:7842031阅读:239来源:国知局
专利名称:三维单涡卷混沌电路的制作方法
技术领域
本实用新型涉及一种混沌电路,特别涉及一种三维单涡卷混沌电路。
背景技术
随着保密通信技术的发展,如何提高通信系统的保密性能成为人们关心的一个重要课题,利用单涡卷混沌系统进行保密通信可以有效的提高保密系统的性能,但现有的混沌系统多为双涡卷混沌电路,此为现有技术的不足之处。
发明内容本实用新型要解决问题是提供一种三维单涡卷混沌电路。本实用新型采用的技术方案是由集成运算放大器ui、U2、U3和乘法器U4、U5组成,集成运算放大器实现加法,反相,积分功能,实现系统中的线性项,乘法器实现乘法功能,实现系统中的非线性项,乘法器 U4接集成运算放大器Ul,乘法器U5接接集成运算放大器U2。所述Ul的第1引脚通过电阻Rx与其第2引脚相接 ’第1引脚通过电阻Rl与Ul 的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11 引脚接VEE ;第6引脚通过电容Cl与Ul第7引脚相接;第8引脚通过电阻R24与Ul第9 引脚相接;第13引脚通过电阻R14与Ul第1第14引脚通过电位器Rll与Ul第2引脚相接。所述U2的第1引脚通过电阻Ry与U2第2引脚相接;第1引脚通过电阻R2与U2 的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11 引脚接VEE ;第6引脚通过电容C2与U2第7引脚相接;第8引脚通过电容C3与U2第9引脚相接;第13引脚通过电阻R35与U2第14引脚相接;第14引脚通过电位器R33与U3第 2引脚相接。所述U3第1引脚通过电阻Rz与U3第2引脚相接;第1引脚通过电阻R3与U2的第9引脚相接;第3引脚、第5.引脚、第10引脚、第12引脚均接地;第4引脚接VCC ;第11 引脚接VEE。所述U4的第1引脚接至Ul的第7引脚,接至TO的第1引脚,通过电阻R13接至 Ul的第13引脚,通过电位器R22接至U2的第2弓丨脚U4的第3引脚,通过电位器Rl2接至 Ul的第2引脚,接至U2的第8引脚,U4的第2引脚、第4引脚、第6引脚接地,第8引脚接 VCC, H 5 引脚接 VEE。所述TO的第1引脚,接至Ul的第7引脚,接至U4的第1引脚,通过电位器R22接至U2的第2引脚,通过电阻R13接至Ul的第13引脚。U5的第3引脚,接至U2的第7引脚,通过电阻R23接Ul第9引脚,通过电位器R32接至U3的第2引脚。U5的第2引脚、第 4引脚、第6引脚接地,第5引脚接VEE、第8引脚接VCC。

[0009]图1是本实用新型的电路结构图。图2是本实用新型的电路原理图。
具体实施方式
以下结合附图对本实用新型作更进一步的详细描述。参见图1,三维单涡卷混沌电路,由集成运算放大器Ul、U2、U3和乘法器U4、U5组成,集成运算放大器实现加法,反相,积分功能,实现系统中的线性项,乘法器实现乘法功能,实现系统中的非线性项,乘法器U4接集成运算放大器Ul,乘法器U5接接集成运算放大器U2。参见图2,所述Ul的第1引脚通过电阻Rx与其第2引脚相接;第1引脚通过电阻 Rl与Ul的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ; 第11引脚接VEE ;第6引脚通过电容Cl与Ul第7引脚相接;第8引脚通过电阻R24与Ul 第9引脚相接;第13引脚通过电阻R14与Ul第1第14引脚通过电位器Rll与Ul第2引脚相接。所述U2的第1引脚通过电阻Ry与U2第2引脚相接;第1引脚通过电阻R2与U2 的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11 引脚接VEE ;第6引脚通过电容C2与U2第7引脚相接;第8引脚通过电容C3与U2第9引脚相接;第13引脚通过电阻R35与U2第14引脚相接;第14引脚通过电位器R33与U3第 2引脚相接。所述U3第1引脚通过电阻Rz与U3第2引脚相接;第1引脚通过电阻R3与U2的第9引脚相接;第3引脚、第5.引脚、第10引脚、第12引脚均接地;第4引脚接VCC ;第11 引脚接VEE。所述U4的第1引脚接至Ul的第7引脚,接至TO的第1引脚,通过电阻R13接至 Ul的第13引脚,通过电位器R22接至U2的第2弓丨脚U4的第3引脚,通过电位器Rl2接至 Ul的第2引脚,接至U2的第8引脚,U4的第2引脚、第4引脚、第6引脚接地,第8引脚接 VCC,第5引脚接VEE。所述TO的第1引脚,接至Ul的第7引脚,接至U4的第1引脚,通过电位器R22接至U2的第2引脚,通过电阻R13接至Ul的第13引脚。U5的第3引脚,接至U2的第7引脚,通过电阻R23接Ul第9引脚,通过电位器R32接至U3的第2引脚。U5的第2引脚、第 4引脚、第6引脚接地,第5引脚接VEE、第8引脚接VCC。当然,上述说明并非对本实用新型的限制,本实用新型也不仅限于上述举例,本技术领域的普通技术人员在本实用新型的实质范围内所做出的变化、改型、添加或替换,也属于本实用新型的保护范围。
权利要求1.一种三维单涡卷混沌电路,其特征在于由集成运算放大器U1、U2、U3和乘法器U4、 U5组成,集成运算放大器实现加法,反相,积分功能,实现系统中的线性项,乘法器实现乘法功能,实现系统中的非线性项,乘法器U4接集成运算放大器Ul,乘法器U5接接集成运算放大器U2。
2.根据权利要求1所述三维单涡卷混沌电路,其特征在于所述Ul的第1引脚通过电阻Rx与其第2引脚相接;第1引脚通过电阻Rl与Ul的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11引脚接VEE ;第6引脚通过电容Cl与 Ul第7引脚相接;第8引脚通过电阻R24与Ul第9引脚相接;第13引脚通过电阻R14与 Ul第1第14引脚通过电位器Rll与Ul第2引脚相接。
3.根据权利要求1所述三维单涡卷混沌电路,其特征在于所述U2的第1引脚通过电阻Ry与U2第2引脚相接;第1引脚通过电阻R2与U2的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11引脚接VEE ;第6引脚通过电容C2与 U2第7引脚相接;第8引脚通过电容C3与U2第9引脚相接;第13引脚通过电阻R35与U2 第14引脚相接;第14引脚通过电位器R33与U3第2引脚相接。
4.根据权利要求1所述三维单涡卷混沌电路,其特征在于所述U3第1引脚通过电阻 Rz与U3第2引脚相接;第1引脚通过电阻R3与U2的第9引脚相接;第3引脚、第5.引脚、 第10引脚、第12引脚均接地;第4引脚接VCC ;第11引脚接VEE0
5.根据权利要求1所述三维单涡卷混沌电路,其特征在于所述U4的第1引脚接至Ul 的第7引脚,接至TO的第1引脚,通过电阻R13接至Ul的第13引脚,通过电位器R22接至 U2的第2弓丨脚U4的第3引脚,通过电位器R12接至Ul的第2引脚,接至U2的第8引脚, U4的第2引脚、第4引脚、第6引脚接地,第8引脚接VCC,H 5引脚接VEE0
6.根据权利要求1所述三维单涡卷混沌电路,其特征在于所述TO的第1引脚,接至 Ul的第7引脚,接至U4的第1引脚,通过电位器R22接至U2的第2引脚,通过电阻R13接至Ul的第13引脚。U5的第3引脚,接至U2的第7引脚,通过电阻R23接Ul第9引脚,通过电位器R32接至U3的第2引脚。U5的第2引脚、第4引脚、第6引脚接地,第5引脚接 VEE、第8引脚接VCC0
专利摘要本实用新型涉及一种三维单涡卷混沌电路,包括由集成运算放大器U1、U2、U3、和乘法器U4、U5组成,集成运算放大器实现加法,反相,积分功能,实现系统中的线性项,乘法器实现乘法的功能,实现系统中的非线性项,乘法器U4接集成运算放大器U2,乘法器U5接集成运算放大器U3。本实用新型实现了一种三维单涡卷混沌电路,增加了混沌的种类和数量。
文档编号H04L9/00GK202261327SQ20112036988
公开日2012年5月30日 申请日期2011年9月30日 优先权日2011年9月30日
发明者王忠林, 许明清, 赵荣霞 申请人:滨州学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1