一种复合混沌信号发生器的制作方法

文档序号:7894677阅读:298来源:国知局
专利名称:一种复合混沌信号发生器的制作方法
技术领域
本发明涉及混沌保密通信中所需的混沌电路,具体涉及ー种基于切换控制函数的复合Lorenz-Chen-Lii混沛信号发生器。
背景技术
如何产生用于混沌保密通信中所需的各种混沌电路是近年来非线性电路与系统学科研究的一个新领域,目前已取得了一些相关的研究成果,如中国专利授权公告号CN1199968A的专利文献公开了ー种变型蔡氏电路,但没涉及广义Lorenz系统中多个双翅膀混沌吸引子的复合,因此,用于混沌保密通讯还存在局限
发明内容
为了克服现有技术的不足,本发明的目的是提供一种复合混沌信号发生器,使混沌信号发生器硬件更易实现,加密性更強。为了实现上述目的,本发明采取以下方案一种复合混沌信号发生器,包括由运算放大器和乘法器组成的基本混沌信号产生电路NI、用于产生切换控制函数S1 (z)的序列发生器N2、用于产生切换控制函数S2 (z)的序列发生器N3、用于产生切换控制函数S3(Z)的序列发生器N4 ;所述基本混沌信号产生电路NI的输出端分别与序列发生器N2、序列发生器N3、序列发生器N4的输入端连接,序列发生器N2、序列发生器N3、序列发生器N4的输出端均与基本混沌信号产生电路NI的输入端连接。所述基本混沌信号产生电路NI包括22个运算放大器和15个乘法器;所述22个运算放大器分别为 OPp OP2, OP3> OP4, OP5, OP6, OP7, OP8, OP9, OP10, OP11, OP12, 0P13、OP14, OP15,OP16, OP17, OP18, OP19, OP20, OP21, OP22,所述 15 个乘法器分别为 MUL1' MUL2、MUL3、MUL4、MUL5'MUL6, MUL7, MUL8, MUL9, MUL10, MUL11^MUL12, MUL13 > MUL14, MUL15 ;所述运算放大器OP1的输出端分别与序列发生器N2、序列发生器N3、序列发生器N4的输入端连接;并分别通过电阻与OP12、OP17、OP22的正输入端连接;所述运算放大器OP3的输出端分别通过电阻与运算放大器0Ρ8、0Ρ9、0Ρ14、0Ρ19的负输入端连接;并与乘法器MUL11的输入端连接;所述运算放大器OP5的输出端分别通过电阻与运算放大器0Ρ7、0Ρ1(ι、0Ρ13、0Ρ15、0Ρ18的负输入端连接;并与乘法器mul1q、mul12、mul13、mul14、mul15的输入端连接;mul14的另ー个输入端接电压E5;所述乘法器MUL1, MUL4, MUL7的输出端均通过电阻与运算放大器OP6的负输入端、输出端连接;运算放大器OP6的输出端通过电阻与运算放大器OP5的负输入端连接;所述乘法器MUL2、MUL5, MUL8的输出端均通过电阻与运算放大器OP4的负输入端、输出端连接;运算放大器OP4的输出端通过电阻与运算放大器OP3的负输入端连接;所述乘法器MUL3、MUL6, MUL9的输出端均通过电阻与运算放大器OP2的负输入端、输出端连接;运算放大器OP2的输出端通过电阻与运算放大器OP1的负输入端连接;所述运算放大器OP8的输出端与运算放大器OP7的负输入端连接,运算放大器OP7的输出端与乘法器MUL1的输入端连接;所述运算放大器OPltl的输出端通过电阻与运算放大器OP9的负输入端连接,运算放大器OP9的输出端与乘法器MUL2的输入端连接;运算放大器OP10的输出端与乘法器MUL11的另ー个输入端连接;乘法器MUL11的输出端通过电阻与运算放大器OP11的负输入端连接,运算放大器OP11输出端与乘法器MUL3的输入端连接;运算放大器OP12输出端与乘法器MULltl的另ー个输入端连接,乘法器MULltl的输出端通过电阻与运算放大器OP9的负输入端连接;运算放大器OP12输出端通过电阻与运算放大器OP11负输入端连接;运算放大器OP14输出端通过电阻与运算放大器OP13负输入端连接;运算放大器OP13输出端与乘法器MUL4的输入端连接,运算放大器OP14输出端还通过电阻与运算放大器OP15负输入端连接;运算放大器OP15输出端与乘法器MUL5的输入端连接,运算放大器OP14输出端与乘法器MUL13的另ー个输入端连接;乘法器MUL13的输出端通过电阻与运算放大器 OP16的负输入端连接,运算放大器0 16输出端与乘法器MUL6的输入端连接;运算放大器OP17输出端与乘法器MUL12的另ー个输入端连接,乘法器MUL12的输出端通过电阻与运算放大器OP15的负输入端连接;运算放大器OP19输出端通过电阻与运算放大器OP18负输入端连接;运算放大器OP18输出端与乘法器MUL7的输入端连接,运算放大器OP19输出端还通过电阻与运算放大器OP20负输入端连接;运算放大器OP2tl输出端与乘法器MUL8的输入端连接,运算放大器OP19输出端与乘法器MUL15的另ー个输入端连接;乘法器MUL15的输出端通过电阻与运算放大器OP21的负输入端连接,运算放大器OP21输出端与乘法器MUL9的输入端连接;乘法器MUL14的输出端通过电阻与运算放大器OP2tl的负输入端连接;所述序列发生器N2的输出端分别与乘法器MULi、MUL2、MUL3的另ー个输入端连接;所述序列发生器N3的输出端分别与乘法器MUL4、MUL5、MUL6的另ー个输入端连接;所述序列发生器N4的输出端分别与乘法器MUL7、MUL8、MUL9的另ー个输入端连接;所述运算放大器OPp 0P2、OP3> 0P4、0P5、OP6,0P7、0P8、0P9、OP10, OP11, OP13, OP14, OP15,OP16> OP18, OP19, OP20, OP21 的正输入端接地;所述运算放大器OP12正负输入端分别通过电阻接地,运算放大器OP12的正输入端通过电阻接向量平移量Ezl,OP22的正负输入端分别通过电阻接地,运算放大器OP22的正输入端通过电阻接向量平移量Ez2 ;所述运算放大器OP17的负输入端通过电阻接地,正输入端通过电阻接向量平移量ez3。所述序列发生器N2包括运算放大器0P23、OP24, OP25, OP26, OP27, OP36> OP37 ;所述基本混沌信号产生电路NI中第一运算放大器OP1的输出端通过电阻分别与运算放大器0P23、OP26的正输入端连接,运算放大器OP23的正输入端还通过电阻分别接地和电压E1,运算放大器OP23的负输入端通过电阻接地,并通过电阻与运算放大器OP23的输出端连接,运算放大器OP23的输出端与运算放大器OP36的负输入端连接,运算放大器OP36的输出端通过电阻与运算放大器OP24的负输入端连接,运算放大器OP36的正输入端接地,运算放大器OP24的负输入端通过电阻与运算放大器OP24的输出端连接,运算放大器OP24的正输入端接地,运算放大器OP24的输出端通过电阻与运算放大器OP25的正输入端连接,运算放大器OP25的正输入端通过电阻接地,运算放大器OP25的负输入端通过电阻与运算放大器OP25的输出端连接。运算放大器OP26的正输入端还通过电阻接地,运算放大器OP26的负输入端通过电阻接电压E2,并通过电阻与运算放大器OP26的输出端连接,运算放大器OP26的输出端与运算放大器OP37的负输入端连接,运算放大器OP37的输出端通过电阻与运算放大器OP27的负输入端连接,运算放大器OP37的正输入端接地,运算放大器OP27的负输入端通过电阻与运算放大器OP27的输出端连接,运算放大器OP27的正输入端接地;运算放大器OP27的输出端通过电阻与运算放大器OP25的负输入端连接,运算放大器OP25的输出端分别与基本混沌信号产生电路NI中第一乘法器MUL1、第二乘法器MUL2、第三乘法器MUL3的输入端连接。所述序列发生器N3包括运算放大器0P28、OP29, OP30> OP31 ;所述基本混沌信号产生电路NI中第一运算放大器OP1的输出端通过电阻与运算放大器OP28的正输入端连接,运算放大器OP28的正输入端通过电阻接地;运算放大器OP28的负输入端通过电阻接电压E3,运算 放大器OP28的负输入端通过电阻与运算放大器OP28的输出端连接,运算放大器OP28的输出端与运算放大器OP29的负输入端连接,运算放大器OP29的正输入端接地,运算放大器OP29的输出端通过电阻与运算放大器OP3tl的负输入端连接,运算放大器OP3tl的负输入端通过电阻与运算放大器OP3tl的输出端连接,运算放大器OP3tl的正输入端接地;运算放大器OP3tl的输出端通过电阻与运算放大器OP31的正输入端连接,运算放大器OP31的正输入端通过电阻分别接地、电压;运算放大器OP31的负输入端通过电阻接地,并通过电阻与运算放大器OP31的输出端连接,运算放大器OP31的输出端分别与基本混沌信号产生电路NI中第四乘法器MUL4、第五乘法器MUL5、第六乘法器MUL6的输入端连接。所述序列发生器N4包括运算放大器0P32、0P33、0P34、OP35 ;所述基本混沌信号产生电路NI中第一运算放大器OP1的输出端通过电阻与运算放大器OP32的正输入端连接,运算放大器OP32的正输入端通过电阻接地,运算放大器OP32的负个输入端通过电阻接电压E4,并通过电阻与运算放大器OP32的输出端连接,运算放大器OP32的输出端通过运算放大器OP33及电阻与运算放大器OP34的负输入端连接,运算放大器OP34的负输入端通过电阻与运算放大器OP34的输出端连接,运算放大器OP34的输出端通过电阻与运算放大器OP35的负输入端连接,运算放大器OP35的负输入端通过电阻与运算放大器OP35的输出端连接,运算放大器OP35的正输入端通过电阻分别接地、电压;运算放大器OP35的输出端分别与基本混沌信号产生电路NI中第七乘法器MUL7、第八乘法器MUL8、第九乘法器MUL9的输入端连接。序列发生器N2、序列发生器N3、序列发生器N4作为切换控制器来产生复合Lorenz-Chen-Lu混沛信号,其硬件电路更易实现。本发明与已有技术相比的有益效果为1)由于用阶梯波函数序列作为切换控制器来产生复合Lorenz-Chen-LU混沌信号,其硬件电路的实现更加容易;2)采用本发明的混沛信号发生器,能产生Lorenz-Chen-Lii系统的复合混沛信号,用于通讯中的加密,其性能更佳。


图I为本发明总体结构示意图;图2为产生切换控制函数S1 (Z)序列发生器N2的电路示意图;图3为产生切换控制函数S2 (Z)序列发生器N3的电路示意图4为产生切换控制函数S3(z)序列发生器N4的电路示意图。
具体实施例方式图中各个器件OP1 OP22 :基本混沌信号产生电路NI的运算放大器;MUL1 MUL15 :基本混沌信号产生电路NI的乘法 器;OP23 0P27、0P36、OP37 :产生切换控制函数S1 (z)序列发生器N2的运算放大器;OP28 OP31 :产生切换控制函数S2 (Z)序列发生器N3的运算放大器;OP32 OP35 :产生切换控制函数S3 (Z)序列发生器N4的运算放大器;E1, E2 :产生切换控制函数S1 (Z)序列发生器N2的延时电压;E3 :产生切换控制函数S2 (Z)序列发生器N3的延时电压;E4 :产生切换控制函数S3(Z)序列发生器N4的延时电压;Ezl =Lorenz系统在Z轴方向上的平移量;Ez2 =Chen系统在Z轴方向上的平移量;Ez3 Lu系统在Z轴方向上的平移量。以下实施用于说明本发明,但不用来限制本发明的范围。如图I所示,本发明所述的ー种复合Lorenz-Chen-Lii混沛信号发生器,包括基本混沌信号产生电路NI、用于产生切换控制函数S1 (Z)的序列发生器N2、用于产生切换控制函数S2 (z)的序列发生器N3、用于产生切换控制函数S3 (z)的序列发生器N4。基本混沌信号产生电路NI中第一运算放大器OP1输出端分别与序列发生器N2、序列发生器N3、序列发生器N4的输入端连接,序列发生器N2的输出端分别与基本混沌信号产生电路NI中的第一乘法器MUL1、第二乘法器MUL2、第三乘法器MUL3的输入端连接;序列发生器N3的输出端分别与基本混沌信号产生电路NI中第四乘法器MUL4、第五乘法器MUL5、第六乘法器MUL6的输入端连接;序列发生器N4的输出端分别与基本混沌信号产生电路NI中第七乘法器MUL7、第八乘法器MUL8、第九乘法器MUL9的输入端连接。电路各个部分的内部构成及相互之间的连接关系为基本混沌产生电路NI由22个运算放大器和15个乘法器构成,其具体的连接关系如图 I 所示,其中 0P2、OP4, OP6, OP8, OP10, OP14, OP19 为反相器,OP1, OP3> OP5 为,OP12, OP17,OP22 为加减运算器,OP7, OP9, OP11, 0P13、OP15, OP16, OP18, OP20, OP21 为反相求和运算器,MUL1 MUL15为乘法器。产生切换控制函数S1(Z)序列发生器N2,其信号输入端与基本混沌信号产生电路NI中积分器OP1的输出端相连,其信号输出端分别与基本混沛信号产生电路NI中的第一乘法器MUL1、第二乘法器MUL2、第三乘法器MUL3的其中一个输入端相连。如图2所示,序列发生器N2由运算放大器0P23、OP24, OP25, OP26, OP27, OP36> OP37 ;所述运算放大器OP1的输出端通过电阻分别与运算放大器0P23、OP26的正输入端连接,运算放大器OP23的正输入端还通过电阻分别接地和电压E1,运算放大器OP23的负输入端通过电阻接地,并通过电阻与运算放大器OP23的输出端连接,运算放大器OP23的输出端与运算放大器OP36的负输入端连接,运算放大器OP36的输出端通过电阻与运算放大器OP24的负输入端连接,运算放大器OP36的正输入端接地,运算放大器OP24的负输入端通过电阻与运算放大器OP24的输出端连接,运算放大器OP24的正输入端接地,运算放大器OP24的输出端通过电阻与运算放大器OP25的正输入端连接,运算放大器OP25的正输入端通过电阻接地,运算放大器OP25的负输入端通过电阻与运算放大器OP25的输出端连接。运算放大器OP26的正输入端还通过电阻接地,运算放大器OP26的负输入端通过电阻接电压E2,并通过电阻与运算放大器OP26的输出端连接,运算放大器OP26的输出端与运算放大器OP37的负输入端连接,运算放大器OP37的输出端通过电阻与运算放大器OP27的负输入端连接,运算放大器OP37的正输入端接地,运算放大器OP27的负输入端通过电阻与运算放大器OP27的输出端连接,运算放大器OP27的正输入端接地;运算放大器OP27的输出端通过电阻与运算放大器OP25的负输入端连接,运算放大器OP25的输出端分别与基本混沌信号产生电路NI中第一乘法器MUL1、第二乘法器MUL2、第三乘法器MUL3的输入端连接。产生切换控制函数S2(Z)序列发生器N3,该发生器的信号输入端与基本混沌信号产生电路NI中积分器OPl的输出端相连,其信号输出端分别与基本混沌信号产生电路NI 中的第四乘法器MUL4、第五乘法器MUL5、第六乘法器MUL6的其中一个输入端相连。如图3所示,序列发生器N3由运算放大器0P28、0P29、0P3Q、0P31 ;所述运算放大器OP1的输出端通过电阻与运算放大器OP28的正输入端连接,运算放大器OP28的正输入端通过电阻接地;运算放大器OP28的负输入端通过电阻接电压E3,运算放大器OP28的负输入端通过电阻与运算放大器OP28的输出端连接,运算放大器OP28的输出端与运算放大器OP29的负输入端连接,运算放大器OP29的正输入端接地,运算放大器OP29的输出端通过电阻与运算放大器OP30的负输入端连接,运算放大器OP3tl的负输入端通过电阻与运算放大器OP3tl的输出端连接,运算放大器OP3tl的正输入端接地;运算放大器OP3tl的输出端通过电阻与运算放大器OP31的正输入端连接,运算放大器OP31的正输入端通过电阻分别接地、电压;运算放大器OP31的负输入端通过电阻接地,并通过电阻与运算放大器OP31的输出端连接,运算放大器OP31的输出端分别与基本混沌信号产生电路NI中第四乘法器MUL4、第五乘法器MUL5、第六乘法器MUL6的输入端连接。产生切换控制函数S1 (Z)序列发生器N4,该发生器的信号输入端与基本混沌信号产生电路NI中OP1的输出端相连,其信号输出端分别与基本混沌信号产生电路NI中的第七乘法器MUL7、第八乘法器MUL8、第九乘法器MUL9的其中一个输入端相连。如图4所示,序列发生器N4由运算放大器0P32、0P33、0P34、OP35 ;所述运算放大器OP1的输出端通过电阻与运算放大器OP32的正输入端连接,运算放大器OP32的正输入端通过电阻接地,运算放大器OP32的负个输入端通过电阻接电压E4,并通过电阻与运算放大器OP32的输出端连接,运算放大器OP32的输出端通过运算放大器OP33及电阻与运算放大器OP34的负输入端连接,运算放大器OP34的负输入端通过电阻与运算放大器OP34的输出端连接,运算放大器OP34的输出端通过电阻与运算放大器OP35的负输入端连接,运算放大器OP35的负输入端通过电阻与运算放大器OP35的输出端连接,运算放大器OP35的正输入端通过电阻分别接地、电压;运算放大器OP35的输出端分别与基本混沌信号产生电路NI中第七乘法器MUL7、第八乘法器MUL8、第九乘法器MUL9的输入端连接。按照图I-图4连接电路,根据表I、表2给出的数据,可确定各图中各个元器件的參数。电路产生复合Lorenz-Chen-Lii混沛信号。根据图2,得序列发生器N2的切换控制函数S1 (Z)的数学表达式为
S1(Z) = O. 5 (sgn (ζ+0· 5)-sgn (ζ_0· 5)) (I)根据图3,得序列发生器Ν3的切换控制函数S2(Z)的数学表达式为S2(Z) = O. 5 (Ι+sgn (ζ_0· 5)) (2)根据图4,得序列发生器N4的切换控制函数S3(Z)的数学表达式为S3(Z) = O. 5 (1-sgn (z+0. 5)) (3)可得产生复合Lorenz-Chen-LU混沌信号的状态方程为下式
权利要求
1.一种复合混沌信号发生器,其特征在于包括由运算放大器和乘法器组成的基本混沌信号产生电路NI、用于产生切换控制函数S1 (Z)的序列发生器N2、用于产生切换控制函数S2(Z)的序列发生器N3、用于产生切换控制函数S3(Z)的序列发生器N4;所述基本混沌信号产生电路NI的输出端分别与序列发生器N2、序列发生器N3、序列发生器N4的输入端连接,序列发生器N2、序列发生器N3、序列发生器N4的输出端均与基本混沌信号产生电路NI的输入端连接。
2.根据权利要求I所述复合混沌信号发生器,其特征在于所述基本混沌信号产生电路NI包括22个运算放大器和15个乘法器;所述22个运算放大器分别为OP1, OP2, 0P3、OP4,OP5> OP6> OP7> OP8> OP9> OP10> OP11 > OP12> 0P13、OP14> OP15> 0P16、0P17、0P18、OP19> OP20> 0P21、OP22,所述 15 个乘法器分别为 MULpMUL2、MUL3、MUL4、MUL5、MUL6、MUL7、MUL8、MUL9、MULltl、MUL1PMUL12、MUL13、MUL14、MUL15 ; 所述运算放大器OP1的输出端分别与序列发生器N2、序列发生器N3、序列发生器N4的输入端连接;并分别通过电阻与0Ρ12、0Ρ17、0Ρ22的正输入端连接; 所述运算放大器OP3的输出端分别通过电阻与运算放大器0Ρ8、0Ρ9、0Ρ14、0Ρ19的负输入端连接;并与乘法器MUL11的输入端连接; 所述运算放大器OP5的输出端分别通过电阻与运算放大器0P7、OP10, 0P13、OP15, OP18的负输入端连接;并与乘法器mul1q、mul12、mul13、mul14、mul15的输入端连接;mul14的另ー个输入端接电压E5; 所述乘法器MUL1, MUL4, MUL7的输出端均通过电阻与运算放大器OP6的负输入端、输出端连接;运算放大器OP6的输出端通过电阻与运算放大器OP5的负输入端连接; 所述乘法器MUL2、MUL5, MUL8的输出端均通过电阻与运算放大器OP4的负输入端、输出端连接;运算放大器OP4的输出端通过电阻与运算放大器OP3的负输入端连接; 所述乘法器MUL3、MUL6, MUL9的输出端均通过电阻与运算放大器OP2的负输入端、输出端连接;运算放大器OP2的输出端通过电阻与运算放大器OP1的负输入端连接; 所述运算放大器OP8的输出端与运算放大器OP7的负输入端连接,运算放大器OP7的输出端与乘法器MUL1的输入端连接;所述运算放大器OPltl的输出端通过电阻与运算放大器OP9的负输入端连接,运算放大器OP9的输出端与乘法器MUL2的输入端连接;运算放大器OP10的输出端与乘法器MUL11的另ー个输入端连接;乘法器MUL11的输出端通过电阻与运算放大器OP11的负输入端连接,运算放大器OP11输出端与乘法器MUL3的输入端连接;运算放大器OP12输出端与乘法器MULltl的另ー个输入端连接,乘法器MULltl的输出端通过电阻与运算放大器OP9的负输入端连接;运算放大器OP12输出端通过电阻与运算放大器OP11负输入端连接; 运算放大器OP14输出端通过电阻与运算放大器OP13负输入端连接;运算放大器OP13输出端与乘法器MUL4的输入端连接,运算放大器OP14输出端还通过电阻与运算放大器OP15负输入端连接;运算放大器OP15输出端与乘法器MUL5的输入端连接,运算放大器OP14输出端与乘法器MUL13的另ー个输入端连接;乘法器MUL13的输出端通过电阻与运算放大器OP16的负输入端连接,运算放大器OP16输出端与乘法器MUL6的输入端连接;运算放大器OP17输出端与乘法器MUL12的另ー个输入端连接,乘法器MUL12的输出端通过电阻与运算放大器OP15的负输入端连接;运算放大器OP19输出端通过电阻与运算放大器OP18负输入端连接;运算放大器OP18输出端与乘法器MUL7的输入端连接,运算放大器OP19输出端还通过电阻与运算放大器OP2tl负输入端连接;运算放大器OP2tl输出端与乘法器MUL8的输入端连接,运算放大器OP19输出端与乘法器MUL15的另ー个输入端连接;乘法器MUL15的输出端通过电阻与运算放大器OP21的负输入端连接,运算放大器OP21输出端与乘法器MUL9的输入端连接;乘法器MUL14的输出端通过电阻与运算放大器OP2tl的负输入端连接; 所述序列发生器N2的输出端分别与乘法器MULi、MUL2、MUL3的另ー个输入端连接;所述序列发生器N3的输出端分别与乘法器MUL4、MUL5、MUL6的另ー个输入端连接;所述序列发生器N4的输出端分别与乘法器MUL7、MUL8、MUL9的另ー个输入端连接;所述运算放大器 OP^ OP2、OP3、OP4、OP5、OP6、OP7、OP8、OP9、OPltl、OP1 ^ OP13、OP14、OP15、OP16、OP18> OP19, OP20, OP21的正输入端接地; 所述运算放大器OP12正负输入端分别通过电阻接地,运算放大器OP12的正输入端通过电阻接向量平移量Ezl,OP22的正负输入端分别通过电阻接地,运算放大器OP22的正输入端 通过电阻接向量平移量Ez2 ;所述运算放大器OP17的负输入端通过电阻接地,正输入端通过电阻接向量平移量ez3。
3.根据权利要求I所述复合混沌信号发生器,其特征在于所述序列发生器N2包括运算放大器OP23、OP24、OP25、OP26、OP27、OP36、OP37 ;所述基本混沌信号产生电路NI中的运算放大器OP1的输出端通过电阻分别与运算放大器0P23、OP26的正输入端连接,运算放大器OP23的正输入端还通过电阻分别接地和电压E1,运算放大器OP23的负输入端通过电阻接地,并通过电阻与运算放大器OP23的输出端连接,运算放大器OP23的输出端与运算放大器OP36的负输入端连接,运算放大器OP36的输出端通过电阻与运算放大器OP24的负输入端连接,运算放大器OP36的正输入端接地,运算放大器OP24的负输入端通过电阻与运算放大器OP24的输出端连接,运算放大器OP24的正输入端接地,运算放大器OP24的输出端通过电阻与运算放大器OP25的正输入端连接,运算放大器OP25的正输入端通过电阻接地,运算放大器OP25的负输入端通过电阻与运算放大器OP25的输出端连接; 运算放大器OP26的正输入端还通过电阻接地,运算放大器OP26的负输入端通过电阻接电压E2,并通过电阻与运算放大器OP26的输出端连接,运算放大器OP26的输出端与运算放大器OP37的负输入端连接,运算放大器OP37的输出端通过电阻与运算放大器OP27的负输入端连接,运算放大器OP37的正输入端接地,运算放大器OP27的负输入端通过电阻与运算放大器OP27的输出端连接,运算放大器OP27的正输入端接地;运算放大器OP27的输出端通过电阻与运算放大器OP25的负输入端连接,运算放大器OP25的输出端分别与基本混沌信号产生电路NI中乘法器MULp MUL2、MUL3的输入端连接。
4.根据权利要求I所述复合混沌信号发生器,其特征在于所述序列发生器N3包括运算放大器0P28、OP29, OP30> OP31 ;所述基本混沌信号产生电路NI中运算放大器OP1的输出端通过电阻与运算放大器OP28的正输入端连接,运算放大器OP28的正输入端通过电阻接地;运算放大器OP28的负输入端通过电阻接电压E3,运算放大器OP28的负输入端通过电阻与运算放大器OP28的输出端连接,运算放大器OP28的输出端与运算放大器OP29的负输入端连接,运算放大器OP29的正输入端接地,运算放大器OP29的输出端通过电阻与运算放大器OP3tl的负输入端连接,运算放大器OP3tl的负输入端通过电阻与运算放大器OP3tl的输出端连接,运算放大器OP3tl的正输入端接地;运算放大器OP3tl的输出端通过电阻与运算放大器OP31的正输入端连接,运算放大器OP31的正输入端通过电阻分别接地、电压;运算放大器OP31的负输入端通过电阻接地,并通过电阻与运算放大器OP31的输出端连接,运算放大器OP31的输出端分别与基本混沌信号产生电路NI中乘法器MUL4、MUL5、MUL6的输入端连接。
5.根据权利要求I所述复合混沌信号发生器,其特征在于所述序列发生器N4包括运算放大器0P32、OP33> OP34> OP35 ;所述基本混沌信号产生电路NI中运算放大器OP1的输出端通过电阻与运算放大器OP32的正输入端连接,运算放大器OP32的正输入端通过电阻接地,运算放大器OP32的负输入端通过电阻接电压E4,并通过电阻与运算放大器OP32的输出端连接,运算放大器OP32的输出端通过运算放大器OP33及电阻与运算放大器OP34的负输入端连接,运算放大器OP34的负输入端通过电阻与运算放大器OP34的输出端连接,运算放大器OP34的输出端通过电阻与运算放大器OP35的负输入端连接,运算放大器OP35的负输入端通过电阻与运算放大器OP35的输出端连接,运算放大器OP35的正输入端通过电阻分别接 地、电压;运算放大器OP35的输出端分别与基本混沌信号产生电路NI中乘法器MUL7、MUL8, MUL9的 输入端 连接。
全文摘要
本发明公开的一种复合混沌信号发生器,包括基本混沌信号产生电路N1、用于产生切换控制函数的序列发生器N2、用于产生切换控制函数的序列发生器N3、用于产生切换控制函数的序列发生器N4构成;基本混沌信号产生电路N1的输出端分别与序列发生器N2、序列发生器N3、序列发生器N4的输入端连接,序列发生器N2、序列发生器N3、序列发生器N4的输出端与基本混沌信号产生电路N1输入端连接。用于产生切换控制函数的序列发生器使复合混沌信号发生器硬件更易实现,本发明能产生复合Lorenz-Chen-Lü混沌系统,使得混沌加密性更强。
文档编号H04L9/00GK102694643SQ20121012955
公开日2012年9月26日 申请日期2012年4月27日 优先权日2012年4月27日
发明者周如旗, 张朝霞, 禹思敏 申请人:广东第二师范学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1