一种本振泄露快速校准装置及方法

文档序号:7869509阅读:1729来源:国知局
专利名称:一种本振泄露快速校准装置及方法
技术领域
本发明涉及通信技术领域,尤其涉及一种本振泄露快速校正装置以及方法。
背景技术
在低中频或者零中频发射机架构中,LO泄露是不可避免的。在不同的应用中,LO泄露会带来负面影响。例如在宽带RRU中,由于没有介质滤波器衰减L0,在功放处会与载波信号产生互调,危及功放可靠性。在零中频中,LO泄露直接恶化发射信号SNR,影响EVM。因此,需要将LO泄露抑制到一个合理的范围,保证发射机的指标和正常工作。单板在出厂之前做过了出厂的校准,该值为常温理想值。在实际的RRU运行过程中,温度范围为85 - -40摄氏度,在温度变化的过程中,LO泄露的值随着器件的温漂变化而变化,差距可以达到30dB。因此,需要RRU自己实现不同温度下的LO自适应校准。现在本振校准的算法流程如下设计DL_L0下行信号本振频点2442. 24MHz,在进行本振校准时反馈本振FB_L0应该配置在2472. 96MHz,反馈回来的LO信号,经过解调器变为30. 72MHz的中频信号,被FBADC采样,变为数字信号传给FPGA。FPGA将采集到的数据传递给DSP,由DSP计算出LO信号的功率。DSP为了计算准确,一般可以采取FFT的方法,在频域找到发射本振的频点后精确计算。处理器从DSP处得到LO信号功率,作为调整DAC寄存器方向和步进的依据,调整DAC的抑制LO功能。FPGA采集反馈信号给DSP,虽然DSP利用浮点计算准确的优点,虽然能够准确的计算出直流信号的大小,但是FPGA需要把采集的数据保存到RAM中,然后通知DSP取数,DSP取出数以后再计算使得一次本振泄露的计算周期大大延时,因此现有算法在目前RRU生产测试中,存在的一个问题是校准周期过程过长,不利于RRU生产,其次如果外部温度变化剧烈,缓慢的计算使得校准结果不具有实时性。《零中频接收机中的斜率漂移和偏移补偿-96193645.2》这篇专利公开了一种用于处理调制了信息符号的信号的方法来解决加性偏移和斜率。首先,对偏移和斜率作一个初步的估计,然后对具有一个或多个信息符号的一个序列的所有可能值作出假设。对每个所说的假设,相关的数据符号序列用于对偏移和斜率作进一步的改善的估计,并且把改善的偏移和斜率的估计用于计算期望的信号以及调制信号抽样与期望值之间的失配值。这些假设然后顺序延伸一个符号,斜率和偏移被更新,失配值累计下来成为每个延伸后的假设的路径量度值,基于所说的路径量度值,藉使用维特比顺序最大似然序列估计过程在所说的这些假设间进行判决,产生所说的调制的信息符号的最可能的假设,它基本是没有受所说的加性斜率和偏移的损伤的。这篇专利的特点是需要对信号进行大量的分析、计算来削除直流泄露
发明内容
(一)技术问题本发明要解决的问题是解决发射机本振的直流泄露校准太慢的问题。(二)技术方案本发明提供一种本振泄露快速校正装置,其包括混频器,用于对发射机发射的本振信号进行混频处理,生成模拟中频信号;ADC电路,用于将所述模拟中频信号转换为数字中频信号;现场可编程门阵列FPGA,用于将所述数字中频信号下变频为零中频信号并采集所述零中频信号同时进行I/Q数据的算术和累加;处理器,用于根据所述算术和累加结果计算本振功率;DAC寄存器,用于根据本振功率对本振泄露直流进行校准。可选的,所述数字中频信号的频点为30. 72MHZ。可选的,所述ADC电路由所述FPGA触发进行所述转换。可选的,所述FPGA采集所述零中频信号时,从第一个采样点开始计数,一直计数到预定个点数后,停止 采集,同时停止算术和的累加。可选的,所述FPGA在完成算术和累加后,设置标志位表示算术和累加完成。可选的,所述处理器通过轮询获取所述累加结果。可选的,所述处理器根据所述算术和累加结果初始化校准DAC寄存器中的I/Q数据,并根据本振功率调整I/Q数据,直到本振泄露功率降到最低。可选的,所述处理器根据本振功率计算I/Q数据的直流泄露的大小和方向,所述DAC寄存器根据直流泄露的大小和方向对本振泄露直流进行校准。可选的,所述DAC寄存器用于将表示DC泄露调整的大小的数值直接累加到数字中频信号上。可选的,所述处理器根据直流泄露的大小判断是否需要继续调整,如果需要,则进行直流信号的校准。本发明还提供一种本振泄露快速校正方法,该方法包括对发射机发射的本振信号进行混频处理,生成模拟中频信号;将所述模拟中频信号转换为数字中频信号;将所述数字中频信号下变频为零中频信号并采集所述零中频信号同时进行I/Q数据的算术和累加;根据所述算术和累加结果计算本振功率;根据本振功率对本振泄露直流进行校准。可选的,所述数字中频信号的频点为30. 72MHZ。可选的,采集所述零中频信号时,从第一个采样点开始计数,一直计数到预定个点数后,停止采集,同时停止算术和的累加。可选的,在完成算术和累加后,设置标志位表示算术和累加完成。可选的,通过轮询获取所述累加结果进行所述本振功率的计算。可选的,所述根据所述算术和累加结果计算出本振功率进一步包括根据所述算术和累加结果初始化校准DAC寄存器中的I/Q数据,并根据本振功率调整I/Q数据,直到本振泄露功率降到最低。
可选的,所述根据所述算术和累加结果计算出本振功率进一步包括根据本振功率计算I/Q数据的直流泄露的大小和方向,所述根据本振功率对本振泄露直流进行校准进一步包括根据直流泄露的大小和方向对本振泄露直流进行校准。可选的,对本振泄露直流进行校准进一步包括将表示直流泄露调整的大小的数值直接累加到数字中频信号上。可选的,所述根据直流泄露的大小和方向对本振泄露直流进行校准包括判断是否需要继续调整,如果需要,则进行直流信号的校准。(三)技术效果通过本发明,不仅能够避免反馈的直流泄露对发射直流泄露的干扰和误判,而且能够大大缩短校本振泄露电流的校正时间。


图1表示本发明的本振泄露快速校正装置的结构图;图2表示本发明的本振泄露快速校正方法的流程图;图3表示本发明的本振快速校准装置原理图;图4表示本发明采样8192个点的反馈信号的频谱图。
具体实施例方式本发明提出了一种新的单板反馈链路作为本振泄露快速校正装置,如图1所示,其包括混频器1,用于对发射机发射的本振信号进行混频处理,生成模拟中频信号;ADC电路2,用于将所述模拟中频信号转换为数字中频信号;现场可编程门阵列FPGA3,用于将所述数字中频信号下变频为零中频信号并采集所述零中频信号同时进行I/Q数据的算术和累加;处理器4,用于根据所述算术和累加结果计算本振功率;DAC寄存器5,用于根据本振功率对本振泄露直流进行校准。相应的,本发明还提供一种本振泄露快速校正方法,如图2所示,该方法包括S1.对发射机发射的本振信号进行混频处理,生成模拟中频信号;S2.将所述模拟中频信号转换为数字中频信号;S3.将所述数字中频信号下变频为零中频信号并采集所述零中频信号同时进行I/Q数据的算术和累加;S4.根据所述算术和累加结果计算本振功率;S5.根据本振功率对本振泄露直流进行校准。本发明的校正原理装置图如图3所示,正交调制器IQMOD泄露出去的本振LO信号经过DRIVER、PA放大(PA放大后的DL_L0的功率优选为-15dBm)到达天线滤波器,在天线滤波器前通过功放的耦合链路,可通过ZIF反馈将本振泄露电流信号反馈到单板的反馈链路,即图3中矩形框内的链路。通过设置发射的本振频点DL_L0和接收的本振频点FB_LO不同,比如设置DL_L0的频点为X1MHZ,FB_L0的频点为X2MHZ,从而能够避免反馈的直流泄露对发射直流泄露的干扰和误判,然后通过对发射直流泄露的信号进行变频处理,使用FPGA对反馈信号采取算术和快速计算出发射的直流大小,使得一次本振校准流程能够很短的时间内快速实现,甚至能够在I秒内实现。 通过所述混频器,使得反馈本振FB_L0和发射本振DL_L0的频点不一样,从而使得发射本振和接收本振不混叠。在修正发射端的本振泄露时,首先,设计DL_L0下行信号本振频点,在进行本振校准时配置反馈本振FB_L0的频点应该更高一些,使得下行本振经过变频后落在flo。做发射机直流泄露时和反馈DH)校准时,反馈本振可以设置为不同频点。如图3所示,经过混频处理将反馈信号变换为模拟中频信号后,还可依次通过增益调节器和中频反馈抗混叠滤波器进行调节或者校正,这样,反馈回来的LO信号,经过解调器变为30. 72MHz的中频信号,被FBADC采样,变为数字信号传给FPGA。优选的,所述混频器通过下变频处理把发射的本振信号移到零频,然后将产生的数字中频信号输出到ADC电路。FPGA触发ADC开始进行数字转换采集数据,延时一段时间后,FPGA正式采集反馈信号;其中,FPGA—边采集数据,一边进行数据的累加计算直流。FPGA不把数据传递给DSP或者处理器进行处理,而是直接通过算术和来计算反馈信号的直流。FPGA处理的具体步骤是FPGA对收到的反馈信号首先进行下变频处理sample_rate (245. 76MHz)为ADC的采样速率,flo为发射信号的本振频点。f_fb_l=f_fb. *exp(_j*2*pi*((fnco)/sample_rate)*[1:length(f_fb)]);fnco=30. 72MHz所述FPGA采集所述数字信号时,从第一个采样点开始计数,一直计数到预定个点数后,停止采集,同时停止 算术和的累加,优选地,预定个点数K可为8192、16384等。图4表示预定点数为8192时本振信号的频谱图。事实上,在进行本振泄露校正时,是否存在业务信号并不妨碍本振泄露的计算,因为反馈信号的频段和本振的频段并不相同,但是在有业务信号时由于存在3阶和55阶交调信号,故此本振泄露大小的计算需要多采集一些点,默认采样点K=16384。为了保证FPGA在计算过程中减少精度损失,算法进行仿真,比如预定点数为8192时,在反馈信号进行和累加过程中,累加的结果就超过了 215=32768,因而FPGA应该采用32ΒΙΤ的位宽来表征信号累加的数值,sum(fb)=l. 4930e+006+3. 9442e+005i。所述FPGA在完成算术和累加后,设置标志位表示算术和累加完成,在FPGA标记采
集完成,等待处理器把计算结果(sum_ri, sum_rq)取走。sum_ri, sum_rq的计算方法如下
权利要求
1.一种本振泄露快速校正装置,其特征在于,包括 混频器,用于对发射机发射的本振信号进行混频处理,生成模拟中频信号; ADC电路,用于将所述模拟中频信号转换为数字中频信号; 现场可编程门阵列FPGA,用于将所述数字中频信号下变频为数字零中频信号并采集所述数字零中频信号同时进行I/Q数据的算术和累加; 处理器,用于根据所述算术和累加结果计算本振功率; DAC寄存器,用于根据本振功率对本振泄露直流进行校准。
2.根据权利要求1所述的本振泄露快速校正装置,其特征还在于所述数字中频信号的频点为30. 72MHZ。
3.根据权利要求1所述的本振泄露快速校正装置,其特征还在于所述ADC电路由所述FPGA触发进行所述转换。
4.根据权利要求1所述的本振泄露快速校正装置,其特征还在于所述FPGA采集所述数字中频信号时,从第一个采样点开始计数,一直计数到预定个点数后,停止采集,同时停止算术和的累加。
5.根据权利要求4所述的本振泄露快速校正装置,其特征还在于所述FPGA在完成算术和累加后,设置标志位表示算术和累加完成。
6.根据权利要求4所述的本振泄露快速校正装置,其特征还在于所述处理器通过轮询获取所述累加结果。
7.根据权利要求1所述的本振泄露快速校正装置,其特征还在于所述处理器根据所述算术和累加结果初始化校准DAC寄存器中的I/Q数据,并根据本振功率调整I/Q数据,直到本振泄露功率降到最低。
8.根据权利要求1所述的本振泄露快速校正装置,其特征还在于所述处理器根据本振功率计算I/Q数据的直流泄露的大小和方向,所述DAC寄存器根据直流泄露的大小和方向对本振泄露直流进行校准。
9.根据权利要求8所述的本振泄露快速校正装置,其特征还在于所述DAC寄存器用于将表示DC泄露调整的大小的数值直接累加到数字中频信号上。
10.根据权利要求8所述的本振泄露快速校正装置,其特征还在于所述处理器根据直流泄露的大小判断是否需要继续调整,如果需要,则进行直流信号的校准。
11.一种本振泄露快速校正方法,其特征在于,该方法包括 对发射机发射的本振信号进行混频处理,生成模拟中频信号; 将所述模拟中频信号转换为数字中频信号; 将所述数字中频信号下变频为数字零中频信号 采集所述数字零中频信号并同时进行I/Q数据的算术和累加; 根据所述算术和累加结果计算本振功率; 根据本振功率对本振泄露直流进行校准。
12.根据权利要求11所述的本振泄露快速校正方法,其特征还在于所述数字中频信号的频点为30. 72MHZ。
13.根据权利要求11所述的本振泄露快速校正方法,其特征还在于采集所述数字零中频信号时,从第一个采样点开始计数,一直计数到预定个点数后,停止采集,同时停止算术和的累加。
14.根据权利要求11所述的本振泄露快速校正方法,其特征还在于在完成算术和累加后,设置标志位表不算术和累加完成。
15.根据权利要求14所述的本振泄露快速校正方法,其特征还在于通过轮询获取所述累加结果进行所述本振功率的计算。
16.根据权利要求11所述的本振泄露快速校正方法,其特征还在于,所述根据所述算术和累加结果计算出本振功率进一步包括根据所述算术和累加结果初始化校准DAC寄存器中的I/Q数据,并根据本振功率调整I/Q数据,直到本振泄露功率降到最低。
17.根据权利要求11所述的本振泄露快速校正方法,其特征还在于所述根据所述算术和累加结果计算出本振功率进一步包括根据本振功率计算I/Q数据的直流泄露的大小和方向,所述根据本振功率对本振泄露直流进行校准进一步包括根据直流泄露的大小和方向对本振泄露直流进行校准。
18.根据权利要求17所述的本振泄露快速校正方法,其特征还在于,对本振泄露直流进行校准进一步包括将表示直流泄露调整的大小的数值直接累加到数字零中频信号上。
19.根据权利要求17所述的本振泄露快速校正方法,其特征还在于所述根据直流泄露的大小和方向对本振泄露直流进行校准包括判断是否需要继续调整,如果需要,则进行直流信号的校准。
全文摘要
本发明提供一种本振泄露快速校正装置及方法,其包括混频器,用于对发射机发射的本振信号形成的反馈信号进行变频处理,生成中频信号;ADC电路,用于将所述中频信号转换为数字信号;现场可编程门阵列FPGA,用于采集所述数字信号并同时进行I/Q数据的算术和累加;处理器,用于根据所述算术和累加结果计算本振功率;DAC寄存器,用于根据本振功率对本振泄露直流进行校准。通过本发明,不仅能够避免反馈的直流泄露对发射直流泄露的干扰和误判,而且能够大大缩短校本振泄露电流的校正时间。
文档编号H04L25/06GK103067321SQ20121055897
公开日2013年4月24日 申请日期2012年12月20日 优先权日2012年12月20日
发明者熊军, 孙华荣, 鄢凯, 李丁一, 夏瀑, 张岩, 徐京樊 申请人:大唐移动通信设备有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1