一种用于智能变电站报文的多网口发送优化方法

文档序号:7870291阅读:241来源:国知局
专利名称:一种用于智能变电站报文的多网口发送优化方法
技术领域
本发明属于电力系统技术领域,涉及一种智能终端设备,特别涉及到智能变电站的终端设备。
背景技术
随着变电站技术的不断发展和进步,智能变电站的越来越受到重视,目前正在逐步成为技术发展的主流方向。其中变电站的一次设备的数字化和二次设备的网络化发展速度非常迅速,这些都是数字化技术的应用带来的技术革新。数字化技术可以将过程层的采用数据数字化,设备之间传输的信息数字化等等,这些数字化改进有利于智能变电站中设备状态和网络状态的监控和管理,提升了变电站设备的可靠性。在智能变电站中,有些数字设备由于设计需求,需要同时管理多个网口,例如数字管理设备,继电保护计算设备等,其结构如图1所示,普遍采用比较通用的CPU和FPGA架构设计。在这种设备中,CPU针对不同物理网口发送的以太网报文,往往发送格式如图2所示。(PU分别需要在每一包待发原始数据前面加上以太网包头,后面加上以太网包尾和校验等信息,组成完整的符合以太网协议的报文。而针对不同网口的报文,CPU所添加的包头和包尾也是不同的。而后,按照FPGA与CPU之间的通信协议,由CPU通过数据总线将全部打包好的全部报文发送给FPGA,由FPGA负责转发工作。当所有管理网口或者部分网口待发原始数据相同的时候,即相同的一组原始数据,需要发送给多个网口时,传 统做法的CPU也需要按照如上的操作,将相同的数据添加不同的包头和包尾,然后再发送给FPGA。这种做法相当于把相同的待发原始数据重复发送了多遍,大大浪费了 CPU与FPGA之间通信总线带宽,降低了传输效率。

发明内容
本发明的目的在于解决在CPU向不同网口发送相同报文内容的时候,提高CPU和FPGA之间的总线效率,避免发送重复数据。为了解决以上问题,本发明具体采用以下技术方案—种用于智能变电站报文的多网口发送优化方法,所述智能变电站以太网通信采用CPU和FPGA联合控制的硬件架构,其中,CPU主要做数据处理,FPGA负责接口操作和收发数据;其特征在于,所述方法包括以下步骤(I)CPU将每个网口的源MAC (MediaAccess Control,即介质访问控制层)地址配置给FPGA ;(2) CPU准备待发以太网报文,所述以太网报文为多包报文,每一包报文包括报文包头、报文数据、报文包尾;(3) CPU生成MAC有效标志位,MAC有效标志位为多个字节的数据,其每个字节对应一个MAC,如果该比特数值为‘ I’,表示MAC有效标志位有效,需要将该包数据发送到对应的MAC ;反之,则表示MAC有效标志位无效,不需要将该包数据发送到对应的MAC ;
(4) CPU将MAC有效标志位、报文包头,报文数据,报文包尾,按照顺序发送给FPGA ;(5)FPGA接收到CPU发送的带有MAC有效标志位的包报文后,进行解包,解析出包报文的MAC有效标志位、包头、报文数据、包尾;(6) FPGA根据解析出的MAC有效标志位,查询每个MAC所对应的MAC有效标志位中的字节,如果该字节中的数值是‘ I’,则将该报文数据转入FPGA中的对应MAC的源MAC地址处理模块;(7) MAC源地址处理模块在待发报文数据中插入该MAC的源MAC地址;(8) FPGA发送MAC标志位有效的并且插入相应的源MAC地址的报文数据。根据上述操作,对于报文内容相同但需要发送到多个网口的报文,只需要增加很少的数据,表示目标网口标识,就可以成功避免了相同数据的重复发送。如果报文内容不需要重复发送,只需要保证MAC有效标志位中对应MAC的bit有效即可,不会增加任何多余的开销,保证了发送的可靠性。所以,本发明对于多网口报文发送的管理,具有灵活性,可支持报文发送的独立性,同时又兼顾了相同报文同时发送到多网口时,避免相同数据重复发送的高效性,有利于程序的扩展需求。本发明具有以下有益效果节省了大量CPU与FPGA之间的重复数据传输,提高了接口传输效率;简化了多网口对于相同以太网报文发送过程,降低了 CPU开发难度;节约了 CPU重复搬运相同数据的过程,一定程度上提高了 CPU的运行效率;FPGA避免接收相同的`数据,只需要数据总线复制数据即可,降低了 FPGA的接收数据难度;多网口数据流处理,简化了 FPGA的开发流程。


图1为智能变电站智能终端设备以太网通信架构示意图;图2为现有技术中CPU针对不同物理网口发送的以太网报文发送格式;图3为本发明用于智能变电站的多网口发送优化方法流程图;图4为本发明采用的以太网报文发送格式。
具体实施例方式下面结合说明书附图,对本发明的技术方案做进一步详细说明。如图3所示,本申请公开了一种用于智能变电站报文的多网口发送优化方法,所述智能变电站以太网通信采用CPU和FPGA联合控制的硬件架构(如附图1所示),CPU负责控制待发多包报文,而后发送给FPGA,FPGA接收到报文数据后,解析出每包报文的所属的MAC端口,而后将不同的报文分发给不同的MAC端口,其中,CPU主要做数据处理,FPGA负责接口操作和收发数据;所述方法包括以下步骤(I)CPU将每个网口的源MAC地址配置给FPGA ;以太网报文中包含源MAC地址,在多网口管理设备中,每个网口的源MAC地址是固定但各不相同的,而每个网口的源MAC地址则由CPU决定,而每个MAC的源MAC地址,则由FPGA将CPU之前设置好的固定的源MAC地址,插入到数据流的相应位置中。(2)CPU准备待发以太网报文,一般都是准备多包报文,每一包报文包括报文包头、报文数据、报文包尾;(3) CPU生成MAC有效标志位;生成原则MAC有效标志位为N个bit的数据,其每个比特对应一个MAC,如果该bit数值为‘I’,表示有效,需要将该包数据发送到对应的MAC ;反之,则无效;CPU只需要设置每包报文对应的MAC有效标志位,并将MAC有效标志位和数据一起发送给FPGA,由FPGA根据该标志位的具体哪个bit设置成了 ‘1’,去分发,如果多个bit被设置成了 ‘1’,则会将该包数据分发到多个MAC;(4)CPU将MAC有效标志位,报文包头,报文数据,报文包尾,按照顺序发送给FPGA,如图4所示;(5)FPGA接收到CPU发送的带有MAC有效标志位的包报文后,进行解包,解析出包报文的MAC有效标志位、包头、报文数据、包尾;(6) FPGA根据解析出的MAC有效标志位,查询每个MAC所对应的MAC有效标志位中的字节,如果该字节中的数值是‘ I’,则将该报文数据转入FPGA中的对应MAC的源MAC地址处理模块;

(7) MAC源地址处理模块在待发报文数据中插入该MAC的源MAC地址;(8) FPGA发送MAC标志位有效的并且插入相应的源MAC地址的报文数据。本发明申请人结合说明书附图对本发明的实施例做了详细的说明与描述,但是本领域技术人员应该理解,以上实施例仅为本发明的优选实施方案,详尽的说明只是为了帮助读者更好地理解本发明精神,而并非对本发明保护范围的限制,相反,任何基于本发明的发明精神所作的任何改进或修饰都应当落在本发明的保护范围之内。
权利要求
1 一种用于智能变电站报文的多网口发送优化方法,所述智能变电站以太网通信采用 CPU和FPGA联合控制的硬件架构,其中,CPU主要做数据处理,FPGA负责接口操作和收发数据;其特征在于,所述方法包括以下步骤(1)CPU将每个网口的源MAC (Media Access Control,即介质访问控制层)地址配置给 FPGA ;(2)CPU准备待发以太网报文,所述以太网报文为多包报文,每一包报文包括报文包头、 报文数据、报文包尾;(3)CPU生成MAC有效标志位,MAC有效标志位为多个字节的数据,其每个字节对应一个 MAC,如果该比特数值为‘I’,表示MAC有效标志位有效,需要将该包数据发送到对应的MAC ; 反之,则表示MAC有效标志位无效,不需要将该包数据发送到对应的MAC ;(4)CPU将MAC有效标志位、报文包头,报文数据,报文包尾,按照顺序发送给FPGA ;(5)FPGA接收到CPU发送的带有MAC有效标志位的包报文后,进行解包,解析出包报文的MAC有效标志位、包头、报文数据、包尾;(6)FPGA根据解析出的MAC有效标志位,查询每个MAC所对应的MAC有效标志位中的字节,如果该字节中的数值是‘ I’,则将该报文数据转入FPGA中的对应MAC的源MAC地址处理模块;(7)MAC源地址处理模块在待发报文数据中插入该MAC的源MAC地址;(8)FPGA发送MAC标志位有效的并且插入相应的源MAC地址的报文数据。`
全文摘要
一种用于智能变电站报文的多网口发送优化方法,包括以下步骤CPU将每个网口的源MAC地址配置给FPGA,并准备待发以太网报文,所述以太网报文为多包报文,每一包报文包括报文包头、报文数据、报文包尾;CPU生成MAC有效标志位;然后将MAC有效标志位、报文包头,报文数据,报文包尾,按照顺序发送给FPGA;FPGA对包报文进行解包;根据解析出的MAC有效标志位,将MAC有效标志的报文数据发送给对应MAC的MAC源地址处理模块;MAC源地址处理模块在待发报文数据中插入该MAC的源MAC地址后由FPGA发送。本发明提高了接口传输效率、降低了CPU开发难度、降低了FPGA的接收数据量。
文档编号H04L12/70GK103051530SQ201210574100
公开日2013年4月17日 申请日期2012年12月26日 优先权日2012年12月26日
发明者杨志涛, 胡炯, 徐刚, 徐万方, 周涛, 刘涛 申请人:北京四方继保自动化股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1