一种高速跳频发射的制造方法

文档序号:8005392阅读:461来源:国知局
一种高速跳频发射的制造方法
【专利摘要】一种高速跳频发射机 属于 发射机【技术领域】,尤其涉及一种高速跳频发射机。本发明提供一种结构 简单、使用灵活 的高速跳频发射机。本发明包括DSP、接收模块、数据存储区、发送频率控制部分、跳频控制部分、发送数据控制部分、AD9957控制部分、AD9957模块、MSK基带调制部分,其结构要点DSP、接收模块、数据存储区依次相连,数据存储区分别与发送频率控制部分、发送数据控制部分相连,发送频率控制部分、AD9957控制部分、AD9957模块依次相连,发送数据控制部分、MSK基带调制部分、AD9957模块依次相连,跳频控制部分分别与发送频率控制部分、发送数据控制部分相连。
【专利说明】 一种高速跳频发射机

【技术领域】
[0001]本发明属于发射机【技术领域】,尤其涉及一种高速跳频发射机。

【背景技术】
[0002]在电子技术日新月异并广泛地应用于军事领域的今天,军事电子装备的种类繁多,电波信号高度密集,形成了极为复杂的电磁环境。无线电通信由于它的灵活性,常常被用作战时通信。但是,传统的无线电通信都是在某一固定频率下工作的,很容易被敌方截获或施加电磁干扰,不能实现安全可靠的通信。跳频通信是在恶劣的电磁环境中保证正常通信的主要手段。提高跳频通信系统的跳频速率和跳频带宽可以有利于对抗单频窄带干扰,频带阻塞干扰以及跟踪干扰,是提高跳频通信系统抗干扰能力的主要手段。传统高速跳频系统普遍采用高速切换模拟本振的方式,由于模拟器件的特殊性,通常要采用至少两个模拟本振的乒乓式结构,这样就大大增加了电路的复杂性、制作工艺以及成本等。


【发明内容】

[0003]本发明就是针对上述问题,提供一种结构简单、使用灵活的高速跳频发射机。
[0004]为了实现上述目的,本发明采用如下技术方案,本发明包括DSP、接收模块、数据存储区、发送频率控制部分、跳频控制部分、发送数据控制部分、AD9957控制部分、AD9957模块、MSK基带调制部分,其结构要点DSP、接收模块、数据存储区依次相连,数据存储区分别与发送频率控制部分、发送数据控制部分相连,发送频率控制部分、AD9957控制部分、AD9957模块依次相连,发送数据控制部分、MSK基带调制部分、AD9957模块依次相连,跳频控制部分分别与发送频率控制部分、发送数据控制部分相连。
[0005]作为一种优选方案,本发明所述DSP采用C674OTSP处理芯片。
[0006]作为另一种优选方案,本发明所述接收模块采用MCASP接收模块。
[0007]另外,本发明所述跳频控制部分采用TOD跳频控制。
[0008]本发明有益效果。
[0009]本发明充分利用了 DA转换芯片AD9957的可灵活操作配置的特性以及FPGA内部灵活的可重构性,只需要在切换频率时加载不同的频率值即可,相对于传统模拟跳频系统具有简单,灵活等优点。

【专利附图】

【附图说明】
[0010]为了使本发明所解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及【具体实施方式】,对本发明进行进一步详细说明。应当理解,此处所描述的【具体实施方式】仅仅用以解释本发明,并不用于限定本发明。
[0011]图1是本发明电路原理框图。
[0012]图2是本发明FPGA与AD9957并行接口控制框图。

【具体实施方式】
[0013]如图所示,本发明包括DSP、接收模块、数据存储区、发送频率控制部分、跳频控制部分、发送数据控制部分、AD9957控制部分、AD9957模块、MSK基带调制部分,DSP、接收模块、数据存储区依次相连,数据存储区分别与发送频率控制部分、发送数据控制部分相连,发送频率控制部分、AD9957控制部分、AD9957模块依次相连,发送数据控制部分、MSK基带调制部分、AD9957模块依次相连,跳频控制部分分别与发送频率控制部分、发送数据控制部分相连。
[0014]所述DSP采用C674OTSP处理芯片。
[0015]所述接收模块采用MCASP接收模块。
[0016]所述跳频控制部分采用TOD跳频控制。
[0017]系统待发送的消息是由DSP产生的,DSP对要发送的数据进行信道编码,软扩频,添加同步头等处理后,组成特定的帧结构,经过MCASP接口传送给FPGA。此外高速跳频所使用的频点的频率控制字,也是DSP根据跳频图案产生并传送给FPGA的。DSP采用EDMA的方式进行数据传送,FPGA采用乒乓结构对所传输的数据进行存储,DSP连续的经过MCASP接口传送2193个有用的32bit数据。
[0018]存储器都有两个可以在实际使用中进行切换。其中控制寄存器中的数据包括:跳频数(每一个时隙内的频点个数)、跳时参数等信息。扩频码存储器存储软扩频的扩频码,跳频频率存储跳频时所需要的32bit频率控制字,数据存储器存储的是待发送的经过DSP软扩频的数据最小移频键控(MSK)是移频键控(FSK)的一种改进型。在FSK方式中,相邻码元的频率不变或者跳变一个固定值。在两个相邻的频率跳变的码元之间,其相位通常是不连续的。MSK是对FSK信号作某种改进,使其相位始终保持连续不变的一种调制。MSK调制由于具有恒包络,相位连续,频谱率用率高等特点,在通信系统中得到了广泛的应用。
[0019]AD9957是美国模拟器件公司(Analog 140 Devices Inc)生产的内置14位数模转换器的直接数字频率合成器(DDS)集成电路,它采用数字技术合成多种跳频应用所需要的模拟波形。其采样速率达到lGS/s,同时消耗比其他直接频率合成器减小50%以上,广泛应用于各种通信,仪表仪器和国防应用。AD9957动态性能提高到高达400MHZ输出频率,而且无杂散动态范围(SFDR)高达14580dB以上。应用到无线和有线系统中时,利用AD9957调制器或正交数字上变频器(QDUC)提供高达400MHZ中频的实时输出达到简化数据传输的目的。
[0020]AD9957与FPGA的接口除了控制命令通过SPI接口外,还有一个并行的18bit接口,用于接收I/Q两路MSK调制成形后的数据。在TxENABLE拉高有效后,每个I3DCLK的上升沿锁存一个ISbit数据,这样就要求I/Q两路数据要交叉间隔排列好,并且由于I3DCLK是AD9957直接提供的与FPGA内部产生MSK基带调制信号的时钟并不相同,因此要做好时钟域的隔离工作,在FPGA内部是通过一个FIFO实现的。
[0021]以上内容是结合具体的优选实施方式对本发明作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明,对于本发明所属【技术领域】的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明所提交的权利要求书确定的保护范围。
【权利要求】
1.一种高速跳频发射机,包括DSP、接收模块、数据存储区、发送频率控制部分、跳频控制部分、发送数据控制部分、AD9957控制部分、AD9957模块、MSK基带调制部分,其特征在于DSP、接收模块、数据存储区依次相连,数据存储区分别与发送频率控制部分、发送数据控制部分相连,发送频率控制部分、AD9957控制部分、AD9957模块依次相连,发送数据控制部分、MSK基带调制部分、AD9957模块依次相连,跳频控制部分分别与发送频率控制部分、发送数据控制部分相连。
2.根据权利要求1所述一种高速跳频发射机,其特征在于所述DSP采用C674OTSP处理-H-* I I心/T O
3.根据权利要求1所述一种高速跳频发射机,其特征在于所述接收模块采用MCASP接收模块。
4.根据权利要求1所述一种高速跳频发射机,其特征在于所述跳频控制部分采用TOD跳频控制。
【文档编号】H04B1/02GK104426557SQ201310377784
【公开日】2015年3月18日 申请日期:2013年8月27日 优先权日:2013年8月27日
【发明者】许亚夫 申请人:许亚夫
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1