一种基于压缩传感的全局式曝光cmos图像传感器的制造方法

文档序号:7781852阅读:215来源:国知局
一种基于压缩传感的全局式曝光cmos图像传感器的制造方法
【专利摘要】本发明提供了一种基于压缩传感的全局式曝光CMOS图像传感器,包括有记忆功能的像素单元阵列、随机0-1序列产生单元、随机序列存储单元、时序控制单元、跨阻放大单元、模数转换单元。所述图像传感器可在图像传感的同时进行模拟数据压缩;使用全局式曝光方式,使全部像素同时开始和结束曝光,再进行读出工作。本发明基于压缩传感理论,模数转换前完成图像传感和压缩,在保证与传统方法相同分辨率的前提下,减少了数据采集量,降低了对模数转换器采样速度的要求,节约了数据存储空间;同时使用硬件方式压缩数据,相比在模数转换后软件方式的数据压缩,提高了处理速度;使用全局式曝光方式,可采集高速运动物体的瞬时图像。
【专利说明】一种基于压缩传感的全局式曝光CMOS图像传感器
【技术领域】
[0001]本发明属于CM0S(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)图像传感器领域,尤其涉及一种基于压缩传感的全局式曝光CMOS图像传感器。
【背景技术】
[0002]随着CMOS制造工艺的不断提高,CMOS图像传感器(CMOS Image Sensors, CIS)在功耗、可集成性、随机寻址、成本等方面优于CCD图像传感器,成为固态图像传感器领域的主流器件。
[0003]根据晶体管的数量不同,当前像素单元电路结构主要分为三管有源像素、四管有源像素等类型,其中,四管有源像素在CMOS图像传感器中应用最广泛。传统的四管结构CMOS图像传感器像素单元电路如图1所示,包括:复位晶体管M_RST,传输门晶体管M_TX,源跟随晶体管M_SF,行选通晶体管M_RS及用于感受光信号的光电二极管PD,FD为浮动扩散节点,Vout为像素单元输出端。
[0004]图1中VDD是外部提供给像素单元电路的电源电压,控制复位晶体管M_RST、传输门晶体行选通晶体管M_RS的导通与截止来实现像素单元电路的信号输出。因为传统四管结构CMOS图像传感器主要只利用光电二极管ro存储电荷,所以像素单元电路存储的光照信息只能被输出一次。
[0005]传统CMOS图像传感器由像素单元阵列、行控制电路、读出单元、模拟处理单元、模数转换单元组成,如图2所示。传统CMOS图像传感器基于奈奎斯特采样理论,需要以高于原始信号频率两倍的频率进行采样,这种方法所采集的模拟数据量大,导致对模数转换器速度要求高、数据存储空间要求大、模数转换后数据压缩的时间长。
[0006]CMOS图像传感器像素单元阵列的曝光方式主要分为全局式曝光和滚筒式曝光。全局式曝光方式,要求同时开始和结束曝光,再进行读出工作,这种曝光方式可以更加准确地采集高速运动物体的瞬时图像。滚筒式曝光方式,由于每列像素都用同一套读出电路,所以一行像素读出后,才能再进行下一行像素读出。
[0007]压缩传感(compressive sensing),作为一种全新的信号米样方式,于2006年在美国电子电气工程师协会信息理论会刊上公开。
[0008]压缩传感理论,是让稀疏或可压缩的原始信号通过一个满足一定条件的随机测量矩阵进行采样,可获得远少于传统奈奎斯特理论的采样点数,需要时再用重构算法恢复压缩数据。由于压缩传感具有低于奈奎斯特的采样速率和完全重构信号的特征,已逐渐在图像传感、数据处理等领域应用。

【发明内容】

[0009]本发明为解决现有CMOS图像传感器对模数转换器采样速度要求高、数据存储空间要求大、在模数转换后软件方式数据压缩时间长、对高速运动物体的瞬时图像采集不够准确的技术问题,提供了一种能在模拟电路处理阶段使传感和压缩同时进行的基于压缩传感的全局式曝光CMOS图像传感器。
[0010]一种基于压缩传感的全局式曝光CMOS图像传感器,在图像传感的同时进行模拟数据压缩,使用全局式曝光方式,使全部像素同时开始和结束曝光,再进行读出工作。
[0011]进一步的,所述基于压缩传感的全局式曝光CMOS图像传感器,包括:
[0012]有记忆功能的像素单元阵列,由多个具有可存储并多次选择性输出固定瞬时光照信息的像素单元排列成矩阵构成;
[0013]随机0-1序列产生单元,产生随机0-1序列,构成基于压缩传感的测量矩阵;
[0014]随机序列存储单元,存储随机0-1序列产生单元产生的随机0-1序列,给各像素单元的数据输出提供控制信号;
[0015]时序控制单元,控制各像素单元中光生电荷的积累、存储及输出和整个电路的时序;
[0016]跨阻放大单元,由多个跨阻放大器构成,将各像素阵列块输出的电流转换成电压;
[0017]模数转换单元,由多个模数转换器构成,将各跨阻放大器输出的模拟图像数据转换成数字图像数据。
[0018]进一步的,所述随机0-1序列产生单元将数据存储到随机序列存储单元;随机序列存储单元将数据按照不同压缩率的时序要求输入到各像素单元的像素选通晶体管栅极,作为其控制信号;时序控制单元控制各像素单元中光生电荷的积累、存储及输出和整个电路的时序;各跨阻放大器分别连接在相应CMOS像素单元阵列块和模数转换器之间。
[0019]本发明基于压缩传感的全局式曝光CMOS图像传感器,在图像传感的同时进行模拟数据压缩,使用全局式曝光方式,使全部像素同时开始和结束曝光,再进行读出工作。本发明基于压缩传感理论,模数转换前完成图像传感和压缩,在保证与传统方法相同分辨率的前提下,减少了数据采集量,降低了对模数转换器采样速度的要求,节约了数据存储空间;同时使用硬件方式压缩数据,相比在模数转换后软件方式的数据压缩,提高了处理速度;使用全局式曝光方式,可采集高速运动物体的瞬时图像。
【专利附图】

【附图说明】
[0020]图1是现有技术提供的典型四管有源像素单元电路示意图。
[0021]图2是现有技术提供的传统CMOS图像传感器电路示意图。
[0022]图3是本发明实施例使用的六管结构具有记忆和多次选择输出功能的像素单元电路不意图。
[0023]图4是本发明实施例使用的六管有源像素单元控制信号波形图。
[0024]图5是本发明实施例使用的基于压缩传感的随机测量矩阵与原始图像信号矩阵相乘的示意图。
[0025]图6是本发明实施例提供的基于压缩传感的全局式曝光CMOS图像传感器控制时序图。
[0026]图7是本发明实施例提供的基于压缩传感的全局式曝光CMOS图像传感器电路示意图。【具体实施方式】
[0027]为了使本发明所解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
[0028]本发明为一种基于压缩传感的全局式曝光CMOS图像传感器。所述图像传感器在图像传感的同时进行模拟数据压缩,使用全局式曝光方式,使全部像素同时开始和结束曝光,再进行读出工作。
[0029]本发明为一种基于压缩传感的全局式曝光CMOS图像传感器,包括:
[0030]有记忆功能的像素单元阵列,由多个具有可存储并多次选择性输出固定瞬时光照信息的像素单元排列成矩阵构成;
[0031]随机0-1序列产生单元,产生随机0-1序列,构成基于压缩传感的测量矩阵;
[0032]随机序列存储单元,存储随机0-1序列产生单元产生的随机0-1序列,给各像素单元的数据输出提供控制信号;
[0033]时序控制单元,控制各像素单元中光生电荷的积累、存储及输出和整个电路的时序;
[0034]跨阻放大单元,由多个跨阻放大器构成,将各像素阵列块输出的电流转换成电压;
[0035]模数转换单元,由多个模数转换器构成,将各跨阻放大器输出的模拟图像数据转换成数字图像数据。
[0036]本发明中的像素单元使用六管结构像素单元电路,如图3所示,包括:启动晶体管M_START、传输门晶体管M_TX、光电二极管PD、电容充电选通晶体管M_C1、存储电容C、电容放电选通晶体管M_C0、源跟随晶体管M_SF、像素选通晶体管M_SEL。此像素结构可以存储并多次选择性输出固定瞬时光照信息,即将固定瞬时光照信息的电荷存储在非光电二极管的单独电容中,并使该电容中固定瞬时光照信息的电荷量基本无变化。
[0037]图3中所述启动晶体管M_START位于电源正极VDD和浮动扩散节点FD之间;传输门晶体管M_TX位于浮动扩散节点FD和光电二极管之间;光电二极管位于传输门晶体管M_TX和地之间;电容充电选通晶体管M_CI位于浮动扩散节点FD和存储电容C上极板之间;存储电容C上极板位于电容充电选通晶体管M_CI和电容放电选通晶体管M_C0连接处,下极板接地;电容放电选通晶体管M_C0位于存储电容C上极板和源跟随晶体管M_SF栅极之间;源跟随晶体管M_SF位于电源正极VDD和像素选通晶体管M_SEL之间;像素选通晶体管M_SEL位于源跟随晶体管M_SF和像素单元输出端Iwt之间。
[0038]图3中所述电容充电选通晶体管M_C1、存储电容C、电容放电选通晶体管M_C0增加了像素单元内存储瞬时光照信息的功能,同时增加了多次选择性输出固定瞬时光照信息的功能。
[0039]进一步的,图3中所述像素单元还包括:给启动晶体管M_START施加启动信号START、传输门晶体管M_TX施加传输信号TX、电容充电选通晶体管M_CI施加电容充电选通信号C1、电容放电选通晶体管M_C0施加电容放电选通信号C0、像素选通晶体管M_SEL施加像素选择输出信号SEL。图4为控制单元产生的传输信号TX、电容充电选通信号C1、电容放电选通信号C0、像素选择输出信号SEL的波形图。启动信号START在该像素单元工作时,始终接电源正极VDD。
[0040]本发明中的随机0-1序列产生单元,基于压缩传感理论,产生随机0-1序列,构成满足一定条件的随机测量矩阵,用以和原始图像信号进行计算,达到图像传感和压缩同时进行的目的。例如,所处理最小图像块像素为16X16,则用以和随机测量矩阵相乘的原始图像信号矩阵大小为256X 1。达到不同压缩率的随机测量矩阵规模不同。压缩率为1、2、4、
8、16的随机测量矩阵规模分别为256 X 256、128 X 256、64 X 256、32 X 256、16 X 256,随机测量矩阵与原始图像信号矩阵相乘后,分别得到规模为256X 1、128X 1、64X 1、32X 1、16X 1的压缩后模拟数据矩阵。
[0041]将随机0-1序列产生的随机0-1序列存储在随机序列存储单元中,以便按照上述压缩率要求,将0-1序列信号输入给各像素单元的像素输出晶体管栅极,控制像素单元信号的输出。
[0042]根据基尔霍夫电流定律,采集各像素单元输出端的电流信号,将每个16X16的最小图像块输出端连接在各电流主路上,这样,各电流主路上的电流等于16X16最小图像块中像素输出晶体管栅极被输入1的支路电流之和。再根据所要达到1、2、4、8、16压缩率的要求,逐次提供给各像素单元的像素输出晶体管256、128、64、32、16次控制信号,如此便完成了随机测量矩阵与原始图像信号矩阵相乘的计算,分别得到规模为256X 1、128X1、64X1、32X1、16 XI的压缩后图像矩阵。
[0043]将每个16X16最小图像块得到的压缩后图像矩阵的数据输入至跨阻放大器,使得到的总电流转换为电压。
[0044]将跨阻放大器输出的电压信号输入至模数转换单元,将模拟信号转换为数字信号,让其接受数字信号的存储、压缩数据重构等处理。
[0045]整个电路中的时序由时序控制单元控制。
[0046]本发明对整幅图像的大小没有具体限制。例如,整幅图像有mXn个像素,按照每16X16像素作为最小图像块进行处理,用相同的时序控制信号控制每个16X16最小图像块。若m和η均为16的倍数,所需的跨阻放大器和模数转换单元均为(mXn)/ (16X16)个;若m和η不都是16的倍数,则需先做补零操作,再按照上述方法计算。每个16X 16最小图像块都使用相同的时序控制信号,即方便了模拟图像的采集和压缩,也方便了压缩图像的重构。
[0047]由于当所处理最小图像块的像素为16X16时,随机测量矩阵较大,不易完全写出矩阵计算和时序控制的全过程,所以用4X4像素的最小图像块举例,图5所示为压缩率为4时,4X16的随机测量矩阵与16X1的原始图像信号矩阵相乘,得到4X1的压缩后模拟数据矩阵的示意图。图6所示为根据图5的随机测量矩阵所控制的图像采集时序。
[0048]所述基于压缩传感的全局式曝光CMOS图像传感器,电路如图7所示。随机0-1序列产生单元将数据存储到随机序列存储单元;随机序列存储单元将数据按照不同压缩率的时序要求输入给各像素单元的像素选通晶体管栅极,给CMOS像素单元阵列的像素选通晶体管提供控制信号;时序控制单元控制各像素单元中光生电荷的积累、存储及输出和整个电路的时序;各跨阻放大器分别连接在相应CMOS像素单元阵列块和模数转换器之间。
[0049]本发明基于压缩传感的全局式曝光CMOS图像传感器,在图像传感的同时进行模拟数据压缩,使用全局式曝光方式,使全部像素同时开始和结束曝光,再进行读出工作。本发明基于压缩传感理论,数模转换前完成图像传感和压缩,在保证与传统方法相同分辨率的前提下,减少了处理数据量,降低了对模数转换器采样速度的要求,节约了数据存储空间;同时使用硬件方式压缩数据,相比在模数转换后软件方式的数据压缩,提高了处理速度;使用全局式曝光方式,可采集高速运动物体的瞬时图像。
[0050]以上所述仅为发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
【权利要求】
1.一种基于压缩传感的全局式曝光CMOS图像传感器;其特征在于:所述CMOS像素传感器在图像传感的同时进行模拟数据压缩,使用全局式曝光方式,使全部像素同时开始和结束曝光,再进行读出工作。
2.如权利要求1所述的基于压缩传感的全局式曝光CMOS图像传感器,其特征在于,包括:有记忆功能的像素单元阵列,由多个具有可存储并多次选择性输出固定瞬时光照信息的像素单元排列成矩阵构成;随机0-1序列产生单元,产生随机0-1序列,构成基于压缩传感的测量矩阵;随机序列存储单元,存储随机0-1序列产生单元产生的随机0-1序列,给各像素单元的数据输出提供控制信号;时序控制单元,控制各像素单元中光生电荷的积累、存储及输出和整个电路的时序;跨阻放大单元,由多个跨阻放大器构成,将各像素阵列块输出的电流转换成电压;模数转换单元,由多个模数转换器构成,将各跨阻放大器输出的模拟图像数据转换成数字图像数据。
3.如权利要求1所述的基于压缩传感的全局式曝光CMOS图像传感器,其特征在于:所述随机0-1序列产生单元将数据存储到随机序列存储单元;随机序列存储单元将数据按照不同压缩率的时序要求输入到各像素单元的像素选通晶体管栅极,作为其控制信号;时序控制单元控制各像素单元中光生电荷的积累、存储及输出和整个电路的时序;各跨阻放大器分别连接在相应CMOS像素单元阵列块和模数转换器之间。
【文档编号】H04N5/3745GK103686006SQ201310721862
【公开日】2014年3月26日 申请日期:2013年12月24日 优先权日:2013年12月24日
【发明者】骆丽, 李瑞菁 申请人:北京交通大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1