一种以太网光电介质转换装置制造方法

文档序号:7820990阅读:304来源:国知局
一种以太网光电介质转换装置制造方法
【专利摘要】本发明提供了一种以太网光电介质转换装置,包括:控制电路和用于实现光电转换的转换电路(即第一和第二PHY芯片);控制模块,用于将第一PHY芯片的传输接口配置为光口模式和将第二PHY芯片的传输接口配置为电口模式;第一与第二PHY芯片互联,用于接收光器件发送的光信号并通过配置好的光口模式传输接口发送至第二PHY芯片;第二PHY芯片,用于接收网口发送的电信号并通过配置好的电口模式传输接口发送至第一PHY芯片;本发明使用控制电路和两个PHY芯片,更加节省成本,经济价值高;并且电信号和光信号的互相转换是由PHY芯片的传输接口工作模式决定的,与存储转发机制无关,故降低该转换装置本身的传输延时,实时性更好。
【专利说明】—种以太网光电介质转换装置

【技术领域】
[0001]本发明涉及互联网领域,具体而言,涉及一种以太网光电介质转换装置。

【背景技术】
[0002]相关技术中提供了一种以太网光电转换器,包括以太网交换机芯片,并且该交换机芯片包括2个端口,其一个端口为电口,该电口经网络变压器连接至RJ45接口,用以连接双绞线(俗称网线),且该电口支持100Base-T (X)或者100Base-T (X);其另一个端口为光口,支持100Base-X或者100Base-FX,直接连接光器件;具体的,在该以太网光电转换器进行工作过程中,其通过电口接收电信号,并将该电信号转换为光接口电平信号并与光器件互联,从而实现了以太网光电介质转换。
[0003]但是,交换机芯片本身的定位不是用来做传输介质转换的,其是用来做数据转发、路由等功能的,使其做传输介质成本较高,并且,交换机芯片本身的存储转发机制,限制了其只有收取到整个帧之后才开始转发进程,并带有CRC校验,故使得其网络传输的延时大,无法很好的满足用户的需求。


【发明内容】

[0004]本发明的目的在于提供一种以太网光电介质转换装置,以减少投入成本,并且降低传输的延时速度。
[0005]第一方面,本发明实施例提供了本发明提供了一种以太网光电介质转换装置,包括:控制电路和用于实现光电转换的转换电路;转换电路包括:第一 PHY芯片和第二 PHY芯片;其中,第一 PHY芯片和第二 PHY芯片上均设置有传输接口 ;
[0006]控制模块,用于配置第一 PHY芯片和第二 PHY芯片的传输接口的工作模式,并将第一 PHY芯片的传输接口配置为光口模式以及将第二 PHY芯片的传输接口配置为电口模式;
[0007]第一 PHY芯片与第二 PHY芯片互联,用于接收与其自身电连接的光器件发送的光信号,并将光信号通过控制模块配置好的光口模式传输接口将接收到的信号发送至第二PHY芯片,以便第二 PHY芯片将接收到的信号发送至与其自身电连接的网口中;
[0008]第二 PHY芯片,用于接收与其自身电连接的网口发送的电信号,并将电信号通过控制模块配置好的电口模式传输接口将电信号发送至第一 PHY芯片,以便第一 PHY芯片将电信号发送至与其自身电连接的光器件中。
[0009]结合第一方面的第一种可能的实施方式,本发明实施例提供了第一方面的第二种可能的实施方式,其中,该以太网光电介质转换装置中,控制电路为微处理器或者阻容电路;传输接口为RMII接口或MII接口。
[0010]结合第一方面的第二种可能的实施方式,本发明实施例提供了第一方面的第三种可能的实施方式,其中,该以太网光电介质转换装置中,微处理器包括:控制模块和分别与控制模块电连接的PB4管脚、PB2管脚和PBO管脚;
[0011]第一 PHY芯片和第二 PHY芯片均包括:C0L_0管脚、MDC_I管脚和MD10_10管脚;
[0012]PB4管脚分别与两个C0L_0管脚电连接,用于接收控制模块发送的设置指令,并将设置指令发送至C0L_0管脚,用以对两个C0L_0管脚的电平进行设置,用以配置第一 PHY芯片和第二 PHY芯片的传输接口的工作模式;
[0013]PBO管脚分别与两个MDC_I管脚电连接,PB2管脚分别与两个MD10_10管脚电连接,用于实现控制模块与第一 PHY芯片之间及控制模块与第二 PHY芯片之间的数据传输。
[0014]结合第一方面的第三种可能的实施方式,本发明实施例提供了第一方面的第四种可能的实施方式,其中,该以太网光电介质转换装置中,微处理器还包括:分别与控制模块电连接的PB3_IP管脚和PBl管脚、VDD管脚和GND管脚;
[0015]第一 PHY芯片还包括RXER_0管脚;第一 PHY芯片和第二 PHY芯片均包括RESET管脚;
[0016]PB3_IP管脚与RXER_0管脚电连接,用于接收控制模块发送的监测控制指令,并根据监测控制指令监测第一 PHY芯片和第二 PHY芯片的工作状态,并在接收到RXER_0管脚发送的错误信号时,将错误信号发送至控制模块,以便控制模块根据错误信号生成复位控制指令;
[0017]PBl管脚分别与两个RESET管脚电连接,用于接收控制模块发送的复位控制指令,并根据复位控制指令控制第一 PHY芯片和第二 PHY芯片的恢复到起始状态;
[0018]控制模块通过VDD管脚与电源电连接;控制模块通过GND管脚接地线。
[0019]结合第一方面的第一种可能的实施方式,本发明实施例提供了第一方面的第五种可能的实施方式,其中,该以太网光电介质转换装置中,阻容电路包括:连接在电源和C0L_
O管脚之间的电阻R2 ;电阻R2用于对两个C0L_0管脚的电平进行设置,用以配置第一 PHY芯片和第二 PHY芯片的传输接口的工作模式。
[0020]结合第一方面的第四种可能的实施方式或第五种可能的实施方式,本发明实施例提供了第一方面的第六种可能的实施方式,其中,该以太网光电介质转换装置中,第一 PHY芯片和第二 PHY芯片均包括:TXD0_I管脚、TXD 1_1管脚、TXEN_I管脚、RXDV_0管脚、RXD0_O管脚和RXD1_0管脚;
[0021]第一 PHY芯片的TXD1_I与第二 PHY芯片的RXD0_0管脚电连接,第一 PHY芯片的TXD 1_1管脚与第二 PHY芯片的RXD 1_0管脚电连接,第一 PHY芯片的TXEN_I管脚与第二 PHY芯片的RXDV_0管脚电连接,用于将第一 PHY芯片接收的光信号发送至第二 PHY芯片,以便第二 PHY芯片将光信号发送至与其自身电连接的网口中;
[0022]第二 PHY芯片的TXD1_I与第一 PHY芯片的RXD0_0管脚电连接,第二 PHY芯片的TXD 1_1管脚与第一 PHY芯片的RXD 1_0管脚电连接,第二 PHY芯片的TXEN_I管脚与第一 PHY芯片的RXDV_0管脚电连接,用于将第二 PHY芯片接收的电信号发送至第一 PHY芯片,以便第一 PHY芯片将电信号发送至与其自身电连接的光器件中。
[0023]结合第一方面的第五种可能的实施方式,本发明实施例提供了第一方面的第六种可能的实施方式,其中,该以太网光电介质转换装置中,第一 PHY芯片和第二 PHY芯片均包括:TXCLK_0管脚和Xl管脚;第一 PHY芯片包括:TXER/FXSD管脚;第二 PHY芯片还包括:RXCLK_0管脚和X2管脚;
[0024]第一 PHY芯片的TXER/FXSD管脚与TXCLK_0管脚与电连接,用于判断第一 PHY芯片的传输接口是否符合预设条件;
[0025]第二 PHY芯片的TXCLK_0管脚与RXCLK_0管脚电连接,用于提供第二 PHY芯片的RMII接口时钟,同时给第一 PHY芯片的TXCLK_I管脚提供RMII接口时钟;
[0026]第一 PHY芯片的TXCLK_0管脚与第二 PHY芯片的TXCLK_0管脚电连接;
[0027]第一 PHY芯片的Xl管脚与第二 PHY芯片的Xl管脚电连接,第二 PHY芯片的X2管脚与频率设置电路电连接,用于接收频率设置电路发送的固定频率值,并根据固定频率值与第一 PHY芯片同步传输。
[0028]结合第一方面的第六种可能的实施方式,本发明实施例提供了第一方面的第七种可能的实施方式,其中,该以太网光电介质转换装置中,第一 PHY芯片和第二 PHY芯片均包括:LED0/PHY_AD0 管脚和 LED3/PHY_AD3 管脚;
[0029]第一 PHY芯片和第二 PHY芯片均通过LED0/PHY_AD0管脚和LED3/PHY_AD3管脚设置其自身的地址;
[0030]控制电路通过LED0/PHY_AD0管脚和LED3/PHY_AD3确定第一 PHY芯片和第二 PHY芯片的地址,用以准确对第一 PHY芯片和第二 PHY芯片进行控制。
[0031]结合第一方面的第七种可能的实施方式,本发明实施例提供了第一方面的第八种可能的实施方式,其中,该以太网光电介质转换装置还包括指示板;
[0032]指示板与LED0/PHY_AD0管脚和LED3/PHY_AD3管脚电连接,用于显示第一 PHY芯片和第二 PHY芯片的工作状态。
[0033]结合第一方面的第八种可能的实施方式,本发明实施例提供了第一方面的第九种可能的实施方式,其中,该以太网光电介质转换装置还包括壳体;
[0034]控制电路及转换电路均置于壳体中,与壳体形成一个整体。
[0035]本发明实施例提供的一种以太网光电介质转换装置,包括:控制电路和用于实现光电转换的转换电路;转换电路包括:第一 PHY芯片和第二 PHY芯片;其中,第一 PHY芯片和第二 PHY芯片上均设置有传输接口 ;控制模块,用于配置第一 PHY芯片和第二 PHY芯片的传输接口的工作模式,并将第一 PHY芯片的传输接口配置为光口模式以及将第二 PHY芯片的传输接口配置为电口模式;第一 PHY芯片与第二 PHY芯片互联,用于接收与其自身电连接的光器件发送的光信号,并将光信号通过控制模块配置好的光口模式传输接口将信号发送至第二 PHY芯片,以便第二 PHY芯片将信号发送至与其自身电连接的网口中;第二 PHY芯片,用于接收与其自身电连接的网口发送的电信号,并将电信号通过控制模块配置好的电口模式传输接口将电信号发送至第一 PHY芯片,以便第一 PHY芯片将电信号发送至与其自身电连接的光器件中,与现有技术中的使用交换机芯片做传输介质成本较高,并且,交换机芯片本身的存储转发机制,限制了其只有收取到整个帧之后才开始转发进程,并带有CRC校验,故使得其网络传输的延时大,无法满足用户的需求的方案相比,本发明具有以下有益效果:
[0036]1、使用两个PHY芯片和控制电路的方案,更加节省成本,经济价值高;
[0037]2、使用两个PHY芯片和控制电路的方案,电信号和光信号的互相转换是由PHY芯片的传输接口工作模式决定的,与存储转发机制无关,故降低该转换装置本身的传输延时,实时性更好。

【专利附图】

【附图说明】
[0038]为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
[0039]图1示出了本发明实施例所提供的一种以太网光电介质转换装置的结构示意图;
[0040]图2示出了本发明实施例所提供的一种以太网光电介质转换装置中微处理器的结构示意图;
[0041]图3示出了本发明实施例所提供的一种以太网光电介质转换装置中第一 PHY芯片(即PHY for FIBER)的结构示意图;
[0042]图4示出了本发明实施例所提供的一种以太网光电介质转换装置中第二 PHY芯片(即PHY for COPPER)的结构示意图;
[0043]图5示出了本发明实施例所提供的一种以太网光电介质转换装置中适配器(即COPPER INTERFACE)的结构示意图。
[0044]主要元件符号说明:
[0045]101、控制电路;102、转换电路;103、第一 PHY芯片;104、
[0046]第二PHY 芯片;105、光器件;106、网口。

【具体实施方式】
[0047]下面将结合本发明实施例中附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0048]目前,使用光电转换器将以太网光电介质进行电光转换,能够解决网络信号传输距离短的问题;具体的,现有技术中采用双绞线传输以太网信号,由于信号衰减等原因,其传输距离为100米左右,而采用光线制成的光缆传输可使传输距离延长至几十公里,如果采用光中继进行传输,理论上其传输距离没有限制,所以以太网光电介质转换技术得到广泛应用。
[0049]本发明提供了一种以太网光电介质转换装置,如图1所示,包括:控制电路101和用于实现光电转换的转换电路102 ;转换电路102包括:第一 PHY芯片103和第二 PHY芯片104 ;其中,第一 PHY芯片103和第二 PHY芯片104上均设置有传输接口 ;
[0050]控制模块,用于配置第一 PHY芯片和第二 PHY芯片的传输接口的工作模式,并将第一PHY芯片的传输接口配置为光口模式以及将第二 PHY芯片的传输接口配置为电口模式;
[0051]第一 PHY芯片与第二 PHY芯片互联,用于接收与其自身电连接的光器件发送的光信号,并将光信号通过控制模块配置好的光口模式传输接口将信号发送至第二 PHY芯片,以便第二 PHY芯片将信号发送至与其自身电连接的网口中;
[0052]第二 PHY芯片,用于接收与其自身电连接的网口发送的电信号,并将电信号通过控制模块配置好的电口模式传输接口将电信号发送至第一 PHY芯片,以便第一 PHY芯片将电信号发送至与其自身电连接的光器件中。
[0053]本发明实施例提供的一种以太网光电介质转换装置,包括:控制电路101和用于实现光电转换的转换电路102 ;转换电路102包括:第一 PHY芯片103和第二 PHY芯片104 ;其中,第一 PHY芯片103和第二 PHY芯片104上均设置有传输接口 ;控制模块,用于配置第一 PHY芯片和第二 PHY芯片的传输接口的工作模式,并将第一 PHY芯片的传输接口配置为光口模式以及将第二 PHY芯片的传输接口配置为电口模式;第一 PHY芯片与第二 PHY芯片互联,用于接收与其自身电连接的光器件发送的光信号,并将光信号通过控制模块配置好的光口模式传输接口将光信号发送至第二 PHY芯片,以便第二 PHY芯片将光信号发送至与其自身电连接的网口中;第二 PHY芯片,用于接收与其自身电连接的网口发送的电信号,并将电信号通过控制模块配置好的电口模式传输接口将电信号发送至第一 PHY芯片,以便第一PHY芯片将电信号发送至与其自身电连接的光器件中,与现有技术中的使用交换机芯片做传输介质成本较高,并且,交换机芯片本身的存储转发机制,限制了其只有收取到整个帧之后才开始转发进程,并带有CRC校验,故使得其网络传输的延时大,无法满足用户的需求的方案相比,本发明具有以下有益效果:
[0054]1、使用两个PHY芯片和控制电路101的方案,更加节省成本,经济价值高;
[0055]2、使用两个PHY芯片和控制电路101的方案,电信号和光信号的互相转换是由PHY芯片的传输接口工作模式决定的,与存储转发机制无关,故降低该转换装置本身的传输延时,实时性更好。
[0056]本实施例中的PHY芯片本身是市场上卖的产品,而所述的第一 PHY芯片103和第二PHY芯片104是同一种芯片,具体在使用过程中,需要用到两个这样的PHY芯片,用于实现电光介质转换;并且,本实施例中的光电转换为全双工的工作方式,即第一 PHY芯片103和第二 PHY芯片104相互工作,互不影响。当然,该第一 PHY芯片103和第二 PHY芯片104的工作方式也可以根据用户的需求进行设置,如设置为半双工方式等;而实施例中的控制电路101可以为微处理器,单片机,CPLD控制器等,其中,微处理器,单片机,CPLD控制器等具有高性能的处理功能,能够对第一 PHY芯片103和第二 PHY芯片104的传输接口进行配置,同时其价格低,节省了生产的投入成本,并且还可以实现对第一 PHY芯片103和第二 PHY芯片104的监控功能;该控制电路101也可以是阻容电路,使用阻容电路,其相比于上述的处理器等,成本更低,但少了监控功能,而用户在使用过程中,可以根据自己的需要而选择不同的控制电路101。
[0057]本实施例中,第一 PHY芯片103和第二 PHY芯片104均设置有传输接口,这两个PHY芯片通过该传输接口实现转换数据的传输,而在实际使用过程中是在高电平下进行转换数据传输,故需要将第一 PHY芯片103和第二 PHY芯片104配置成高电平,故需要控制电路101将第一 PHY芯片103和第二 PHY芯片104的传输接口均配置成RMII接口 ;当然,若两个PHY芯片需要在低电平下进行转换数据传输,则需要将第一 PHY芯片103和第二 PHY芯片104配置成低电平,故需要控制电路101将第一 PHY芯片103和第二 PHY芯片104的传输接口均配置成MII接口,此处接口的配置方式可以根据用户的需要进行设置。需要说明的是,本发明中高电平的接口不限于RMII接口,而低电平的接口不限于MII接口,这两个接口的只是本实施例中的具体使用的一种实施例而已,具有相同或者相似功能的接口均属于本发明的保护范围。
[0058]另外,本发明采用的PHY芯片型号是IP101GR,替代方案可能采用其它的PHY型号来做双PHY互联,但其本质都是两颗PHY芯片的互联,与本发明的方案一样,只是不同厂家或不同型号的PHY芯片而已。
[0059]进一步的,如图2、图3和图4所示该以太网光电介质转换装置中,微处理器包括:控制模块和分别与控制模块电连接的PB4管脚2、PB2管脚55和PBO管脚6 ;第一 PHY芯片103和第二 PHY芯片104均包括:C0L_0管脚4、MDC_I管脚22和MD10_10管脚23 ;PB4管脚2分别与两个C0L_0管脚4电连接,用于对两个C0L_0管脚4的电平进行设置,用以配置第一 PHY芯片103和第二 PHY芯片104的传输接口的工作模式;ΡΒ0管脚6分别与两个MDC_
I管脚22电连接,PB2管脚5分别与两个MD10_10管脚23电连接,用于实现控制模块与第一 PHY芯片103之间及控制模块与第二 PHY芯片104之间的数据传输。
[0060]本实施例中以微处理器为控制电路101进行具体说明,而如单片机和CPLD等的控制原理均与该微处理器相同或相似。
[0061]具体的,微处理器控制模块内部事先写好控制程序,其主要起到运算和控制的功能,而与该控制模块电连接均是通过与其连接的上述接口进行数据的传输(如数据接收和数据发送等)。而上述每一个管脚均有自己的“任务”,如PB4管脚2,用于根据控制模块发送的设置指令,并根据该设置指令对两个C0L_0管脚4的电平进行设置,用以配置第一 PHY芯片103和第二 PHY芯片104的传输接口的工作模式。PB2管脚55和PBO管脚6,用于实现控制模块与第一 PHY芯片103和第二 PHY芯片104的数据传输。
[0062]同理,第一 PHY芯片103和第二 PHY芯片104也是如此,其自身包括很多管脚,并根据控制电路101的控制指令对自身的传输接口进行配置;具体的,可以将传输接口配置成与光器件105互通的光口模式,也可以配成与Rj45电口互通的电口模式,而第一 PHY芯片103和第二 PHY芯片104本身并不做光电转换,因为光接口和电接口的电平标准不一样,所以必须将第一 PHY芯片103和第二 PHY芯片104的传输接口配置成上述相应的接口工作模式,来与光器件105或电口进行电平适配。
[0063]进一步的,如图2、图3和图4所示该以太网光电介质转换装置中,微处理器还包括:分别与控制模块电连接的PB3_IP管脚4和PBl管脚7、VDD管脚I和GND管脚8 ;第一PHY芯片103还包括RXER_0管脚21 ;第一 PHY芯片103和第二 PHY芯片104均包括RESET管脚32 ;
[0064]与RXER_0管脚21电连接,用于接收控制模块发送的监测控制指令,并根据监测控制指令监测第一 PHY芯片103和第二 PHY芯片104的工作状态,并在接收到第一 PHY芯片103发送的错误信号时,将错误信号发送至控制模块,以便控制模块根据错误信号生成复位控制指令。
[0065]PBl管脚7分别与两个RESET管脚32电连接,用于接收控制模块发送的复位控制指令,并根据复位控制指令控制第一 PHY芯片103和第二 PHY芯片104的恢复到起始状态。控制模块通过VDD管脚I与电源电连接;控制模块通过GND管脚8接地线。
[0066]具体的,若控制电路101是处理器,则该处理器还具有对第一 PHY芯片103和第二PHY芯片104的工作状态的监控,具体的,当微处理器接收到第一 PHY芯片103和/或第二PHY芯片104发送的错误信息时,则将该错误信息发送至控制模块。其中,PHY芯片会对自己的传输信号进行判断,当该PHY芯片判断其自身的传输信号与正常的传输信号不同时,则会通过RXER_0管脚21向微处理器(具体是微处理器的控制模块通过PB3_IP管脚4)发送错误信号,并接收所述微处理器发送的复位指令。
[0067]进一步的,如图2、图3和图4所示该以太网光电介质转换装置中,阻容电路包括:连接在电源和C0L_0管脚4之间的电阻R2 ;电阻R2用于对两个C0L_0管脚4的电平进行设置,用以配置第一 PHY芯片103和第二 PHY芯片104的传输接口的工作模式。
[0068]具体的,为了更进一步的节省成本,控制电路101也可以是阻容电路,其只包括连接在电源和C0L_0管脚4之间的电阻R2,通过该电阻R2对该C0L_0管脚4的电平进行配置,若C0L_0管脚4需要高电平,则将电阻上拉;若C0L_0管脚4需要低电平,则将电阻下拉即可。
[0069]具体的,在成本压力增加时,可以去掉MCU微处理器以降低成本。而去掉MCU处理器会减少“PHY芯片RXER接收错误帧监测功能”,以及改变信号指示灯的点灯方式,但不影响主要的以太网传输功能;具体的,用户可以根据其需求进行选择使用不同方案的以太网光电介质转换装置。
[0070]进一步的,该以太网光电介质转换装置中,第一 PHY芯片103和第二 PHY芯片104均包括:TXD0_I管脚9、TXD 1_1管脚8、TXEN_I管脚5、RXDV_0管脚19、RXD0_0管脚18和RXD 1_0 管脚 17 ;
[0071]第一 PHY芯片103的TXD1_I与第二 PHY芯片104的RXD0_0管脚18电连接,第一PHY芯片103的TXD1_I管脚8与第二 PHY芯片104的RXD1_0管脚17电连接,第一 PHY芯片103的TXEN_I管脚5与第二 PHY芯片104的RXDV_0管脚19电连接,用于将第一 PHY芯片103接收的光信号发送至第二 PHY芯片104,以便第二 PHY芯片104将光信号发送至与其自身电连接的网口 106中;
[0072]第二 PHY芯片104的TXD1_I与第一 PHY芯片103的RXD0_0管脚18电连接,第二PHY芯片104的TXD1_I管脚8与第一 PHY芯片103的RXD1_0管脚17电连接,第二 PHY芯片104的TXEN_I管脚5与第一 PHY芯片103的RXDV_0管脚19电连接,用于将第二 PHY芯片104接收的电信号发送至第一 PHY芯片103,以便第一 PHY芯片103将电信号发送至与其自身电连接的光器件105中。
[0073]具体的,上述为第一 PHY芯片103和第二 PHY芯片104互联的方式,能够使第一PHY芯片103和第二 PHY芯片104能够更好的进行数据传输。
[0074]进一步的,该以太网光电介质转换装置中,第一 PHY芯片和第二 PHY芯片均包括:TXCLK_0管脚10和Xl管脚2 ;第一 PHY芯片包括:TXER/FXSD管脚I ;第二 PHY芯片还包括:RXCLK_0管脚14和X2管脚3。
[0075]第一 PHY芯片的TXER/FXSD管脚I与TXCLK_0管脚10电连接,用于判断第一 PHY芯片的传输接口是否符合预设条件。
[0076]第二 PHY芯片的TXCLK_010管脚与RXCLK_0管脚14电连接,用于提供第二 PHY芯片的RMII接口时钟,同时给第一 PHY芯片的TXCLK_I管脚提供RMII接口时钟。
[0077]第一 PHY芯片的TXCLK_0管脚10与第二 PHY芯片的TXCLK_0管脚10电连接。
[0078]第一 PHY芯片的Xl管脚与第二 PHY芯片的Xl管脚电连接,第二 PHY芯片的X2管脚与频率设置电路电连接,用于接收频率设置电路发送的固定频率值,并根据固定频率值与第一 PHY芯片同步传输。
[0079]本实施例中,第一 PHY芯片通过TXER/FXSD管脚I预先设定TXCLK_0管脚10为高电平,避免了对该TXCLK_0管脚10的判断,节省了成本。
[0080]进一步的,该以太网光电介质转换装置中,第一 PHY芯片103和第二 PHY芯片104均包括:LED0/PHY_AD0 管脚 11 和 LED3/PHY_AD3 管脚 12 ;
[0081 ]第一 PHY 芯片 103 和第二 PHY 芯片 104 均通过 LED0/PHY_AD0 管脚 11 和 LED3/PHY_AD3管脚12设置其自身的地址;
[0082]控制电路101通过LED0/PHY_AD0管脚11和LED3/PHY_AD3确定第一 PHY芯片103和第二 PHY芯片104的地址,用以准确对第一 PHY芯片103和第二 PHY芯片104进行控制。
[0083]具体的,第一 PHY芯片103和第二 PHY芯片104的地址可以设置为4位地址,也可以是8位地址;而控制电路101根据该地址能够确定其需要控制的PHY芯片,从而实现准确的控制。
[0084]进一步的,如图2、图3和图4所示该以太网光电介质转换装置还包括指示板;指示板与LED0/PHY_AD0管脚11和LED3/PHY_AD3管脚12电连接,用于显示第一 PHY芯片103和第二 PHY芯片104的工作状态。
[0085]具体的,指示板上设置有状态指示灯,用以更好的对第一 PHY芯片103和第二 PHY芯片104的工作状态进行指示。
[0086]进一步的,该以太网光电介质转换装置还包括壳体;控制电路101及转换电路102均置于壳体中,与壳体形成一个整体。
[0087]并且,本发明中也配置有适配器(如图5所示,图5示出了本发明实施例所提供的一种以太网光电介质转换装置中适配器(即COPPER INTERFACE)的结构示意图),用于将5V的电源转换为本发明中的以太网光电介质转换装置的使用的3.3V。
[0088]具体的,控制电路101即转换电路102均设置壳体中,与壳体形成一个产品;而本发明对该产品的壳体不做具体限制。
[0089]本发明提供的一种以太网光电介质转换装置,具有以下优点:
[0090]1、节省成本,经济价值高;
[0091]以百兆光电介质转换为例:
[0092]双PHY方案:台湾ICplus PHY芯片IP101GR人民币L I元/颗,2颗PHY的成本不超过2.2元;
[0093]交换机芯片方案:台湾ICplus SWITCH芯片IP175G人民币4.1元/颗;
[0094]单台设备硬件成本的差价:4.1-2.2 = 1.9元(人民币);
[0095]由于光电介质转换设备都是成对使用,一对即可节省成本3.8元(人民币);
[0096]据统计,市场容量一个月至少50万对,那么通过本专利方案,每个月可以节省成本190万元(人民币);
[0097]2、降低设备本身的传输延时,实时性更好
[0098]现有技术方案都是采用交换机存储转发模式(Store and Forward),对端收到的以太网数据包先进缓冲区进行存储,然后进行转发,数据包在存储和转发过程中会产生延时,实际应用中,延时一般会在300ms左右。
[0099]米用本专利的双PHY互联方案,RMII(Reduced Media Independent Interface)简化媒体独立接口,是IEEE 802.3u标准中除MII接口之外的另一种实现,其数据交换是基于物理层的交换,不是基于存储转发的机制,即相当于一根传输导线,所以传输延时约等于电信号的传输延时,基本可以忽略不计。
[0100]传输延时小在很多领域具有非常重要的意义,比如:基于图像智能分析的事故防范应用,前端高清IPC采集的压缩视频,通过以太网光电介质转换设备,传输至后台服务器进行图像分析,根据智能分析的结果来做出相应的处理,以防止事故的发生,如果传输延时大,则会导致分析结果出来之前,事情已经发生,失去防范的价值。
[0101]以上所述,仅为本发明的【具体实施方式】,但本发明的保护范围并不局限于此,任何熟悉本【技术领域】的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
【权利要求】
1.一种以太网光电介质转换装置,其特征在于,包括:控制电路和用于实现光电转换的转换电路;所述转换电路包括:第一 芯片和第二 芯片;其中,所述第一 芯片和所述第二?册芯片上均设置有传输接口 ; 所述控制模块,用于配置所述第一 ?册芯片和所述第二 ?册芯片的所述传输接口的工作模式,并将所述第一 芯片的传输接口配置为光口模式以及将所述第二 芯片的传输接口配置为电口模式; 所述第一 芯片与所述第二 ?册芯片互联,用于接收与其自身电连接的光器件发送的光信号,并将所述光信号通过所述控制模块配置好的光口模式传输接口将所述光信号发送至所述第二 芯片,以便所述第二 芯片将所述光信号发送至与其自身电连接的网口中; 所述第二 芯片,用于接收与其自身电连接的网口发送的电信号,并将所述电信号通过所述控制模块配置好的电口模式传输接口将所述电信号发送至所述第一 芯片,以便所述第一 芯片将所述电信号发送至与其自身电连接的光器件中。
2.根据权利要求1所述的以太网光电介质转换装置,其特征在于,所述控制电路为微处理器或者阻容电路;所述传输接口为咖11接口或III接口。
3.根据权利要求2所述的以太网光电介质转换装置,其特征在于,所述微处理器包括:控制模块和分别与所述控制模块电连接的?84管脚、?82管脚和?80管脚; 所述第一 芯片和所述第二 芯片均包括?01^0管脚、10(^1管脚和1010」0管脚; 所述?84管脚分别与两个所述(1)10管脚电连接,用于接收所述控制模块发送的设置指令,并将所述设置指令发送至所述¢:01^0管脚,用以对两个所述管脚的电平进行设置,用以配置所述第一 芯片和所述第二 ?册芯片的所述传输接口的工作模式; 所述?80管脚分别与两个所述10(^1管脚电连接,所述?82管脚分别与所述两个所述1010.10管脚电连接,用于实现所述控制模块与所述第一 ?册芯片之间及所述控制模块与所述第二 芯片之间的数据传输。
4.根据权利要求3所述的以太网光电介质转换装置,其特征在于,所述微处理器还包括:分别与所述控制模块电连接的管脚和?81管脚、管脚和管脚; 所述第一 芯片还包括狀现」)管脚;所述第一 ?册芯片和所述第二 ?册芯片均包括 管脚; 所述?83」?管脚与所述8X21^0管脚电连接,用于接收所述控制模块发送的监测控制指令,并根据所述监测控制指令监测所述第一 芯片和所述第二 ?册芯片的工作状态,并在接收到所述8X21^0管脚发送的错误信号时,将所述错误信号发送至所述控制模块,以便所述控制模块根据所述错误信号生成复位控制指令; 所述管脚分别与所述两个所述即321管脚电连接,用于接收所述控制模块发送的所述复位控制指令,并根据所述复位控制指令控制所述第一 芯片和所述第二 芯片的恢复到起始状态; 所述控制模块通过所述700管脚与电源电连接;所述控制模块通过所述管脚接地线。
5.根据权利要求2所述的以太网光电介质转换装置,其特征在于,所述阻容电路包括:连接在所述电源和所述管脚之间的电阻82 ;所述电阻82用于对两个所述管脚的电平进行设置,用以配置所述第一 芯片和所述第二 ?册芯片的所述传输接口的工作模式。
6.根据权利要求4或5所述的以太网光电介质转换装置,其特征在于,所述第一?册芯片和所述第二?册芯片均包括4X00」管脚、1X011管脚、1X2^1管脚、8X010管脚、0管脚和8X010管脚; 所述第一 芯片的所述1X01」与所述第二 ?册芯片的所述管脚电连接,所述第一 ?册芯片的所述1X01」管脚与所述第二 ?册芯片的所述狀010管脚电连接,所述第一 ?册芯片的所述1X2^1管脚与所述第二 ?册芯片的所述狀010管脚电连接,用于将所述第一 ?册芯片接收的光信号发送至所述第二 ?册芯片,以便所述第二 ?册芯片将所述光信号发送至与其自身电连接的网口中; 所述第二 芯片的所述1X01」与所述第一 ?册芯片的所述管脚电连接,所述第二 ?册芯片的所述1X01」管脚与所述第一 ?册芯片的所述狀010管脚电连接,所述第二 ?册芯片的所述1X2^1管脚与所述第一 ?册芯片的所述狀010管脚电连接,用于将所述第二 ?册芯片接收的电信号发送至所述第一 ?册芯片,以便所述第一 ?册芯片将所述电信号发送至与其自身电连接的光器件中。
7.根据权利要求6所述的以太网光电介质转换装置,其特征在于,所述第一?册芯片和所述第二 芯片均包括管脚和XI管脚;所述第一 ?册芯片包括:!^21^取30管脚;所述第二 芯片还包括管脚和X〗管脚; 所述第一 芯片的所述IX现/取如管脚与所述1X0^10管脚与电连接,用于判断所述第一 ?册芯片的所述传输接口是否符合预设条件; 所述第二 ?册芯片的所述管脚与所述管脚电连接,用于提供所述第二 ?册芯片的咖11接口时钟,同时给所述第一 ?册芯片的所述1X0^」管脚提供咖11接口时钟; 所述第一 芯片的所述1X0^10管脚与所述第二 ?册芯片的所述1X0^10管脚电连接; 所述第一 芯片的所述XI管脚与所述第二 ?册芯片的所述XI管脚电连接,所述第二 ?册芯片的所述X〗管脚与所述频率设置电路电连接,用于接收所述频率设置电路发送的固定频率值,并根据所述固定频率值与所述第一 芯片同步传输。
8.根据权利要求7所述的以太网光电介质转换装置,其特征在于,所述第一?册芯片和所述第二 芯片均包括丄即。/?册」\00管脚和1203/?册」\03管脚; 所述第一 芯片和所述第二 ?册芯片均通过…㈨/?册」\00管脚和1203/?册」\03管脚设置其自身的地址; 所述控制电路通过所述…加/?册」\00管脚和1203/?册」\03确定所述第一 ?册芯片和所述第二 芯片的地址,用以准确对所述第一 ?册芯片和所述第二 ?册芯片进行控制。
9.根据权利要求8所述的以太网光电介质转换装置,其特征在于,还包括指示板; 所述指示板与所述管脚和所述管脚电连接,用于显示所述第一 ?册芯片和所述第二 ?册芯片的工作状态。
10.根据权利要求9所述的以太网光电介质转换装置,其特征在于,还包括壳体;所述控制电路及所述转换电路均置于所述壳体中,与所述壳体形成一个整体。
【文档编号】H04L12/02GK104410505SQ201410697286
【公开日】2015年3月11日 申请日期:2014年11月26日 优先权日:2014年11月26日
【发明者】刘情 申请人:北京中科德能科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1