运放式0变悬浮的接收电路的制作方法

文档序号:7831979阅读:268来源:国知局
运放式0变悬浮的接收电路的制作方法
【专利摘要】运放式0变悬浮的接收电路,属于遥控【技术领域】,由射频接收解调电路、解码集成块、运放控制的变码电路、执行单元共同组成,与本单位前所申请的双码发射方案相配合,实现发射部分发出的“0”与“悬浮”码的两次变码的接收,对两次发射的研究创造很好的条件,在初始状态下,解码集成块的第一输出为低位,可靠接收第一次发射信号后,第一输出有高压,启动运放控制的变码电路形成变码,接收第二次发射信号,接收两次信号后,解码集成块的第二输出才有高压启动执行单元,接收两次变码有时序,不会紊乱,大大地提高了密级,线路简单,生产容易,十分适合微型企业。
【专利说明】运放式O变悬浮的接收电路

【技术领域】
[0001]属于遥控【技术领域】。

【背景技术】
[0002]遥控编码发射技术,一是种应用极广泛的电子技术,在群众的生活中十分广泛地出现,如用在汔车的保安防盗关门与开门上,用在高级防盗门的开门与关门上等等。高端的遥控产品,都有成本太高的问题,如何用低成本的东西创造出高端的产品,这是一直都在追寻的东西。
[0003]遥控技术有编码技术与解码技术,本单位在前段时间研制了多个变码的发射线路方案,众所周知的编码密级度直接关系着遥控产品的优劣,而以2262为代表的编码集成块种类,这类集成的优点是价格低,所以制成的产品具有很大的价格竞争优势,市场前景广阔,但是缺点的由于编码简单密极不高,因而需要提升三态编码集成块的密级度,以它低廉的价格优势,扩大市场,因而现在还需多个与之配套的能变码的解码电路,使之成为一个整体,为遥控产品的发展提供更安全的保障,因此,从现在起单位将申请出多个与接收电路与之成为一个整体。


【发明内容】

[0004]本实用新型的主要目的是提出一种新措施,形成一种能自行变码的接收线路与本单位前所申请的双码发射方案相配合,实现发射部分发出的“O”与“悬浮”码的两次变码的接收,对两次发射的研究创造很好的条件,大力提升双2262为代表的三态编码类的集成电路的密级度,但却基本保持着价格低廉的优势,与其它高级类编码集成电路组合后,能实现超强的防破解能力。
[0005]本专利提出的措施是:
[0006]1、运放式O变悬浮的接收电路由射频接收解调电路、解码集成块、运放控制的变码电路、执行单元共同组成。
[0007]射频接收解调电路的输出连接解码集成块的输入,解码集成块的第一输出连接运放控制的变码电路中运算放大器的反相端,第二输出连接执行单元。
[0008]运放控制的变码电路由运算放大器、分压电路、模拟开关组成。
[0009]运算放大器的负相端连接解码集成块的第一输出,正相端连接分压电路,运算放大器的输出连接模拟开关的控制端,模拟开关的输入端接地,模拟开关的输出端连接解码集成块的变码端。
[0010]2、分压电路是由两个电阻组成,第一个电阻的一端连接电源,另一端串联第二个电阻到地,两个电阻的串接点连接正相端。
[0011]3、解码集成块为非锁定型。
[0012]4、分压电路的电源、运算放大器的火线、模拟开关的火线都与解码集成块的火线接在一起。
[0013]对本措施进一步解释如下:
[0014]1、前段时间,本单位所研制的单波双码发射的主要原理:
[0015]编码集成电路的8位码中,其中7位是固定码,其中一位是变动码,发射部分在发射时,要发射两次码,其中第一次发射码是其中的7位固定码,和一位的变动码的第一次码,第二次发射的码是不变的7位固定码,和一位变动码变动后的码信号。而本发明所相配合的接收部分是接收解码集成中变动的第一次码信号是“0”,第二次信号是悬浮式的情况。(悬浮是的意义是该码既不连接“I”又不是连接“O”的码)。而现在本发明的接收线路,就是要可靠地能接收第一次发出的变动码是“0”,第二次信号是悬浮式的情况的信号。
[0016]2、产生两次解码的原理是:解码集成块有8位码,将其中的7位码接为了固定码(图2中的8),其余的一位码成为了接收两次信号的变码(图2中的23),在初始状态时,解码集成块的变码端为0,当解码集成块收到第一次信号后才形成变码。解码集成块有两位输出端,其中第一位输出端(图2中的4),又称为是自动变码控制端,该端的输出与运放控制的变码电路中的运算放大器的负相端相连,另一位是第二位输出(图2中的6),又称向后级的输出端,该输出后级相连,是直接输出本级的解码结果。这种线路的结构可以实现本发明接收变码的要求。在上述线路结构中,与第一位输出相接的电路为运放控制的变码电路。
[0017]3、运放控制的变码电路进行变码的原理是:当解码集成块无输出时,所相连的运算放大器的负相端为低位,由于正相端加有电压,所以运算放大器的输出端为高位,所连接的模拟开关的控制端为高位,其输入端与输出端相通,由此输出端接通地线为低位。反之如果解码集成第一输出有输出为I时,所连接的模拟开关的控制端为低位,其输入端与输出端断开,模拟开关的输出为开路,所以解码集成的位线既不接电源又不接地线,为悬浮。
[0018]正相端的分压电路可以灵活的调整运算放大器的灵敏度。
[0019]4、与本单位曾申请的单波双码发明相配产生的解码原理:
[0020]本电路产生四种功能与相应原理:
[0021](I)、接收发射部分发出的第一次码的的原理:如图2中,解码集成块的第一输出为低位,运算放大器的负相端为低,由于正相端有电压,因此运算放大器的输出为高,模拟开关接通,其输出端所连的码位初始状态为O状态,这时不仅能可靠地收到7位固定码,同时能收到发射部分变码位第一次发出的“O”的状态,即与发射部分所发的第一个信号“O”对应,因为其原理没有违背现有产品的性能。
[0022](2)、接收发射部分发出的第二次码的的原理:当收到发射发出的第一信号后,这时编码集成线路的第一输出端,(图2中的4)输出I的信号,该信号使运算放大器的反相端有了高压,这个高压高于了正相端所接的分压电路的电压,从而使运算放大器的输出为低位,模拟开关的控制端为低位,因此,模拟开关断开,其输出端既未与地线相接,又无电源,因此,与输出端相接的码位为悬浮状态,与发射部分的第二次变码信号悬浮码对应,因而能收到发射部分发出的第二个变码信号。
[0023](3)、接收两次变码有时序的严格要求与原理:本发明的要求发射部分发射的两次信号顺序有严格要求,(主要原因是作案者作案困难)不能紊乱。其原因是只有第一次发射出正确的码“O”后,本发明中的解码集成块第一位输出才有输出,从而使本发明中的解码集成块产生有悬浮的新码。引起第二次信号的接收。反之如果作案者是先发射出第二次的信号,此时因本发明的解码集成块的码处于低位“O”的状态,与发射码不符合,不会有输出。所以发射部分发出的两次信号有严格的时序要求。
[0024](4)、具有接收时限要求,(其好处是可以大大提高破解能力)原理:在本措施中其解码集成块采用的瞬态输出型编码集成电路,其好处是,编码集成电路在收到第一次发出的信号后,第一输出端有高位输出,但不是长久的,只能在一个暂短的时间接收第二次信号,否则自动作费。需要重新接收第一次信号,才能接收第二信号。因而要破解必须要形成四要素。因而大大地提高了防破解的密级。
[0025]5、措施I中使用的双向模拟开关是⑶4066,当控制端加高电平时,开关导通,导通阻抗比较低,另外,导通阻抗在整个输入信号范围内基本不变。消除了开关晶体管阈值电压随输入信号的变化,因此在整个工作信号范围内导通阻抗比较低。与单通道开关相比,具有输入信号峰值电压范围等于电源电压以及在输入信号范围内导通阻抗比较稳定等优点。当控制端加低电平时开关截止。双向模拟开关导通时,导通电阻为几十欧姆;模拟开关截止时,呈现很高的阻抗,可以成为开路。双向模拟开关可传输数字信号和模拟信号,可传输的模拟信号的上限频率为40MHz。CD4066内部有4个独立的模拟开关,各开关间的串扰很小,典型值为一 50dB。
[0026]双向模拟开关是一种三稳态电路,它可以根据选通端的电平,决定输人端与输出端的状态。当选通端处在选通状态时,输出端的状态取决于输人端的状态;当选通端处于截止状态时,则不管输人端电平如何,输出端都呈高阻状态。双向模拟开关具备了功耗低、速度快、无机械触点、体积小和使用寿命长等特点。
[0027]本发明实施后,与本单位前申请的发射部分配合后,以下突出的特点:
[0028]1、大大提升了低级的编码集成电路的性质,本
【发明者】的解码集成必须要接收两次码后才有输出,因而具有很高的防破解能力,由于低级的编码集成电路具有价格低廉的优势,所以其产品有很强的竞争力。
[0029]2、如果与滚动码线路的再次组合,其破译难度是超强的,因为滚动码是一类性质的编码,而本措施中双码发射又是一类性质的编码,两种不同性质的编码组合,比一种性质的编码破解难度更大。
[0030]3、本措施的双码接收线路接收可靠:
[0031]其原因是本发明中的解码集成块固定码与与发射部分的固定码完全相符。而接收的变化码部分,第一次信号码是0,第二次信号的码是悬浮,与发射部分发出的两次变码绝对相符,第一次信号是0,第二个信号也是悬浮。完全遵循了这类编解码集成块的规律。另一个十分重要的原因是,在本发明中的接收线路中的解码实现的是“跟踪制”,也即是在接收到第一个变码“O”后,才自动变为第二次所需的码“悬浮”,两次接收过程不紊乱,不越位。
[0032]4、破解十分困难:主要有三个原因,一是必须有两次不同的码才能实现解码,才有输出。二是两次所需的不同的码有时序要求,不能紊乱,第三个重要原因是,这种不同的两次变码在发射时还必须有时间的要求,因为本发明中采用的编码集成输出是采用的瞬态输出型,也即是说在收到信号后,其输出只能保持为瞬态高位,短暂时间后就会消失。如果作案者,在第一次试探作正确的码后,想在十分短暂的时间内再试探出第二次正确的码显然是十分困难的。也既是说,作案者想破解本发明必须通过三关:一是必须两次不同双码,二是还必须有时序,三是还必须限制在很短的时间之内才能完成,因此采用作案的“扫码仪”破解几乎不可能。从某一方面来说,这种密级高于滚动码,因为破解滚动码在理论上,存在一定的概率,只是这种概率很低,很低,而本发明因为存在上述的破解三要素,这种破解概率就更低。
[0033]5、线路可靠,一是线路精简,二是双向模拟开关具备了功耗低、速度快、无机械触点、体积小和使用寿命长等特点,三是分压电路可以很方便地调整运算放大器的灵敏度。
[0034]6、生产容易,一是不用贵重的设备与仪表,二是技术简单,三是线路精简且所用元件要求低,所以可以产生很高的直通率,十分适合微型企业生产。

【专利附图】

【附图说明】
[0035]图1是运放式O变悬浮的接收电路的总措施图。
[0036]图中:1、射频接收解调部分(如超再生式接收解调单元,或外差式接收解调单元);3、解码集成块;4、解码集成块第一输出;5、执行单元;6、解码集成块的第二输出;7、运放控制的变码电路。
[0037]图2是本措施有关部分的实际电路图。
[0038]图中:1、射频接收解调部分(如超再生式接收解调单元,或外差式接收解调单元);3、解码集成块;4、解码集成块第一输出,5、执行单元;6、解码集成块的第二输出;8、解码集成块的固定码;10、运算放大器;12、分压电路中的第一个电阻;16、分压电路中的第二个电阻;17、运算放大器的正相端;18、运算放大器的输出,即模拟开关的控制端;20、模拟开关;22、模拟开关的输入端;23、模拟开关的输出端,即解码集成块的变码端。

【具体实施方式】
[0039]图1与图2共同描述了具体实施的一种方式。
[0040]一、挑选元件:其中解码集成块选用2272,双向模拟开关选用⑶4066,电阻采用1/8 瓦。
[0041]二、焊接:按图2焊接。
[0042]三、检测与调整:
[0043]1、对双向模拟开关工作状态检测:用万用表测每个双向模拟开关的输出端,当解码集成块在未收到第一个信号时,运算放大器的输出应为高位,模拟开关的输出为低位。
[0044]2、对解码集成自动变码位线的功能检测:当发射出第一次信号时,解码集成能可靠接收:有万用表测解码集成块的第一输出端有高位输出。此时如果用示波器的热端连接解码集成的变码位线,显示屏的信号会由光滑线变为花屏的现象(表示变码位线为悬浮状)。
[0045]3、检测接两次信号的接收正确:编码集成在收到第一信号后,很快发射第二信号,这时编码集成第二输出有向后级的高位输出。有万用表测该位时有电压输出,如果采用示波器时,显示屏有高位反应。
[0046]4、检测接收信号是否时序:将万用表或示波器接到解码集成的第二输出端,如果首先发射第二信号,此时解码集成块第二输出无高压,如果有高压,则说明模拟开关已损坏,或是分压电路的电阻阻值不对。
[0047]5、检测解码集成块是否为非互锁型:将万用表或示波器接到解码集成块的第一输出与第二输出观察,当收到信号后,在暂短的时间内信号会消失,否则应更换编码集成的型号。
【权利要求】
1.运放式O变悬浮的接收电路,其特征是:由射频接收解调电路、解码集成块、运放控制的变码电路、执行单元共同组成: 射频接收解调电路的输出连接解码集成块的输入,解码集成块的第一输出连接运放控制的变码电路中运算放大器的反相端,第二输出连接执行单元; 运放控制的变码电路由运算放大器、分压电路、模拟开关组成; 运算放大器的负相端连接解码集成块的第一输出,正相端连接分压电路,运算放大器的输出连接模拟开关的控制端,模拟开关的输入端接地,模拟开关的输出端连接解码集成块的变码端。
2.根据权利要求1所述的速断保护式传感处理器,其特征是:分压电路是由两个电阻组成,第一个电阻的一端连接电源,另一端串联第二个电阻到地,两个电阻的串接点连接正相端。
3.根据权利要求1所述的速断保护式传感处理器,其特征是:解码集成块为非锁定型。
4.根据权利要求1所述的速断保护式传感处理器,其特征是:分压电路的电源、运算放大器的火线、模拟开关的火线都与解码集成块的火线接在一起。
【文档编号】H04B1/16GK204031137SQ201420511139
【公开日】2014年12月17日 申请日期:2014年9月6日 优先权日:2014年9月6日
【发明者】郑敏芝, 蒋丹 申请人:重庆尊来科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1