运放型悬浮转1的变码接收电路的制作方法

文档序号:7832143阅读:271来源:国知局
运放型悬浮转1的变码接收电路的制作方法
【专利摘要】运放型悬浮转1的变码接收电路,属于电子【技术领域】,由射频接收解调电路、解码集成电路、互锁电路、执行单元、运放型运放式转码电路共同组成,在初始状态下,解码集成电路的第三输出无电压,可靠接收第一次发射信号后,解码集成电路的第三输出有高位输出,启动运放型运放式转码电路实行变码,使之与发射部分的第二次变码信号“1”相对应,接收第二次发射信号,启动执行单元,在多位输出端有输出或接收错误时,互锁电路立即启动,使变码端维持初始状态,使执行单元关闭,极大的增加了破解了破译的难度,实现发射部分发出的“悬浮”与“1”码互换的接收,为实现两次发射创造良好的条件。
【专利说明】运放型悬浮转1的变码接收电路

【技术领域】
[0001]属于电子【技术领域】。

【背景技术】
[0002]遥控编码发射技术,一是种应用极广泛的电子技术,在群众的生活中十分广泛地出现,如用在汽车的保安防盗关门与开门上,用在高级防盗门的开门与关门上等等。
[0003]遥控技术越来越普遍,尽管如此,但在普遍家庭中,防盗安全门却大多还是机械钥匙开锁,虽然钥匙也不安全,时常有一把钥匙能开两至三把锁的报道,但却还是未用遥控代替,这就说明两点:一是遥控成本太高,不能普及到一般家庭之中,二是遥控的准确度不如机械钥匙。这是因为编码集成电路的编码简单,容易被人破获,因而保密程度不够,如果不用编码集成电路,就是现有的滚动码,但是成本又太高,所以制成的产品具有很大的价格竞争优势,市场前景广阔,但是缺点的由于编码简单密极不高,所以不能广泛地用在要求较高的产品中。
[0004]本单位曾研制成功了多种变码的单波双码发射线路方案,对提高编码的密级度提供了很好的条件,但却还需要与之对应的解码技术才能成为一个完整的整体,接收与发射的良好匹配,是提升遥控产品性能优秀的一个重要因素,因此,根据已申请的单波双码的发射线路方案,研制双码接收的线路,为遥控产品的广泛运用打下基础。


【发明内容】

[0005]本实用新型的主要目的是提出一种解码电路,创新出能接收变码的接收线路与本单位前所申请的单波双码发射方案相配合,实现发射部分发出的“悬浮”与“ I ”码互换的接收,为实现两次发射创造良好的条件,实施后可以产生四种功能:一是可以接收两种码的信号,二是接收具有时序,首先只能接收第一次唯一的信号,然后才能接收第二次信号,三是具有输出的唯一的性,四是接收时有时效性,由于增加了四种重要约束,所以极大的增加了破解了破译的难度,与其它高级类编码集成电路组合后,能实现超强破解组合效果。
[0006]本专利提出的措施是:
[0007]1、运放型悬浮转I的变码接收电路由射频接收解调电路、解码集成电路、互锁电路、执行单元、运放型运放式转码电路共同组成。
[0008]其中:接收解调电路的输出连接解码集成电路的输入,解码集成电路的第三输出连接运放式转码电路,解码集成电路的第四输出连接执行单元。
[0009]解码集成电路的8位码位其中的7位连接地线或连接解码集成电路的火线成为固定码,另一位与运放式转码电路相接成为变码端。
[0010]运放式转码电路由运算放大器、PNP三极管、比较电路、分压电路组成。
[0011]解码集成电路的第三输出连接运算放大器反相端的第一电阻的一端,第一电阻的另一端串接第二电阻后接运算放大器的反相端,运算放大器的同相端连接比较电路,运算放大器的输出连接PNP三极管的基极,PNP三极管的发射极接分压电路,PNP三极管的集电极连接变码端。
[0012]互锁电路:解码集成电路的第一输出与第二输出分别连接两个或门二极管的正极,或门二极管的负极连接非门的输入,非门的输出连接两个钳位二极管的负极,一个钳位二极管即运放式转码电路的钳位二极管的正极接在第一电阻与第二电阻的串接点,另一个钳位二极管即执行单元的第二个钳位二极管的正极连接执行电路的输入。
[0013]执行单元:解码集成电路的第四输出连接限流电阻的一端,限流电阻的另一端连接执行电路的输入,执行电路的输入执行单元的第一个钳位二极管的正极,其负极接解码集成电路的第三输出。
[0014]2、所用的解码集成电路为非锁定型。
[0015]3、解码集成电路的7位固定码的接法应与发射中编码集成电路的固定码的接法相同。
[0016]4、比较电路与分压电路都是电阻与电阻的串联。
[0017]对本措施进一步解释如下:
[0018]一、前段时间,本单位所研制的单波双码发射的主要原理:
[0019]在发射中,编码集成电路有8位码位,其中7位为固定码,另一位为变码码,在发射时,要发射两次码,其中第一次发射码是7位固定码,和一位的变动码的第一次码,第二次发射的码是不变的7位固定码,和一位变动码变动后的码信号。与本实用新型中的接收部分相对应,解码集成电路中7位固定码与发射中编码集成电路的7位固定码相同,而解码集成电路中的变动码的第一次信号是“悬浮”,第二次变动后的码信号是“ 1”,而现在本实用新型的接收线路,就是要可靠地能接收第一次发出的变动码是“悬浮”,第二次信号是“ I”的信号。
[0020]二、在本措施中,产生的两次解码的结构是:把解码集成8位码中的7位码连接成了固定码(图1中的03),把其中一位码成为了收两次信号一种变动码(图1中的04)。在初始状态时,其中原本为变位码位始终呈现出的码位是“悬浮”的固定状态,而发生变码是在收到信号后才产生。本发明中的解码集成电路有两位输出端,其中第三位输出端(图1中的06),又称为是自动变码控制端,该端的输出与运放式转码电路相连。另一位是第四位输出(图1中的05),又称向后级的输出端,该输出后级相连,是直接输出本级的解码结果。这种线路的结构可以实现本发明接收变码的要求。在上述线路结构中,解码集成电路的第一输出所连的电路称为运放式转码电路。
[0021]三、变码产生悬浮与I互换的原因是:当解码集成电路的第三输出无输出时,所相连的运算放大器的反相端为低位,因为同相端有电压,因此其输出为高压,PNP三极管无偏流,其集电极无输出,所连接的变码端既不接地线,也不接电源,为悬浮状态,当解码集成电路的第三输出有输出时,运算放大器的反相端产生高压,其输出为低位,PNP三极管基极产生偏流,发射极与集电极相通,所连的变码端接通电源,为高位,由此完成了悬浮与I的变换。
[0022]四、本措施实施后可以产生四种功能:一是可以接收两种码的信号,二是接收具有时序,首先只能接收第一次唯一的信号,然后才能接收第二次信号,三是具有输出的唯一的性,四是接收时有时效性,由于增加了四种重要约束,所以极大的增加了破解了破译的难度。
[0023]1、本电路产生四种功能与相应原理:
[0024](I)接收发射部分发出的第一次码的的原理:如图2中,初始状态下,即还未接收发射的第一次信号,解码集成电路的第一输出无电压,所相连的运算放大器的反相端为低位,由于正相端加有电压,所以运算放大器的输出端为高位,此时所连接PNP三极管基极无偏流,因此其集电极为开路状态,所连的变码端既不接通地线与电源,所以是“悬浮”状,与发射部分所发的第一个信号“悬浮”对应,因为其原理没有违背现有产品的性能,所以能可靠接收第一次发射信号。
[0025](2)接收发射部分发出的第二次码的的原理:当收到发射发出的第一信号后,这时编码集成线路的第一输出端输出I的信号,运算放大器的负相端电压加入高压,所以运算放大器输出低位,所连接的PNP三极管有偏流存在,导致发射极与集电极相通,因为发射极接了高压,所以变码端为高位,即“ I”状态,与发射部分的第二次变码信号“ I”相对应,因而能收到发射部分发出的第二个变码信号。
[0026]2、接收两次变码必须具有先后的有时序限制及原理:由于解码集成块的变动码初始状为“悬浮”,所以只有发射部分发出变动码为“悬浮”时,发射与接收码才能对应,解码集成块的第三位输出才有输出,从而引起解码集成块变动码才有“ I”的新码,而这个新码才能和发射吻合,使解码集成块连接执行单元的第四输出端才有高位输出。反之发射部分如果是先发射出是第二次的“O”信号,此时解码集成块的变动码是初始状态下的“悬浮”码与发射码不符合,连接执行单元的第四输出不会有输出。以上分析,如果破解者是先用的第二次码做破解码,但是由于第一次码未开,执行单元的第一钳位二极管(图2中的18)起作用,对执行单元仍然钳位,只有当第一次码开通后,才能接收第二次码,两次码正确才能有最后的输出,即解码集成块连接执行单元的输出有电压,才能启动执行单元。
[0027]3、具有位线唯一接收的好处与形成的原理:在措施I中,增加了互锁功能,其好处是当作案者在破解时,确定的位线错,则全无输出因此无法破解。其原因一是只有变码位线正确,才可能有第二次接收的正确,否则不可能正常接收。二是只向后级输出的位线输出正确,在两次码正确时才有最后的输出,三是如果多位输出端同时有输出时,因为非门的输入端成为或门,形成互锁,或接收错误,非门输出端为低位,执行单元的第二钳位二极管(图2中的16)、运放式转码电路的钳位二极管(图2中的15)起作用,对执行单元、运放式转码电路进行了钳位,所以形成执行单元、运放式转码电路无法启动。
[0028]4、具有接收时限要求,(其好处是可以大大提高破解能力)原理:在本措施中其解码集成电路采用的瞬态输出型解码集成电路,其好处是,解码集成电路在收到第一次发出的信号后,第一输出端有高位输出,但不是长久的,只能在一个暂短的时间接收第二次信号,否则自动作费。需要重新接收第一次信号,才能接收第二信号。因而要破解必须要形成四要素,因而大大地提高了破解的密级。
[0029]五、运放式转码电路中比较电路的两个电阻可以很方便地调整运算器的灵敏度。
[0030]本发明实施后,与本单位前申请的发射部分配合后,以下突出的特点:
[0031]1、实现了发射部分发出的“悬浮”与“I”码互换的接收,为实现两次发射创造良好的条件,保持其低廉的价格,使遥控产品具备了高难度的防破解能力,为遥控产品的广泛运用打下基础。
[0032]2、由于增加互锁部分,本接收形成了四重约束的功能,极大地增加了破解难度,但是却能可靠地接收。
[0033]3、如果与滚动码线路的再次组合,其破译难度是超强的,因为滚动码是一类性质的编码,而本措施中双码发射又是一类性质的编码,两种不同性质的编码组合,比一种性质的编码破解难度更大。
[0034]4、本措施的双码接收线路接收可靠:
[0035]其原因是本发明中的解码集成电路固定码与与发射部分的固定码完全相符。而接收的变化码部分,第一次信号码是“悬浮”,第二次信号的码是“ I ”,与发射部分发出的两次变码绝对相符,第一次信号是“悬浮”,第二个信号也是“I”。完全遵循了这类编解码集成电路的规律。另一个十分重要的原因是,在本发明中的接收线路中的解码实现的是“跟踪制”,也即是在接收到第一个变码“悬浮”后,才自动变为第二次所需的码“ 1”,两次接收过程不紊乱,不越位。
[0036]5、破解十分困难:主要有三个原因,一是必须有两次不同的码才能实现解码,才有输出。二是两次所需的不同的码有时序要求,不能紊乱,第三个重要原因是,这种不同的两次变码在发射时还必须有时间的要求,因为本发明中采用的编码集成输出是采用的瞬态输出型,也即是说在收到信号后,其输出只能保持为瞬态高位,短暂时间后就会消失。如果作案者,在第一次试探作正确的码后,想在十分短暂的时间内再试探出第二次正确的码显然是十分困难的。也既是说,作案者想破解本发明必须通过三关:一是必须两次不同双码,二是还必须有时序,三是还必须限制在很短的时间之内才能完成,因此采用作案的“扫码仪”破解几乎不可能。从某一方面来说,这种密级高于滚动码,因为破解滚动码在理论上,存在一定的概率,只是这种概率很低,很低,而本发明因为存在上述的破解三要素,这种破解概率就更低。
[0037]6、线路可靠,一是线路精简,二是运算放大器的灵敏度调整方便。
[0038]7、生产容易,一是不用贵重的设备与仪表,二是技术简单,三是线路精简且所用元件要求低,所以可以产生很高的直通率,十分适合微型企业生产。

【专利附图】

【附图说明】
[0039]图1是运放型悬浮转I的变码接收电路的总措施图。
[0040]图中:01、射频接收解调电路(如超再生式接收解调单元,或外差式接收解调单元);02、解码集成电路;03、解码集成电路的固定码;04、解码集成电路的变码端;05、解码集成电路的第四输出;06、解码集成电路的第三输出;07、解码集成电路的第二输出;08、解码集成电路的第一输出;09、执行单元;10、互锁电路;11、运放式转码电路。
[0041]图2是本措施有关部分的实际电路图。
[0042]图中:01、射频接收解调电路(如超再生式接收解调单元,或外差式接收解调单元);02、解码集成电路;03、解码集成电路的固定码;04、解码集成电路的变码端;05、解码集成电路的第四输出;06、解码集成电路的第三输出;07、解码集成电路的第二输出;08、解码集成电路的第一输出;09、执行单元;12、解码集成电路第二输出的或门二极管;13、解码集成电路的第一输出的或门二极管;14、非门;15、运放式转码电路的钳位二极管;16、执行单元的第二钳位二极管;17、限流电阻;18、执行单元的第一钳位二极管;19、运算放大器反相端的第一电阻;20、运算放大器反相端的第二电阻;22、比较电路;23、运算放大器;24、PNP三极管;26、分压电路。

【具体实施方式】
[0043]图1、图2共同描述了具体实施的一种方式。
[0044]1、挑选元件:其中解码集成电路选用2272。
[0045]2、焊接:按图2焊接。
[0046]3、检测与调整:
[0047](I)、对工作状态调整与检测:当解码集成电路在未收到第一个信号时,运算放大器的输出为高位,万用表测试为有电压,反之当解码集成电路的第三输出端有高位输出时,运算放大器的输出无电压,用万用表测变码端为低压,否则应比较电路中两个电阻阻值。
[0048](2)、对解码集成自动变码位线的功能检测:当发射出第一次信号时,解码集成电路能可靠接收:有万用表测时第三输出端有高位输出。
[0049](3)、检测接两次信号的接收正确:解码集成电路在收到第一信号后,很快发射第二信号,这时解码集成电路第第四输出有向后级的高位输出。有万用表测该位时有电压输出,如果采用示波器时,显示屏有高位反应。
[0050](4)、检测互锁电路是否可靠:用万用表测执行单元的输入,在多位输出端同时有输出时,执行单元的输入应无电压,否则说明非门损坏,或是钳位二极管坏。
[0051](5)、检测接收信号是否时序:将万用表或示波器接到解码集成电路的第二输出端,如果首先发射第二信号,此时解码集成电路第二输出无高压,如果有高压,则运算放大器或PNP三极管损坏。
[0052](6)、检测解码集成电路是否为非互锁型:将万用表或示波器接到解码集成电路的第一输出与第二输出观察,当收到信号后,在暂短的时间内信号会消失,否则应更换编码集成电路的型号。
【权利要求】
1.运放型悬浮转I的变码接收电路,其特征是:由射频接收解调电路、解码集成电路、互锁电路、执行单元、运放型运放式转码电路共同组成: 其中:接收解调电路的输出连接解码集成电路的输入,解码集成电路的第三输出连接运放式转码电路,解码集成电路的第四输出连接执行单元; 解码集成电路的8位码位其中的7位连接地线或连接解码集成电路的火线成为固定码,另一位与运放式转码电路相接成为变码端; 运放式转码电路由运算放大器、PNP三极管、比较电路、分压电路组成; 解码集成电路的第三输出连接运算放大器反相端的第一电阻的一端,第一电阻的另一端串接第二电阻后接运算放大器的反相端,运算放大器的同相端连接比较电路,运算放大器的输出连接PNP三极管的基极,PNP三极管的发射极接分压电路,PNP三极管的集电极连接变码端; 互锁电路:解码集成电路的第一输出与第二输出分别连接两个或门二极管的正极,或门二极管的负极连接非门的输入,非门的输出连接两个钳位二极管的负极,一个钳位二极管即运放式转码电路的钳位二极管的正极接在第一电阻与第二电阻的串接点,另一个钳位二极管即执行单元的第二个钳位二极管的正极连接执行电路的输入; 执行单元:解码集成电路的第四输出连接限流电阻的一端,限流电阻的另一端连接执行电路的输入,执行电路的输入执行单元的第一个钳位二极管的正极,其负极接解码集成电路的第三输出。
2.根据权利要求1所述的运放型悬浮转I的变码接收电路,其特征是:所用的解码集成电路为非锁定型。
3.根据权利要求1所述的运放型悬浮转I的变码接收电路,其特征是:解码集成电路的7位固定码的接法应与发射中编码集成电路的固定码的接法相同。
4.根据权利要求1所述的运放型悬浮转I的变码接收电路,其特征是:比较电路与分压电路都是电阻与电阻的串联。
【文档编号】H04B1/16GK204089789SQ201420524451
【公开日】2015年1月7日 申请日期:2014年9月12日 优先权日:2014年9月12日
【发明者】杨远敏 申请人:重庆尊来科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1