信号处理方法及装置与流程

文档序号:12477981阅读:416来源:国知局
信号处理方法及装置与流程

本发明涉及通信技术领域,特别是涉及一种信号处理方法及装置。



背景技术:

目前通过QAM(Quadrature Amplitude Modulation,正交振幅调制)调制器与加扰器实现对信号的调制加扰,具体的,加扰器于实现对信号的加扰,QAM调制器用于实现对加扰后的信号进行调制。

由于需要QAM调制器与加扰器这两个独立的器件才能实现对信号的调制加扰,因此,现有的调制加扰的方式成本高。



技术实现要素:

为解决上述技术问题,本发明实施例提供了一种信号处理方法及装置,以实现通过软件的方式实现对信号的加扰调制,降低加扰调制的成本,技术方案如下:

一种信号处理方法,应用于PCIe卡,所述方法包括:

获取待处理信号;

用随机加扰序列与所述待处理信号进行相乘,以对所述待处理信号进行加扰;

根据加扰后的所述待处理信号的比特数与正交振幅调制的调制类型的对应关系,设置所述正交振幅调制的调制类型;

采用设置后的所述调制类型,对所述加扰后的所述待处理信号进行正交振幅调制。

优选地,获取PCIe总线传输的所述待处理信号。

优选地,根据加扰后的所述待处理信号的比特数与正交振幅调制的调制类型的对应关系,设置所述正交振幅调制的调制类型之前,还包括:

对加扰后的所述待处理信号进行编码和交织。

优选地,采用设置后的所述调制类型,对所述加扰后的所述待处理信号进行正交振幅调制之后,还包括:

对所述正交振幅调制之后的信号进行功率放大;

射频输出所述功率放大后的信号。

一种PCIe卡,包括:

存储器,用于存储程序以及程序运行中产生的数据;

处理器,用于通过运行所述存储器中的程序,实现以下功能:

获取待处理信号;用随机加扰序列与所述待处理信号进行相乘,以对所述待处理信号进行加扰;根据加扰后的所述待处理信号的比特数与正交振幅调制的调制类型的对应关系,设置所述正交振幅调制的调制类型;采用设置后的所述调制类型,对所述加扰后的所述待处理信号进行正交振幅调制。

优选地,所述处理器获取PCIe总线传输的所述待处理信号。

优选地,所述处理器还用于实现以下功能:

在根据加扰后的所述待处理信号的比特数与正交振幅调制的调制类型的对应关系,设置所述正交振幅调制的调制类型之前,对加扰后的所述待处理信号进行编码和交织。

优选地,所述处理器还用于实现以下功能:

采用设置后的所述调制类型,对所述加扰后的所述待处理信号进行正交振幅调制之后,对所述正交振幅调制之后的信号进行功率放大,并射频输出所述功率放大后的信号。

本发明实施例所提供的技术方案,对信号加扰和调制的过程均通过软件的方式实现,因此,相对于现有技术中采用独立的硬件加扰器与QAM调制器实现对信号的加扰调制,本申请的方案所需的成本低。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。

图1为本发明实施例所提供的一种信号处理方法的一种流程示意图;

图2为本发明实施例所提供的一种PCIe卡的一种结构示意图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

如图1所示,图1为本发明实施例提供的一种信号处理方法的一种流程图,该方法包括:

步骤S101、获取待处理信号;

本发明的方案应用于PCIe卡,该PCIe卡通过PCIe总线接口技术接收、发送数据流。

步骤S102、用随机加扰序列与所述待处理信号进行相乘,以对所述待处理信号进行加扰;

步骤S103、对加扰后的所述待处理信号进行编码和交织;

步骤S104、根据加扰后的所述待处理信号的比特数与正交振幅调制的调制类型的对应关系,设置所述正交振幅调制的调制类型;

对于不同的调制类型,其对应的bit位数不同。不同调制方式所对应的比特数为:16QAM=>4bit;32QAM=>5bit;64QAM=>6bit;128QAM=>7bit;256QAM=>8bit。

步骤S105、采用设置后的所述调制类型,对所述加扰后的所述待处理信号进行正交振幅调制;

步骤S106、对所述正交振幅调制之后的信号进行功率放大;

步骤S107、射频输出所述功率放大后的信号。

本发明实施例所提供的技术方案,对信号加扰和调制的过程均通过软件的方式实现,因此,相对于现有技术中采用独立的硬件加扰器与QAM调制器实现对信号的加扰调制,本申请的方案所需的成本低。

如图2所示,图2为本发明实施例提供的一种PCIe卡,该PCIe卡包括:

存储器201,用于存储程序以及程序运行中产生的数据;

处理器202,用于通过运行所述存储器中的程序,实现以下功能:

获取待处理信号;用随机加扰序列与所述待处理信号进行相乘,以对所述待处理信号进行加扰;根据加扰后的所述待处理信号的比特数与正交振幅调制的调制类型的对应关系,设置所述正交振幅调制的调制类型;采用设置后的所述调制类型,对所述加扰后的所述待处理信号进行正交振幅调制。

本发明的方案应用于PCIe卡,该PCIe卡通过PCIe总线接口技术接收、发送数据流。

对于不同的调制类型,其对应的bit位数不同。不同调制方式所对应的比特数为:16QAM=>4bit;32QAM=>5bit;64QAM=>6bit;128QAM=>7bit;256QAM=>8bit。

所述处理器获取PCIe总线传输的所述待处理信号。

所述处理器还用于实现以下功能:

在根据加扰后的所述待处理信号的比特数与正交振幅调制的调制类型的对应关系,设置所述正交振幅调制的调制类型之前,对加扰后的所述待处理信号进行编码和交织;

采用设置后的所述调制类型,对所述加扰后的所述待处理信号进行正交振幅调制之后,对所述正交振幅调制之后的信号进行功率放大,并射频输出所述功率放大后的信号。

本发明实施例所提供的技术方案,对信号加扰和调制的过程均通过软件的方式实现,因此,相对于现有技术中采用独立的硬件加扰器与QAM调制器实现对信号的加扰调制,本申请的方案所需的成本低。

对于装置或系统实施例而言,由于其基本相应于方法实施例,所以相关之处参见方法实施例的部分说明即可。以上所描述的装置或系统实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。

在本发明所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,在没有超过本申请的精神和范围内,可以通过其他的方式实现。当前的实施例只是一种示范性的例子,不应该作为限制,所给出的具体内容不应该限制本申请的目的。例如,所述单元或子单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或多个子单元结合一起。另外,多个单元可以或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。

另外,所描述系统,装置和方法以及不同实施例的示意图,在不超出本申请的范围内,可以与其它系统,模块,技术或方法结合或集成。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。

以上所述仅是本发明的具体实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1