支持载波聚合的射频集成电路和包括其的无线通信装置的制作方法

文档序号:17817195发布日期:2019-06-05 21:52
支持载波聚合的射频集成电路和包括其的无线通信装置的制作方法

技术领域

与本公开一致的设备、装置和制品涉及支持载波聚合的射频(RF)集成电路,更具体地讲,涉及发送和接收RF信号的RF集成电路。



背景技术:

无线通信装置可对数据进行调制并通过将射频(RF)信号加载在特定载波上将RF信号发送到无线通信网络。此外,无线通信装置可从无线通信网络接收RF信号,对接收的RF信号进行放大并对放大的RF信号进行解调。为了发送和接收更多数据,无线通信装置可支持载波聚合,即,收发调制到多个载波中的RF信号。



技术实现要素:

一个方面提供一种能够减小射频(RF)集成电路的设计面积、支持载波聚合并且在通信操作中高效消耗电力的RF集成电路以及包括所述RF集成电路的无线通信装置。

根据示例实施例的一方面,提供一种被配置为支持载波聚合的射频(RF)集成电路,RF集成电路包括:多个第一接收电路;以及第一共享锁相环电路,被配置为将第一频率的第一频率信号提供给所述多个第一接收电路,其中,所述多个第一接收电路中的一个第一接收电路包括:模数转换器(ADC),被配置为通过使用第一频率信号将由所述多个第一接收电路中的所述一个第一接收电路接收的RF信号转换成数字信号;数字转换电路,被配置为通过对数字信号执行下变频来生成数字基带信号。

第一频率根据与由所述多个第一接收电路中的所述一个第一接收电路接收的RF信号对应的频带组来确定。

频带组包括与RF信号对应的多个频带组,第一频率基于所述多个频带组之中的最高频带组来确定。

所述多个第一接收电路中的所述一个第一接收电路还包括:分频器,被配置为接收第一频率信号,对第一频率信号进行分频并将分频的第一频率信号提供给ADC。

分频器的分频比根据与RF信号对应的频带组来确定。

ADC的RF信号采样率根据与RF信号对应的频带组来确定。

ADC包括多个ADC电路,每个ADC电路被配置为接收第一频率信号并被配置为通过基于与RF信号对应的频带组以一时间差将RF信号提供给所述多个ADC电路之中的至少一个ADC电路来执行采样操作。

所述多个第一接收电路中的所述一个第一接收电路还包括:第一路径,被配置为接收与第一频带组对应的RF信号;第二路径,被配置为接收与第二频带组对应的RF信号;复用器,被配置为选择地将第一路径和第二路径中的任何一个连接到ADC。

数字转换电路包括:数字混频器,被配置为接收数字参考信号并基于数字参考信号对数字信号进行下变频;低通滤波器,被配置为对下变频的数字信号进行滤波;抽取滤波器,被配置为对滤波的数字信号进行下采样并生成数字基带信号。

所述RF集成电路还包括:多个第二接收电路;第二共享锁相环电路,被配置为将第二频率的第二频率信号提供给所述多个第二接收电路。

与由所述多个第一接收电路接收的RF信号对应的第一频带组和与由所述多个第二接收电路接收的RF信号对应的第二频带组彼此不同。

所述RF集成电路还包括:多个第二接收电路;分频器,被配置为从第一共享锁相环电路接收第一频率信号,对第一频率信号进行分频,并将分频的第一频率信号提供给所述多个第二接收电路。

所述RF集成电路还包括:多个发送电路;第二共享锁相环电路,被配置为将第二频率的第二频率信号提供给所述多个发送电路,其中,所述多个发送电路中的一个发送电路包括:数字转换电路(DAC),被配置为对接收到的数字基带信号进行上变频并生成数字输出信号;数模转换器,被配置为通过使用第二频率信号将数字输出信号转换成模拟信号。

所述RF集成电路还包括:多个发送电路,其中,第一共享锁相环电路被配置为将第一频率信号提供给所述多个发送电路。

根据示例实施例的另一方面,提供一种被配置为支持载波聚合的无线通信装置,所述无线通信装置包括:射频(RF)集成电路,包括:多个接收电路,被配置为接收RF信号;以及共享锁相环电路,被配置为将用于模数转换的特定频率的频率信号提供给所述多个接收电路;以及调制解调器,被配置为将用于RF信号的下变频的数字参考信号提供给RF集成电路。

所述多个接收电路中的一个接收电路包括:模数转换器(ADC),被配置为基于频率信号将接收到的RF信号转换成数字信号;数字转换电路,被配置为基于数字参考信号对数字信号进行下变频并生成数字基带信号。

调制解调器被配置为从数字转换电路接收数字基带信号并对数字基带信号进行处理。

调制解调器被配置为将关于与RF信号对应的频带组的频带组信息提供给ADC,ADC被配置为基于频带组信息确定采样率并根据采样率将RF信号转换成数字信号。

RF集成电路还包括:分频器,被配置为从共享锁相环电路接收频率信号,对频率信号进行分频,并将分频的频率信号提供给所述多个接收电路,调制解调器被配置为基于与射频信号对应的两个或更多个频带组之中的最高频带组来控制分频器的分频比。

所述多个接收电路中的一个接收电路包括:分频器,被配置为接收频率信号,对频率信号进行分频,并生成用于模数转换的分频的频率信号,调制解调器被配置为基于与RF信号对应的基本组来控制分频器的分频比。

RF集成电路还包括发送RF信号的多个发送电路,共享锁相环电路被配置为将用于数模转换的频率信号提供给所述多个发送电路。

所述多个发送电路中的一个发送电路包括:数字转换电路,被配置为对由调制解调器接收的数字基带信号进行上变频并生成数字输出信号;数模转换器(DAC),被配置为通过使用频率信号将数字输出信号转换成模拟信号。根据示例实施例的另一方面,提供一种包括命令的非暂时性处理器可读存储介质,其中,当所述命令由包括共享一个锁相环电路的多个接收电路的无线通信装置内部的处理器执行时,非暂时性处理器被配置为:基于与由所述多个接收电路接收的射频(RF)信号对应的频道将用于对RF信号进行下变频的数字参考信号提供给所述多个接收电路,并将用于基于与RF信号对应的频带组在由所述多个接收电路执行的模数转换时调节采样率的信号提供给所述多个接收电路。

附图说明

通过下面结合附图进行的详细描述,将更清楚地理解示例实施例,其中:

图1示出根据示例实施例的执行无线通信操作的无线通信装置和包括该无线通信装置的无线通信系统;

图2A至图2D以及图3A和图3B是用于解释根据示例实施例的载波聚合(CA)的技术的示图;

图4是示出根据示例实施例的无线通信装置的框图;

图5是示出根据示例实施例的无线通信装置的多个接收电路之间的连接关系的框图;

图6A至图6C是示出根据示例实施例的接收电路与共享锁相环电路之间的连接结构的示图;

图7是根据示例实施例的图5中的第一接收电路的框图;

图8A和图8B是示出根据示例实施例的能够进行时间交织的时间交织模数转换器(ADC)的实现示例;

图9A和图9B是用于解释根据示例实施例的图8A和图8B的时间交织ADC的详细操作的示图;

图10A和图10B是根据示例实施例的包括分频器的无线通信装置的实现示例的框图;

图11A和图11B是用于解释根据示例实施例的在执行带间CA操作时接收电路和调制解调器的操作的示图,图11C是在接收电路的ADC操作中顺序地调节采样率的示例实施例的流程图;

图12A和图12B是示出根据示例实施例的多个接收电路中的每个接收电路都包括分频器的无线通信装置的实现示例的框图;

图13是示出根据示例实施例的无线通信装置的发送电路共享锁相环电路的实现示例的框图;

图14是示出根据示例实施例的无线通信装置的收发电路共享锁相环电路的实现示例的框图;

图15是示出根据示例实施例的支持包括波束形成功能的通信功能的电子装置的框图。

具体实施方式

通常,支持载波聚合的无线通信装置可包括RF集成电路(或RF前端模块),其中,RF集成电路包括接收RF信号的多个接收电路(或接收器)和发送RF信号的多个发送电路(或发送器)。

多个接收电路中的每个可单独具有本地振荡器的硬件配置,其中,本地振荡器生成用于RF信号的下变频的频率信号。由于这样的配置,难以减小接收电路的设计面积,并且由于无线通信装置需要大量的本地振荡器,因此由本地振荡器消耗的电力显著,并且很难在无线通信装置的通信操作的时候高效利用电力。

在下文中,参照附图详细地描述示例实施例。

图1示出执行无线通信操作的无线通信装置100和包括无线通信装置100的无线通信系统10。

参照图1,无线通信系统10可以是以下系统中的任何一个:长期演进(LTE)系统、码分多址(CDMA)系统、全球移动通信(GSM)系统以及无线局域网(WLAN)系统等。此外,CDMA系统还可以以各种CDMA版本(诸如,宽带CDMA(WCDMA)、时分同步CDMA(TD-SCDMA)和CDMA2000)实现。

无线通信系统10可包括至少两个基站110和112以及系统控制器120。然而,示例实施例不限于此,无线通信系统10可包括多个基站和多个网络实体。无线通信装置100可被称为用户设备(UE)、移动台(MS)、移动终端(MT)、用户终端(UT)、用户站(SS)、移动装置等。基站110和基站112可被称为与无线通信装置100和/或其他基站进行通信的固定站,并且基站110和基站112可与无线通信装置100和/或其他基站进行通信以收发包括控制信息的射频(RF)信号。基站110和基站112中的每个可被称为节点B、演进节点B(eNB)、基站收发器系统(BTS)、接入点(AP)等。

无线通信装置100可与无线通信系统10进行通信并可从广播站114接收信号。此外,无线通信装置100可从全球导航卫星系统(GNSS)的卫星130接收信号。无线通信装置100可支持用于无线通信(例如,LTE、CDMA200、WCDMA、TD-SCDMA、GSM、802.11等)的无线电技术。

无线通信装置100可支持通过使用多个载波来执行收发操作的载波聚合。无线通信装置100可在低频带、中频带和高频带中执行与无线通信系统10的无线通信。低频带、中频带和高频带中的每个可被称为频带组,并且每个频带组可包括多个频带。可根据通信标准或通信基础设施来可变地确定频带组,并且可以比上述低频带、中频带和高频带更精细或更粗略地确定频带组。也就是说,低频带、中频带和高频带仅是示例。此外,包括在每个频带组中的频带的带宽可根据通信标准或通信基础设施而变化。

例如,在LTE中,一个频带可覆盖多达大约20MHz。载波聚合(在下文中,被称为CA)可被分类成带内CA和带间CA。带内CA可表示通过使用同一频带内的多个载波来执行无线通信操作,带间CA可表示通过使用不同频带内的多个载波来执行无线通信操作。

根据示例实施例的无线通信装置100的RF集成电路可包括用于接收RF信号的多个接收电路,多个接收电路之中的至少两个接收电路可共享一个生成用于RF信号的模数转换的频率信号的锁相环电路。此外,每个接收电路可包括对RF信号进行下变频(即,执行RF信号的下变频)的数字转换电路,数字转换电路可接收转换成数字信号的RF信号并对RF信号执行下变频。数字转换电路可从无线通信装置100的调制解调器接收用于执行下变频的数字参考信号。

此外,无线通信装置100的RF集成电路可包括用于发送RF信号的多个发送电路,多个发送电路之中的至少两个发送电路可共享一个生成用于RF信号的数模转换操作的频率信号的锁相环电路。此外,每个发送电路可包括对RF信号进行上变频(即,执行RF信号的上变频)的数字转换电路,数字转换电路可从调制解调器接收数字基带信号并对数字基带信号执行上变频。数字转换电路可从无线通信装置100的调制解调器接收用于执行上变频的数字参考信号。

此外,无线通信装置100的RF集成电路的接收电路和发送电路可被实现为共享一个锁相环电路,并且锁相环电路被共享的特定示例实施例参照附图6A等被描述。

图2A至图2D以及图3A和图3B是用于解释CA的技术的示图。

图2A是连续带内CA的示例图。参照图2A,图1中的无线通信装置100可通过使用低频带中的同一频带内的四个连续载波来收发信号。

图2B是非连续带内CA的示例图。参照图2B,无线通信装置100可通过使用低频带中的同一频带内的四个非连续载波来收发信号。频带可包括多个频道,并且四个非连续载波可分别对应于不同的频道。例如,多个载波彼此分隔开的程度可以是大约5MHz、大约10MHz或者其他量。

图2C是在同一频带组中的带间CA的示例图。参照图2C,无线通信装置100可通过使用与包括在同一频带组(即,低频带)中的两个频带(即,低频带1和低频带2)内的频道对应的四个载波来执行信号的收发。

图2D是在不同频带组中的带间CA的示例图。参照图2D,无线通信装置100可通过使用与不同频带组中的频道对应的四个载波来执行信号的收发。两个载波可对应于包括在低频带中的任何一个频带内的频道,其他两个载波可对应于包括在中频带中的任何一个频带内的频道。

图2A至图2D中示出的CA不限于这些示例,并且无线通信装置100可支持针对多个频带或多个频带组的CA的各种组合。此外,图2A至图2D中示出的CA示出四个载波,但是载波的具体数量不被限制并且可以小于或大于示出的载波的数量。

参照图3A,用于CA的新技术已经出现,该新技术在一个或多个基站对多个频带进行组合和操作以满足对增加的比特率的需求。作为移动网络之一的LTE可实现大约100Mbps的数据传输速率,因此,可在无线环境中流畅地收发大容量视频。图3A示出通过CA技术对LTE标准中的五个频带进行组合使数据传输速率增大到大约5倍的示例。由于图3A中的每个载波是由LTE定义的载波,并且一个频率带宽在LTE标准中被定义为达到大约20MHz,因此,根据示例实施例的无线通信装置100可将数据速率提高到大约100MHz的最大带宽。

虽然图3A示出仅组合由LTE定义的载波的示例,但是示例实施例不限于此。如图3B中所示,不同的无线通信网络的载波也可被组合。参照图3B,由于多个频带通过CA技术而被组合,因此,不仅LTE标准中的多个频带可被组合,而且3G和Wi-Fi标准中的多个频带可被组合。以类似的方式,高级LTE(LTE-A)可通过采用CA技术来执行更快的数据传输。

图4是示出根据示例实施例的无线通信装置200的框图。

参照图4,无线通信装置200可包括连接到初级天线210_1第一收发电路(或收发器)230_1、连接到次级天线210_2的第二收发电路230_2以及调制解调器(或者基带处理器)250。第一收发电路230_1可包括第一天线接口电路232_1、接收电路234_1和发送电路236_1。第二收发电路230_2可包括第二天线接口电路232_2、接收电路234_2以及发送电路236_2。在图4中,第一收发电路230_1和第二收发电路230_2中的每个被示出为分别包括接收电路234_1和接收电路234_2中的一个以及发送电路236_1和发送电路236_2中的一个,但是这仅是示例实施例。示例实施例不限于此,并且第一收发电路230_1和第二收发电路230_2还可分别包括多个接收电路和多个发送电路。

第一收发电路230_1和第二收发器230_2可支持多个频带、多个无线电技术、CA、接收分集、多个发送天线和多个接收天线之间的多输入多输出(MIMO)传输等。

接收电路234_1和接收电路234_2可包括低噪声放大器、模数转换器(ADC)和数字转换电路DC_CKT。接收电路234_1和接收电路234_2的配置可被应用到包括在无线通信装置200中的其他接收电路。在下文中,第一收发电路230_1的操作被描述,并且第一收发电路230_1的示例实施例可被应用于第二收发电路230_2。

针对接收数据,初级天线210_1可从基站110和基站112等接收RF信号。第一天线接口电路232_1可将RF信号路由到选择的接收电路234_1。第一天线接口电路232_1可包括双工器、滤波器电路、输入匹配电路等。

根据示例实施例的接收电路234_1可对接收的RF信号进行滤波使得仅有与特定频带组(或特定频带)对应的信号分量通过,并且可执行将滤波的RF信号转换成数字信号的操作(或模数转换(ADC))。此外,数字转换电路CD_CKT可从调制解调器250接收数字参考信号,并可基于接收的数字参考信号,对已经转换成数字信号的RF信号执行下变频。由于接收电路234_1包括数字转换电路DC_CKT,因此可不需要用于生成频率信号的本地振荡器的硬件配置,其中,频率信号具有根据与通过接收电路234_1接收的RF信号对应的频道的可变频率。因此,接收电路234_1的尺寸可被减小,结果,包括接收电路234_1的RF集成电路的设计效率可被提高。接收电路234_1可将经由下变频生成的数字基带信号提供给调制解调器250,并且调制解调器250可对数字基带信号进行处理以生成数据信号。

此外,在一些示例实施例中,包括接收电路234_1的第一收发电路230_1中的多个接收电路可共享锁相环电路。在一些示例实施例中,锁相环电路可生成用于模数转换的频率信号并将生成的频率信号提供给共享锁相环电路的多个接收电路。由于共享锁相环电路的多个接收电路共同接收具有相同频率的频率信号,因此频率信号的分频操作可被使用,使得多个接收电路中的每个获取具有目标频率的频率信号。在一些示例实施例中,调制解调器250可控制锁相环电路的频率信号的分频操作,使得多个接收电路中的每个获取具有目标频率的频率信号,并且接收电路可通过使用具有目标频率的频率信号来执行模数转换操作。稍后参照图8A至图8B、图10A至图10B、图13等来描述关于这一点的详细的示例实施例。

在一些示例实施例中,第二收发电路230_2中的多个接收电路234_2可共享与第一收发电路230_1中的多个接收电路234_1共享的锁相环电路不同的锁相环电路。换句话说,无线铜线装置200可被实现为具有这样的结构:第一收发电路230_1和第二收发电路230_2各自单独地共享它们自己的不同的锁相环电路。在另一示例实施例中,第一收发电路230_1中的多个接收电路234_1和第二收发电路230_2中的多个接收电路234_2可共享一个锁相环电路。换句话说,无线通信装置200可被实现为具有这样的结构:第一收发电路230_1和第二收发电路230_2共享一个锁相环电路。此外,可以实现:第一收发电路230_1和第二收发电路230_2中的多个接收电路被分组并且不同的组中的接收电路共享彼此不同的锁相环电路。然而,以上示例实施例仅是说明性的,并且共享锁相环电路的接收电路234_1和234_2的示例实施例可被不同地实现。

发送电路236_1和236_2可包括功率放大器、模数转换器(DAC)以及数字转换电路(未示出)。发送电路236_1和236_2的配置可被应用到包括在无线通信装置200中的其他发送电路。

发送电路236_1的数字转换电路可从调制解调器250接收数字参考信号和数字基带信号,并基于数字参考信号对数字基带信号执行上变频。之后,发送电路236_1的DAC可将数字RF信号转换成模拟RF信号,发送电路236_1的功率放大器可将模拟RF信号进行放大以具有适当的输出功率电平。发送电路236_1可经由第一天线接口电路232_1将放大的模拟RF信号提供给初级天线210_1,初级天线210_1可将放大的模拟RF信号发送到基站110和112等。

与接收电路234_1和234_2共享锁相环电路的示例实施例相似的示例实施例也可应用于发送电路236_1和236_2,并且发送电路236_1和236_2共享的锁相环电路可以与接收电路234_1和234_2共享的锁相环电路相同或不同。在下文中,多个接收电路或多个发送电路共享的锁相环电路可被称为共享锁相环电路。

调制解调器250可通过对从收发电路230_1和230_2接收的基带信号进行解调制来生成数据信号并将通过对数据信号进行调制生成的基带信号提供给收发电路230_1和230_2。此外,调制解调器250可生成用于收发电路230_1和230_2的下变频或上变频的数字参考信号,并将生成的数字参考信号提供给收发电路230_1和230_2。调制解调器250可控制共享锁相环电路的频率信号的分频操作,使得接收电路234_1和234_2中的每个或发送电路236_1和236_2中的每个获取具有目标频率的频率信号。调制解调器250可包括存储器250a,存储器250a可存储被定义为执行调制解调器250的上述操作的指令。调制解调器250可通过执行存储在存储器250a中的指令来执行调制解调器250的根据示例实施例的操作。

图5是示出根据示例实施例的无线通信装置300的多个接收电路之间的连接关系的框图。

参照图5,无线通信装置300可包括第一接收电路330_1至第n接收电路330_n、调制解调器350和共享锁相环电路(Shared_PLL)370。第一接收电路330_1可包括第一低噪声放大器(LNA)331_1至第m低噪声放大器331_m、第一滤波器332_1至第m滤波器332_m、复用器(MUX)333、ADC334以及数字转换电路335,并且第一接收电路330_1的配置可被应用到第二接收电路330_2至第n接收电路330_n。RF信号RFIN可经由至少一个频带组中的多个载波发送,第一接收电路330_1至第n接收电路330_n中的至少一个可根据CA类型(即,带内CA或带间CA)而被选择以接收RF信号RFIN。

在一些示例实施例中,Shared_PLL 370可包括压控振荡器和倍频器,并可生成具有特定频率的频率信号。由Shared_PPL 370生成的频率信号的频率可由调制解调器350通过PPL控制信号PLL_CS来控制。Shared_PPL 370可被实现为根据示例实施例的本地振荡器并可具有第一接收电路330_1至第n接收电路330_n共享一个本地振荡器的结构。

第一LNA 331_1和第一滤波器332_1可构成RF信号的多个信号分量之中的通过与一个频带组对应的载波发送的信号分量被接收的路径。此外,为了支持参照图2C描述的带间CA,第一LNA 331_1和第一滤波器332_1可构成RF信号的多个信号分量之中的通过与一个频带对应的载波发送的信号分量被接收的路径。换句话说,可以经由第一LNA 331_1至第m LNA 331_m和第一滤波器332_1至第m滤波器332_m构造能够接收与每个频带组(或每个频带)对应的RF信号RFIN的路径,MUX 333可从调制解调器350接收复用器控制信号MUX_CS并通过基于接收的复用器控制信号MUX_CS选择多个路径中的一个来执行CA操作。换句话说,第一接收电路330_1可通过第一LNA 331_1至第m LNA 331_m、第一滤波器332_1至第m滤波器332_m以及MUX 333的配置接收与多个频带组之中的一个频带组对应的RF信号RFIN。第一滤波器332_1至第m滤波器332_m可被实现为仅使RF信号RFIN中的与特定频带组对应的分量通过。然而,示例实施例不限于此,并且第一滤波器332_1至第m滤波器332_m可对RF信号RFIN选择性地滤波以支持CA。例如,滤波器可具有各种通带。

ADC 334可从Shared_PLL 370接收具有特定频率的频率信号F_S。Shared_PLL 370可将相同的频率信号F_S提供给第一接收电路330_1至第n接收电路330_n。换句话说,第一接收电路330_1至第n接收电路330_n可被实现为共享一个Shared_PLL 370。ADC 334可从MUX 333接收已经通过选择的路径的RF信号RFIN并且可基于频率信号F_S执行模数转换。

数字转换电路335可基于从调制解调器350接收的第一数字参考信号D_RS1对已经转换成数字信号的RF信号执行下变频。换句话说,数字转换电路335可执行将RF频带信号转换成基带信号的操作。第一数字参考信号D_RS1可根据与RF信号RFIN对应的频道而变化。例如,进一步参考图2A,在RF信号RFIN对应于高频带的频道的情况下的第一数字参考信号D_RS1可以与在RF信号RFIN对应于低频带的频道的情况下的第一数字参考信号D_RS1不同。

数字转换电路335可向调制解调器350提供作为执行下变频的结果生成的第一数字基带信号BBOUT1,调制解调器350可对第一数字基带信号BBOUT1进行处理(或解调)并生成数据信号。第一接收电路330_1的上述配置可被应用于第二接收电路330_2至第n接收电路330_n。换句话说,调制解调器350可向第二接收电路330_2至第n接收电路330_n分别提供第二数字参考信号D_RS2至第n数字参考信号D_RSn,并且可从第二接收电路330_2至第n接收电路330_n分别接收第二数字基带信号BBOUT2至第n数字基带信号BBOUTn。

根据示例实施例的第一接收电路330_1至第n接收电路330_n可包括从调制解调器350接收数字参考信号并执行下变频的数字转换电路335,从而不需要生成根据与RF信号RFIN对应的频道可变的频率信号的本地振荡器。此外,由于第一接收电路330_1至第n接收电路330_n共享Shared_PLL 370的结构是适用的,因此包括第一接收电路330_1至第n接收电路330_n的RF集成电路的尺寸可被减小,并且RF集成电路的功耗也可被降低。

图6A至图6C是示出根据示例实施例的接收电路与共享锁相环电路之间的连接结构的示图。

参照图6A,RF集成电路可包括多个第一接收电路(330G1_1至330G1_j)、多个第二接收电路(330G2_1至330G2_k)、第一Shared_PLL(Shared_PLL1)370G1以及第二Shared_PLL(Shared_PLL2)370G2。多个第一接收电路(330G1_1至330G1_j)可组成第一接收电路组RCKT_G1,多个第二接收电路(330G2_1至330G2_k)可组成第二接收电路组RCKT_G2。第一接收电路组RCKT_G1和第二接收电路组RCKT_G2可被定义为用于对分别共享Shared_PLL1 370G1和Shared_PLL2 370G2的接收电路进行分组的单元。

在一些示例实施例中,第一接收电路组RCKT_G1可连接到Shared_PLL1 370G1以接收第一频率的第一频率信号F_S1。第二接收电路组RCKT_G2可连接到Shared_PLL2 370G2以接收第二频率的第二频率信号F_S2。第一频率信号F_S1的第一频率和第二频率信号F_S2的第二频率可以彼此相同或不同。虽然图6A示出两个接收电路组(RCKT_G1和RCKT_G2)被区分开的示例实施例,但是示例实施例不限于此。更多实现示例可以是可行的,从而多个接收电路组成比图6A中示出的接收电路组更多的接收电路组,并且每个接收电路组可单独地连接到共享锁相环电路。也就是说,接收电路组的数量不被具体限制并且可以比图6A中示出的两个多。

在下文中,参照图6B描述多个接收电路组成一个接收电路组的标准的示例实施例。参照图6A至图6B,多个第一接收电路(330G1_1至330G1_j)可具有能够接收与在第一频率f1和第二频率f2之间的第一频带组BG1以及在第二频率f2和第三频率f3之间的第二频带组BG2对应的第一频率信号F_S1的配置,多个第二接收电路(330G2_1至330G2_k)可具有能够接收与第三频率f3和第四频率f4之间的第三频带组BG3以及第四频率f4和第五频率f5之间的第四频带组BG4对应的第二频率信号F_S2的配置。例如,多个第一接收电路(330G1_1至330G1_j)可包括用于接收与第一频带组BG1和第二频带组BG2对应的第一频率信号F_S1的滤波器,多个第二接收电路(330G2_1至330G2_k)可包括用于接收与第三频带组BG3和第四频带组BG4对应的第二频率信号F_S2的滤波器。换句话说,与可由多个第一接收电路(330G1_1至330G1_j)接收的第一频率信号F_S1对应的第一频带组BG1和第二频带组BG2以及与可由多个第二接收电路(330G2_1至330G2_k)接收的第二频率信号F_S2对应的第三频带组BG3和第四频带组BG4可以彼此不同。此时,多个第一接收电路(330G1_1至330G1_j)可组成第一接收电路组RCKT_G1,多个第二接收电路(330G2_1至330G2_k)可组成第二接收电路组RCKT_G2。由多个第一接收电路(330G1_1至330G1_j)从Shared_PLL1 370G1接收的第一频率信号F_S1可具有比由多个第二接收电路(330G2_1至330G2_k)从Shared_PLL2 370G2接收的第二频率信号F_S2更低的频率。

参照图6B描述的第一频带组BG1至第四频带组BG4仅是示例实施例。可存在更少或更多频带组,并且可根据可由多个接收电路接收的频率信号的频带组对所述多个接收电路进行分组。此外,RF集成电路可包括比根据示例实施例的图6A中示出的共享锁相环电路的数量更多数量的共享锁相环电路。

参照图6C,RF集成电路可包括多个第一接收电路(330G1_1至330G1_j)、多个第二接收电路(330G2_1至330G2_k)、分频器370G1’和Shared_PLL 370G2’。在一些示例实施例中,第二接收电路组RCKT_G2可连接到Shared_PLL 370G2’以接收特定频率的第二频率信号F_S2。第一接收电路组RCKT_G1可连接到分频器370G1’以接收信号F_S1’,其中,信号F_S1’是从第二频率信号F_S2分频的信号。分频器370G1’的分频比可根据可由多个第一接收电路(330G1_1至330G1_j)接收的RF信号的频带组(或者频带组中的频带,或者频道)来确定。图6C中示出的示例实施例仅是说明性的,并且更多分频器分别连接到更多接收电路组的各种实施方式可以是可行的。

图7是根据示例实施例的图5中的第一接收电路330_1的框图。

参照图7,第一接收电路330_1可包括第一LNA 331_1至第三LNA 331_3、低频带(LB)滤波器332_1’、中频带(MB)滤波器332_2’、高频带(HB)滤波器332_3’、MUX 333、ADC 334以及数字转换电路335。第一LNA 331_1至第三LNA 331_3、LB滤波器332_1’、MB滤波器332_2’、HB滤波器332_3’、MUX 333以及ADC 334可被称为模拟电路AN_CKT,其中,原始的RF信号RFIN被输入到模拟电路AN_CKT。数字转换电路335可包括数字混频器DMa和DMb、数字低通滤波器FTa和FTb以及数字抽取滤波器DEa和DEb。

LB滤波器332_1’可仅使与RF信号RFIN的LB对应的信号分量通过,MB滤波器332_2’可仅使与RF信号RFIN的MB对应的信号分量通过,HB滤波器332_3’可仅使与RF信号RFIN的HB对应的信号分量通过。然而,示例实施例仅是示例,并且LB滤波器332_1’、MB滤波器332_2’和HB滤波器332_3’中的每个可被实现为仅使与不同频带对应的信号分量通过,并且第一接收电路330_1可包括多于三个的滤波器。在下文中,为了便于描述,假设LB滤波器332_1’、MB滤波器332_2’和HB滤波器332_3’中的每个被实现为仅使与不同的频带组对应的信号分量通过。调制解调器350可向MUX 333提供MUX控制信号MUX_CS并控制MUX 333,使得已经通过LB滤波器332_1’、MB滤波器332_2’和HB滤波器332_3’中的任何一个的RF信号RFIN被输出到ADC 334。ADC 334可从Shared_PLL 370接收频率信号F_S并基于频率信号F_S对模拟RF信号RFIN执行采样,以生成数字RF信号RFIN。

数字混频器DMa和数字混频器DMb可分别从调制解调器350接收数字参考信号D_RS1a和数字参考信号D_RS1b,并且可分别通过使用数字参考信号D_RS1a和数字参考信号D_RS1b将数字RF信号划分成I信道和Q信道,并生成下变频的数字信号。生成的下变频的数字信号可经由通过各自的数字低通滤波器FTa和FTb而被滤波,以去除在下变频期间生成的噪声信号。滤波的数字信号可分别经由通过各自的抽取滤波器DEa和Deb而被下采样,结果,包括与目标频道对应的信号的样本的I数字基带信号I_BBOUT1和Q数字基带信号Q_BBOUT2可被分别生成。调制解调器350可从数字转换电路335接收I数字基带信号I_BBOUT1和Q数字基带信号Q_BBOUT2。调制解调器350可控制数字抽取滤波器DEa和DEb的下采样的程度,因此,可优化针对I数字基带信号I_BBOUT1和Q数字基带信号Q_BBOUT2的处理操作速度。

调制解调器350可根据与由第一接收电路330_1接收的RF信号RFIN对应的频道来改变数字参考信号D_RS1a和D_RS1b。例如,当由第一LNA 331_1和LB滤波器332_1’构成的路径被MUX 333激活时,第一接收电路330_1可接收与LB对应的RF信号RFIN,并且调制解调器350可生成具有特定值的数字参考信号D_RS1a和D_RS1b,使得数字转换电路335对RF信号RFIN执行从LB中的频道到基带的下变频。此外,当由第二LNA 331_2和MB滤波器332_2’构成的路径被MUX 333激活时,第一接收电路330_1可接收与MB对应的RF信号RFIN,并且调制解调器350可生成具有特定值的数字参考信号D_RS1a和D_RS1b,使得数字转换电路335对RF信号RFIN执行从MB中的频道到基带的下变频。

图7中示出的第一接收电路330_1的配置可被应用于图5中示出的其他的第二接收电路330_2至第n接收电路330_n。

图8A和图8B是示出根据示例实施例的能够进行时间交织的时间交织模数转换器(ADC)400的实现示例。

根据示例实施例,图7中的ADC 334可被实现为图8A的时间交织ADC 400。时间交织ADC 400可包括分离器401、第一ADC电路ADC_1 402、第二ADC电路ADC_2 403、第三ADC电路ADC_3 404、第四ADC电路ADC_4 405、组合器406以及时间交织控制电路407。时间交织控制电路407可从调制解调器350(参照图7)接收与由第一接收电路330_1接收的RF信号RFIN对应的频带组信息(BGI),并且可基于BGI通过将时间交织控制信号TL_CS和TL_CS’分别提供给分离器401和组合器406来控制时间交织ADC 400的采样率。

分离器401可接收模拟信号(或RF信号)AN_S,并基于时间交织控制信号TL_CS以恒定的时间差将模拟信号AN_S提供给第一ADC电路402至第四ADC电路405。结果,第一ADC电路402至第四ADC电路405可从分离器401接收具有彼此不同的恒定相位的模拟信号AN_S并从Shared_PLL 370(参照图7)接收频率信号F_S,并且可基于相同的采样率对接收的模拟信号AN_S进行数字转换并将数字转换的结果提供给组合器406。组合器406可基于时间交织控制信号TL_CS’将来自第一ADC电路402至第四ADC电路405的数字转换的结果进行组合,并且可生成数字信号DG_S。

由于第一接收电路(图7中的330_1)与其他接收电路共享锁相环电路(图7中的370),因此第一接收电路330_1可能在实际的ADC操作中难以每次都获得具有适当采样率的适当频率的频率信号。因此,第一接收电路(图7中的330_1)可被实现为包括图8A的时间交织ADC 400,从而选择性地控制第一ADC电路402至第四ADC电路405来适当地改变整个时间交织ADC 400的采样率。例如,当时间交织ADC 400接收具有比阈值频率低的频率的频率信号F_S时,时间交织控制电路407可选择性地使用比将以阈值频率使用的ADC电路的数量更多数量的ADC电路来获得适当的采样率。当接收到具有比阈值频率高的频率的频率信号F_S时,时间交织控制电路407可选择性地控制比将以阈值频率使用的ADC电路的数量更少数量的ADC电路来获得适当的采样率。

然而,示例实施例仅是示例。时间交织控制电路407可从调制解调器(图7中的350)接收与由第一接收电路330_1接收的RF信号RFIN对应的频带相关信息或频道相关信息,并且可基于频带相关信息或频道相关信息来控制时间交织ADC 400的采样率。当基于频带相关信息或频道相关信息控制时间交织ADC 400时,可以比基于BGI控制时间交织ADC 400时的情况更精细地调节采样率。

图8A示出时间交织ADC 400包括单独的时间交织控制电路407的示例实施例,但是示例实施例不限于此,在一些示例实施例中,调制解调器(图7中的350)可被实现为直接控制时间交织ADC 400。此外,图8A示出时间交织ADC 400包括四个ADC电路(即,402到405)的示例实施例,但是示例实施例不限于此,时间交织ADC 400可被实现为包括比图8A中示出的数量更少或更多的ADC电路。

参照图8B,与图8A相比,时间交织ADC 400还可包括ADC驱动电压供应电路408。时间交织控制电路407可向ADC驱动电压供应电路408提供包括关于在ADC操作中使用的至少一个ADC电路的信息的电压供应控制信号V_CS。ADC驱动电压供应电路408可基于电压供应控制信号V_CS将驱动电压VDD提供给用于ADC操作的第一ADC电路402至第四ADC电路405中的至少一个,而可不将驱动电压VDD提供给不用于ADC操作的ADC电路。换句话说,ADC驱动电压供应电路408可将驱动电压VDD仅提供给用于ADC操作的ADC电路,从而降低功耗。

图9A和9B是用于解释根据示例实施例的时间交织ADC 400的详细操作的示图。

参照图9A,时间交织控制电路407可基于从调制解调器(图7中的350)接收的第一BGI BGI1来确定时间交织ADC 400的采样率,并可将第一时间交织控制信号TL_CS1和TL_CS1’分别提供给分离器401和组合器406。分离器401可接收模拟信号AN_S1并基于第一时间交织控制信号TL_CS1以特定时间间隔TINV将模拟信号AN_S1提供给第一ADC电路402至第四ADC电路405。第一ADC电路402至第四ADC电路405可基于从共享锁相环电路(图7中的370)接收的频率信号F_S每隔特定时间段Ts执行采样操作。通过经由第一ADC电路402至第四ADC电路405在第一时间t1至第八时间t8中的每个时间对模拟信号AN_S1进行采样而分别生成的多个采样结果可被提供给组合器406,组合器406可通过基于第一交织控制信号TL_CS1’将多个采样结果进行组合来输出数字信号DG_S1。

参照图9B,时间交织控制电路407可基于从调制解调器(图7中的350)接收的第二BGI BGI2来确定时间交织ADC 400的采样率,并且可将第二时间交织控制信号TL_CS2和TL_CS2’分别提供给分离器401和组合器406。分离器401可接收模拟信号AN_S2并基于第二时间交织控制信号TL_CS2以特定时间间隔TINV’将模拟信号AN_S2提供给第一ADC电路402和第三ADC电路404。第一ADC电路402和第三ADC电路404可基于从共享锁相环电路(图7中的370)接收的频率信号F_S每隔特定时间段Ts对模拟信号AN_S2执行采样操作。通过经由第一ADC电路402和第三ADC电路404在第一时间t1、第三时间t3、第五时间t5和第八时间t8对模拟信号AN_S2进行采样而分别生成的多个采样结果可被提供给组合器406,组合器406可通过基于第二时间交织控制信号TL_CS2’将多个采样结果进行组合来输出数字信号DG_S2。此外,如上参照图8B所述,在一些示例实施例中,ADC驱动电压供应电路(图8B中的408)可被提供并控制,使得驱动电压VDD不被提供给第二ADC电路403和第四ADC电路405。例如,驱动电压VDD可仅被提供给第一ADC电路402和第三ADC电路404,并且可不被提供给如在图9B中通过阴影指示的第二ADC电路403和第四ADC电路405。

通过以参照图9A和图9B描述的方式来控制时间交织ADC 400,可在不直接改变频率信号F_S的频率的情况下适当地调节采样率。

图10A和图10B是根据示例实施例的包括用于生成具有可变频率的频率信号的Shared_PLL 370的无线通信装置300的实现示例的框图。

与图5的无线通信装置300相比,图10A的无线通信装置300可从调制解调器350接收频率控制信号F_CS。在下文中,省略与参照图5给出的内容重叠的内容,并且仅描述新的配置。

参照图10A,调制解调器350可基于由第一接收电路330_1至第n接收电路330_n接收的RF信号RFIN的BGI来生成频率控制信号F_CS。例如,当第一接收电路330_1接收与LB对应的RF信号RFIN,第二接收电路330_2接收与MB对应的RF信号RFIN,第三接收电路330_3接收与HB对应的RF信号RFIN时,调制解调器350可通过基于HB中的与最高频带组对应的频带组确定目标频率来生成频率控制信号F_CS。作为另一示例,当第一接收电路330_1接收与LB对应的RF信号RFIN并且第二接收电路330_2接收与MB对应的RF信号RFIN时,调制解调器350可通过基于MB中的与最高频带组对应的频带组确定目标频率来生成频率控制信号F_CS。

Shared_PLL 370可从调制解调器350接收频率控制信号F_CS,并可基于频率控制信号F_CS向第一接收电路330_1至第n接收电路330_n提供具有目标频率的频率信号F_S。换句话说,Shared_PLL 370可向第一接收电路330_1至第n接收电路330_n提供具有相对高的频率的频率信号F_S,使得通过使用第一接收电路330_1至第n接收电路330_n之中的具有与接收的RF信号RFIN对应的最高频带组的接收电路来执行适当的ADC操作。

在其他示例实施例中,调制解调器350可基于关于由第一接收电路330_1至第n接收电路330_n接收的RF信号RFIN的频带或频道的信息来生成频率控制信号F_CS,从而更精细地调节频率控制信号F_CS。

参照图10B,第一接收电路330_1至第n接收电路330_n中的每个可包括由参照图8A等描述的时间交织ADC实现的ADC。在下文中,将第一接收电路330_1作为示例进行描述。第一接收电路330_1可包括时间交织ADC(ADC_TIL)334’。如参照图10A所述,由于频率控制信号F_CS的频率通过使用具有与接收的RF信号RFIN对应的最高频带组的接收电路来确定,因此频率信号F_S可能不具有用于执行ADC操作的适当的频率。此时,调制解调器350可向ADC_TIL 334’提供关于由第一接收电路330_1接收的RF信号RFIN的BGI的信息,并且ADC_TIL 334’可基于BGI来调节采样率。在另一实施例中,调制解调器350可向ADC_TIL 334’提供由第一接收电路330_1接收的RF信号RFIN的频带相关信息或频道相关信息,并且ADC_TIL 334’可基于频带相关信息或频道相关信息来调节采样率。详细的描述已经参照图8A给出,因此省略对其重复的描述。

图11A和图11B是用于解释根据示例实施例的当执行带间CA操作时第一接收电路330_1和第二接收电路330_2以及调制解调器350的操作的示图,图11C是在接收电路的ADC操作中顺序地调节采样率的示例实施例的流程图。

参照图11A,无线通信装置300可包括第一接收电路330_1、第二接收电路330_2和Shared_PLL 370。第一接收电路330_1可包括第一LNA 331_11至第三LNA 331_31、LB滤波器332_11、MB滤波器332_21、HB滤波器332_31、MUX 333_1、ADC 334_1和数字转换电路335_1。第二接收电路330_2可包括第一LNA 331_12至第三LNA 331_32、第一LB滤波器332_12、MB滤波器332_22、HB滤波器332_32、MUX 333_2、ADC 334_2和数字转换电路335_2。在下文中,第一接收电路330_1和第二接收电路330_2可分别基于从调制解调器350接收的MUX控制信号MUX_CS1和MUX_CS2接收包括与第一频道ω1对应的信号分量和与第二频道ω2对应的信号分量的RF信号RFIN。与第一频道ω1对应的信号分量可被称为经由第一频道ω1的载波发送的信号分量,与第二频道ω2对应的信号分量可被称为经由第二频道ω2的载波发送的信号分量。在下文中,假设第一频道ω1包括在HB中,第二频道ω2包括在LB中。

第一接收电路330_1可接收与HB对应的RF信号RFIN,第二接收电路330_2可接收与LB对应的RF信号RFIN。如上所述,在优先考虑第一接收电路330_1的情况下,调制解调器350可基于由第一接收电路330_1接收的RF信号RFIN的频带组(或HB)确定目标频率,并可基于确定的目标频率来生成频率控制信号F_CS。Shared_PLL 370可从调制解调器350接收频率控制信号F_CS,并可基于频率控制信号F_CS生成具有目标频率的频率信号F_S。Shared_PLL 370可将频率信号F_S分别提供给第一接收电路330_1的ADC 334_1和第二接收电路330_2的ADC 334_2。

第一接收电路330_1的ADC 334_1可通过使用频率信号F_S将仅包括第一频道ω1的信号分量的模拟RF信号RFIN转换成数字信号。第一接收电路330_1的数字转换电路335_1可通过使用从调制解调器350接收的第一数字参考信号D_RS1对数字信号执行下变频。数字转换电路335_1可从RF信号RFIN提取第一频道ω1的信号分量,生成第一数字基带信号BBOUT1(ω1)并将第一数字基带信号BBOUT1(ω1)提供给调制解调器350。

第二接收电路330_2的ADC 334_2可通过使用频率信号F_S将仅包括第二频道ω2的信号分量的模拟RF信号RFIN转换成数字信号。第二接收电路330_2的数字转换电路335_2可通过使用从调制解调器350接收的第二数字参考信号D_RS2对数字信号执行下变频。数字转换电路335_2可从RF信号RFIN提取第二频道ω2的信号分量,生成第二数字基带信号BBOUT1(ω2)并将第二数字基带信号BBOUT1(ω2)提供给调制解调器350。

参照图11B,第一接收电路330_1可包括ADC_TIL 334_1’,第二接收电路330_2可包括ADC_TIL 334_2’。ADC_TIL 334_1’和ADC_TIL 334_2’可分别从调制解调器350接收与由第一接收电路330_1接收的RF信号RFIN对应的第一BGI BGI1和与由第二接收电路330_2接收的RF信号RFIN对应的第二BGI BGI2,并可基于第一BGI BGI1和第二BGI BGI2来调节采样率。例如,调制解调器350可向ADC_TIL 334-1’提供指示第一接收电路330_1接收与HB对应的RF信号RFIN的第一BGI BGI1,并且可向ADC_TIL 334-2’提供指示第二接收电路330_2接收与LB对应的RF信号RFIN的第二BGI BGI2。已经参照图8A等描述了ADC_TIL 334-1’和ADC_TIL 334-2’的细节,并且省略重复的描述。

参照图11C,根据本发明构思的示例实施例的调制解调器可在多个接收电路中的每个接收电路的ADC操作期间顺序地调节采样率。首先,调制解调器可通过考虑多个接收电路之中的接收与最高频带组对应的RF信号的接收电路来确定频率信号的目标频率,并且可控制具有目标频率的频率信号的生成(S100)。接下来,调制解调器可通过考虑与由每个接收电路接收的RF信号对应的频带组来控制接收电路中的ADC的时间交织(S110)。结果,包括在每个接收电路中的ADC可基于适当的采样率对模拟RF信号执行ADC操作(S120)。

图12A和图12B是根据示例实施例的每个接收电路包括分频器的无线通信装置300的实现示例的框图。

与图5中的第一接收电路330_1相比,图12A中的第一接收电路330_1还可包括分频器380’。与第一接收电路330_1类似,第二接收电路至第n接收电路(图5中的330_2至330_n)中的每个还可包括分频器380’。图12A的包括第一接收电路330_1的无线通信装置300中的每个接收电路可单独地包括分频器380’。在下文中,将图12A中示出的第一接收电路330_1作为参考进行描述,并且可清楚地理解,第一接收电路330_1的示例实施例也适用于共享Shared_PLL 370的其他接收电路。

调制解调器350可基于与由第一接收电路330_1接收的RF信号RFIN对应的频带组来确定分频器380’的分频比,并可将分频比控制信号DIV_RT_CS提供给分频器380’。例如,当第一接收电路330_1接收与LB对应的RF信号RFIN时,调制解调器350可将分频比确定为第一分频比。当第一接收电路330_1接收与MB对应的RF信号RFIN时,调制解调器350可将分频比确定为第二分频比。当第一接收电路330_1接收与HB对应的RF信号RFIN时,调制解调器350可将分频比确定为第三分频比。多个分频比的大小可具有以下大小关系:第三分频比>第二分频比>第一分频比。分频器380’可从Shared_PLL 370接收频率信号F_S,并将频率信号F_S进行分频以生成分频信号DIV_F_S。分频器380’可将分频信号DIV_F_S提供给ADC 334,并且ADC 334可根据满足分频信号DIV_F_S的采样率来执行ADC操作。

以这种方式,当多个接收电路中的每个被设置有单独的分频器时,调制解调器350可向每个分频器提供单独的分频比控制信号,以调节频率信号F_S的分频比,从而调节每个接收电路的ADC的采样率。

另外,如上所述,调制解调器350可基于与由第一接收电路330_1接收的RF信号RFIN对应的频带相关信息或频道相关信息来确定分频器380’的分频比,并且可将分频比控制信号DIV_RT_CS提供给分频器380’。

参照图12B,第一接收电路330_1可包括时间交织ADC 334_1’。时间交织ADC 334_1’可从调制解调器350接收与由第一接收电路330_1接收的RF信号RFIN对应的BGI,并且可基于BGI调节采样率。已经参照图8A等描述了关于该问题的详细描述,并且为了简明起见省略重复的描述。

此外,根据示例实施例的调制解调器350可在第一接收电路330_1的ADC操作期间顺序地调节采样率。首先,调制解调器350可通过考虑与由第一接收电路330_1接收的RF信号RFIN对应的频带组来确定分频器380’的分频比,并且可根据确定的分频比来控制频率信号F_S的分频操作。接下来,可通过考虑与由第一接收电路330_1接收的RF信号RFIN对应的频带组来控制时间交织ADC 334_1’的时间交织。结果,包括在第一接收电路330_1中的时间交织ADC 334_1’可基于适当的采样率对模拟RF信号RFIN执行ADC操作。

图13是示出根据示例实施例的无线通信装置500的多个发送电路共享Shared_PLL 570的实现示例的框图。

参照图13,无线通信装置500可包括第一发送电路530_1至第n发送电路530_n、调制解调器550和Shared_PLL 570。第一发送电路530_1至第n发送电路530_n可共享一个Shared_PLL 570,并且第一发送电路530_1至第n发送电路530_n可从Shared_PLL 570接收频率信号F_S。第一发送电路530_1可包括功率放大器(PA)531、滤波器532、DAC 533和数字转换电路534。

第一发送电路530_1的数字转换电路534可从调制解调器550接收数字基带信号BBIN1和数字参考信号D_RS1’,并且可基于数字参考信号D_RS1’对数字基带信号BBIN1执行上变频。DAC 533可将数字RF信号转换成模拟RF信号。第一发送电路530_1可使模拟RF信号通过滤波器532和PA 531,并输出其结果作为RF输出信号RFOUT。第一发送电路530_1的上述配置可被应用于第二发送电路530_2至第n发送电路530_n。换句话说,调制解调器550可将第二数字参考信号D_RS2’至第n数字参考信号D_RSn’以及第二数字基带信号BBIN2至第n数字基带信号BBINn分别提供给第二发送电路530_2至第n发送电路530_n。

此外,如上所述,无线通信装置500包括一个分频器从而第一发送电路530_1至第n发送电路530_n共享一个分频器的示例实施例可以是适用的,而第一发送电路530_1至第n发送电路530_n中的每个包括一个单独的分频器的示例实施例也可以是适用的。

图14是示出根据示例实施例的无线通信装置600的多个收发电路共享Shared_PLL 670的实现示例的框图。

参照图14,无线通信装置600可包括第一收发电路630_1至第n收发电路630_n、调制解调器650和Shared_PLL 670。第一收发电路630_1至第n收发电路630_n可共享一个Shared_PLL 670,并且第一收发电路630_1至第n收发电路630_n可从Shared_PLL 670接收频率信号F_S。

第一收发电路630_1至第n收发电路630_n中的每个可包括至少一个发送电路和至少一个接收电路,并且包括在第一收发电路630_1至第n收发电路630_n中的每个中的发送电路和接收电路可共享Shared_PLL 670。此外,如上所述,无线通信装置600包括一个分频器从而第一收发电路630_1至第n收发电路630_n共享一个分频器的示例实施例可以是适用的,而第一收发电路630_1至第n收发电路630_n中的每个包括一个单独的分频器的示例实施例也可以是适用的。

图15是示出根据示例实施例的支持包括波束形成功能的通信功能的电子装置1000的框图。

参照图15,电子装置1000可包括存储器1010、处理器单元1020、输入/输出控制器1040、显示器1050、输入装置1060和通信处理器1090。这里,可包括多个存储器1010。

存储器1010可包括存储用于控制电子装置1000的操作的程序的程序存储装置1011和存储在程序执行期间生成的数据的数据存储装置1012。数据存储装置1012可存储用于应用程序1013和频率转换程序和数据类型转换程序1014的操作的数据。程序存储装置1011可存储应用程序1013和频率转换程序和数据类型转换程序1014。这里,存储在程序存储装置1011中的程序可以是程序代码或指令的集合,并且可被表示为指令集。

应用程序1013可包括在电子装置1000中可操作的应用程序。换句话说,应用程序1013可包括由处理器1022执行的应用指令。根据本发明构思,频率转换程序和数据类型转换程序1014可控制RF信号RFIN的数字下变频/数字上变频操作以及ADC操作中的采样率的改变。换句话说,频率转换程序和数据类型转换程序1014可包括作为通信处理器1090的调制解调器(或基带处理器)生成数字参考信号并将生成的数字参考信号提供给通信处理器1090的接收电路的基础的指令。频率转换程序和数据类型转换程序1014可包括作为通信处理器1090的调制解调器提供用于控制在接收电路的ADC执行ADC操作时的采样率的信息的基础的指令。当调制解调器执行频率转换程序和数据类型转换程序1014时,符合上述实施例的操作可被执行。

外围设备接口1023可控制基站的输入/输出外围设备到处理器1022和存储器接口1021的连接。处理器1022可通过使用至少一个软件程序来控制基站提供可应用的服务。此时,处理器1022可执行存储在存储器1010中的至少一个程序,以提供与可应用的程序对应的服务。

输入/输出控制器1040可提供诸如显示器1050和输入装置1060的输入/输出装置与外围设备接口1023之间的接口。显示器1050可显示状态信息、输入字符、运动图片、静止图片等。例如,显示器1050可显示关于由处理器1022执行的应用程序的信息。

输入装置1060可经由输入/输出控制器1040将通过电子装置1000的选择而生成的输入数据提供给处理器单元1020。此时,输入装置1060可包括包含至少一个硬件按键的键盘和用于感测触摸信息的触摸板。例如,输入装置1060可经由输入/输出控制器1040将触摸信息(诸如,已由触摸板感测到的触摸、触摸移动和触摸释放)提供给处理器1022。

电子装置1000可包括执行用于语音通信和数据通信的通信功能的通信处理器1090。通信处理器1090可包括由参照图5等描述的多个接收电路(或多个发送电路,或多个收发电路)共享的共享PLL电路1092。共享PLL电路1092可向多个接收电路(或多个发送电路,或多个收发电路)共同提供特定频率的频率信号。

虽然已经参照本发明构思的示例实施例具体示出和描述了本发明构思,但是本领域普通技术人员将理解,在不脱离如所附权利要求限定的本发明构思的精神和范围的情况下,可在形式和细节上进行各种改变。因此,本发明构思的真正保护范围应由所附权利要求的技术构思确定。

再多了解一些
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1