驱动点阵显示板的方法和电路的制作方法

文档序号:7562635阅读:355来源:国知局
专利名称:驱动点阵显示板的方法和电路的制作方法
技术领域
本发明涉及一种驱动点阵显示装置的方法,此点阵显示装置也称为平面显示装置,例如液晶显示装置和等离子显示装置。本发明特别涉及到一种扩展低分辨率显示装置的显示数据的方法和在高分辨显示装置上显示此已扩展的显示数据的方法。
在点阵显示装置中象素的位置是不动的。因此,当象素数量少的低分辨率点阵显示装置的显示数据在象素数量多的高分辨率点阵装置上显示时,如果此显示数据是未被扩展的,则此显示数据仅被显示在高分辨率点阵显示装置的部分显示区域上,因而观察所显示的内容就变得困难了。这种情况的一个实例是将一个每行包括640个点、共有480个显示行的640点×480行的点阵显示装置的显示数据,显示在1024点×768行的点阵显示装置上。在此实例中,640×480的点阵显示装置的显示数据应被扩展,以适应有1024×768或近似1024×768的点阵显示装置,这才是所需要的。
人们已经知道,如果将低分辨率显示装置的显示数据扩展,而使扩展后高分辨率显示屏的亮度分布和扩展前低分辨率显示屏的亮度分布之间保持相似性,就可获得只有较小视觉差异的图象。人们还知道,扩展后每个象素的亮度应是扩展前相应位置的周围象素亮度的中间值,以保持亮度分布的相似性和扩展显示数据。有几种已知的计算中间值的方法,下面将讨论其中最通用的方法。
如图47所示,当将尺寸相同的低分辨率显示屏和高分辨率显示屏叠合时,低分辨率象素和高分辨率象素相互稍有位移。此位移周期性重复。如图48所示,当注意观察一个高分辨率象素时,显然可见高分辨象素跨延在四个低分辨率象素上。如果假定高分辨率象素的亮度是H,低分辨率的四个象素的亮度分别是L0,L1,L2和L3,并且高分辨率象素与四个低分辨象素中的每一个重叠部分的面积分别是S0,S1,S2和S3,则高分辨率象素的亮度(H)用下面的表达式计算H=(S0L0+S1L1+S2L2+S3L3)/(S0+S1+S2+S3)此高分辨率象素亮度(H)通过用重叠的面积(S0、S1、S2和S3)来加权,计算低分辨率的重叠象素亮度(L0、L1、L2和L3)的加权平均值来得到。然而,计算中间值的工作不但可以基于面积比,而且也可以基于象素中心之间的距离、距离的平方比和类似的方式。
顺便指出,显示数据可以使用软件技术按常规方法扩展。在这种情况下,低分辨率的显示数据必须由信息处理系统中的存储器读出,读出的显示数据必须转换为高分辨率的显示数据,而且转换结果必须存入存储器。因此,这种方法需要的处理时间长,例如,如果低分辨显示数据连续改变,按照此变化显示高分辨率显示数据就是有困难的。
进一步讲,可以在信息处理系统中设置扩展数据的专用硬件,当显示数据在信息处理系统中使用硬件扩展后,此已扩展的显示数据可以传送到点阵显示装置。在这种情况下,除非已扩展的显示数据以比低分辨率显示数据传送到所说的专用硬件的速度更高的速度从所说的专用硬件发出,否则,高分辨率显示数据就不能按照低分辨率显示数据的变化来显示。例如,如果显示数据也被扩展,使显示屏分辨率扩展1.5倍,此已扩展的显示数据必须用时钟脉冲传送出,而此时钟脉冲频率是以往读原来显示数据的时钟脉冲频率的1.5倍。因此,除了用以读低分辨率显示数据的时钟脉冲外,还必须有一个具有更高频率、用以发出高分辨率显示数据的时钟脉冲,这就使总的电路结构非常复杂。
如上所述,用常规方法扩展显示数据,无论使用软件还是专用硬件,此显示数据首先在信息处理系统中扩展,然后将此已扩展的显示数据传送到点阵显示装置,这就产生了这样的问题处理速度低,需要不同频率的不同的时钟脉冲。
本发明的目的是提供一种不引起处理速度降低,不需要不同频率的时钟脉冲的扩展显示数据的方法。
为达到所说的目的,本发明提供了用以在点阵显示装置的驱动电路中产生显示数据的中间值的电路,以便在驱动电路中扩展显示数据,以取代在信息处理系统中扩展显示数据。
本发明的驱动点阵显示板的方法是一种驱动有许多信号电极和许多与信号电极交叉的扫描电极的点阵显示板的方法,在显示板上由信号电极和扫描电极的交叉点形成许多显示点。此方法是当一个显示行的显示数据被顺序地移位进入移位寄存器时,通过至少使部分相近的显示数据产生中间值并将该中间值加到所说的信号电极,在显示行的方向(水平方向)上扩展显示数据。
本发明的驱动点阵显示板的另一方法是一种驱动有许多信号电极和许多与信号电极交叉的扫描电极的点阵显示板的方法,在其上由信号电极和扫描电极的交叉点形成许多显示点。此方法是当一个显示行的显示数据被顺序地转移进移位寄存器,然后再加到信号电极的同时,在至少驱动一部分显示行时,通过产生一个予先加到信号电极的显示数据和刚刚转移进移位寄存器的显示数据之间的中间值,并将所产生的中间值加到所说的信号电极,在与显示行交叉的方向(垂直方向)上扩展显示数据。
此外,本发明的一种驱动点阵显示板的电路是一种驱动有许多信号电极和许多与信号电极交叉的扫描电极的点阵显示板的电路,在其上由信号电极和扫描电极的交叉点形成许多显示点。此电路通过提供一种能使显示数据根据象素时钟脉冲按顺序传送直到一个显示行的显示数据编排进其中的移位寄存器,还通过提供与此移位寄存器串接的许多第一触发器,将第二触发器经由用以产生其值在第一触发器的输入侧显示数据和输出侧显示数据之间的中间值的中间值产生电路,至少连接到部分第一触发器的输出端,并同时将象素时钟脉冲加到第一和第二触发器,将信号电极经由行数据锁存器连接到第一和第二触发器的每个输出端,以便在水平方向上扩展显示数据。
按照本发明的另一种驱动点阵显示板的电路是一种驱动有许多信号电极和许多与信号电极交叉的扫描电极的点阵显示板的电路,在其上由信号电极和扫描电极的交叉点形成显示点。此电路通过设置一种移位寄存器,显示数据按照象素时钟脉冲顺序传送直到一个显示行的显示数据编排进此移位寄存器,还设置一种用以产生中间值并将其加到信号电极的中间值产生电路,所说的中间值在予先加到信号电极的显示数据和刚刚编排进移位寄存器的显示数据之间,这就能在垂直方向上扩展显示数据。
本发明的点阵显示装置包括一个有许多信号电极和许多与信号电极交叉的扫描电极的点阵显示板,信号电极和扫描电极的交叉点构成显示点;一个能使显示数据根据象素时钟脉冲按顺序传送直到一个显示行的显示数据编排进其中的移位寄存器;一个能将由移位寄存器传来的一个显示行的显示数据按照行脉冲加到信号电极的行数据锁存器;和一个用以按照行脉冲选择扫描电极的扫描电极驱动装置。所说的点阵显示装置通过设置许多与所说的移位寄存器串联连接的第一触发器,将第二触发器通过中间值产生电路连接到第一触发器的至少一部分输出端,所说的中间值产生电路产生一中间值,此中间值在第一触发器的输入侧和输出侧上的显示数据之间,同时将象素时钟脉冲加到第一和第二触发器,并将信号电极通过行数据锁存器连接到第一和第二触发器的每个输出端,以便能在水平方向上扩展显示数据。
本发明的另一个点阵显示装置包括一个有许多信号电极和许多与信号电极交叉的扫描电极,并由信号电极和扫描电极的交叉点形成许多显示点的点阵显示板;一个能使显示数据根据象素时钟脉冲按顺序输入其中直到安排成一个显示行的显示数据的移位寄存器;一个能将由移位寄存器传来的一个显示行的显示数据按照行脉冲加到信号电极的行数据锁存器;和用以按照行脉冲选择扫描电极的扫描电极驱动装置。此点阵显示装置通过提供用以产生中间值并将其加到信号电极的中间值产生电路,此中间值在予先加到信号电极的显示数据和刚编入移位寄存器显示数据之间,用来在垂直方向上扩展显示数据。
本发明的信息处理系统包括一个用以完成运算工作的中央处理装置(CPU);一个用以存储由CPU执行的程序和在程序运行时间所用数据的系统存储器;一个具有点阵显示板和驱动所说的显示板的电路的点阵显示装置;一个用以向驱动电路发送控制信号和显示数据的显示控制器;和保持显示装置的显示数据并可供CPU和显示控制器存取的视频缓冲存储器,显示装置的分辨率比所说的点阵显示板的分辨率低。此信息处理系统通过给所说的驱动电路设置一移位寄存器,此移位寄存器能使显示数据按照象素时钟脉冲顺序地送入其中直到编排成一个显示行的显示数据,还通过给移位寄存器设置许多用以使所说的由显示控制器传送来的显示数据按顺序移动的第一触发器,至少产生一部分所说的邻近的显示数据的中间值的中间值产生电路和用以将所说的中间值加到信号电极的第二触器,在水平方向上扩展显示数据。
本发明的另一个信息处理系统包括一个用以完成运算工作的CPU;一个用以存储由CPU执行的程序和在程序运行时间所用数据的系统存储器;一个具有点阵显示板和用以驱动所说的点阵显示板的电路的点阵显示装置;用以向所说的驱动电路发送控制信号和显示数据的显示控制器;和保持显示装置的显示数据并可供CPU和显示控制器存取的视频缓冲存储器,该显示装置的分辨率比所说的点阵显示板的分辨率低。以上这一个信息处理系统通过提供一用以产生中间值的装置,在垂直方向上扩展显示数据,所说的中间值是在予先加到信号电极的显示数据和刚编入移位寄存器并将其加到所说的信号电极和所说的驱动电路的显示数据之间的中间值。


图1是按照本发明的第一实施例,表示出在带点阵显示装置的信息处理系统中,点阵显示板驱动电路主要部分的结构的电路原理图。
图2表示第一实施例整体电路结构的方框图。
图3是表示第一实施例的点阵显示装置的结构的方框图。
图4是表示在第一实施例中使低分辨率显示数据在水平方向扩展的第一步控制的电路原理图。
图5是表示在第一实施例中使低分辨率显示数据在水平方向扩展的第二步控制的电路原理图。
图6是表示在第一实施例中使低分辨率显示数据在水平方向扩展的第三步控制的电路原理图。
图7是表示在第一实施例中使低分辨率显示数据在水平方向扩展的第四步控制的电路原理图。
图8是表示在第一实施例中使低分辨率显示数据在水平方向扩展的第五步控制的电路原理图。
图9是表示在第一实施例中使低分辨率显示数据在水平方向扩展的第六步控制的电路原理图。
图10是表示在第一实施例中使低分辨率显示数据在水平方向扩展的第七步控制的电路原更图。
图11是表示在第一实施例中使低分辨率显示数据在水平方向扩展的第八步控制的电路原理图。
图12是表示在第一实施例中使低分辨率显示数据在水平方向扩展的第九步控制的电路原理图。
图13是表示在第一实施例中使低分辨率显示数据在垂直方向上也被扩展的第一步控制的电路原理图。
图14是表示在第一实施例中使低分辨率显示数据在垂直方向上也被扩展的第二步控制的电路原理图。
图15是表示在第一实施例中使低分辨率显示数据在垂直方向上也被扩展的第三步控制的电路原理图。
图16是表示在第一实施例中使低分辨率显示数据在垂直方向上也被扩展的第四步控制的电路原理图。
图17是表示在第一实施例中使低分辨率显示数据在垂直方向上也被扩展的第五步控制的电路原理图。
图18是表示在第一实施例中使低分辨率显示数据在垂直方向上也被扩展的第六步控制的电路原理图。
图19是表示在第一实施例中使低分辨率显示数据在垂直方向上也被扩展的第七步控制的电路原理图。
图20是表示在第一实施例中使低分辨率显示数据在垂直方向上也被扩展的第九步控制的电路原理图。
图22是表示在第一实施例中扩展前低分辨率显示数据和扩展后高分辨率显示数据之间关系的方框图。
图23是表示本发明的有点阵显示装置的信息处理系统的第二实施例的点阵显示板驱动电路主要部分的电路结构的电路原理图。
图24是表示在第二实施例中使低分辨率显示数据在水平方向上扩展的第一步控制电路原理图。
图25是表示在第二实施例中使低分辨率显示数据在水平方向上扩展的第二步控制电路原理图。
图26是表示在第二实施例中使低分辨率显示数据在水平方向上扩展的第三步控制电路原理图。
图27是表示在第二实施例中使低分辨率显示数据在水平方向上扩展的第四步控制电路原理图。
图28是表示在第二实施例中使低分辨率显示数据在水平方向上扩展的第五步控制电路原理图。
图29是表示在第二实施例中使低分辨率显示数据在水平方向上扩展的第六步控制电路原理图。
图30是表示在第二实施例中使低分辨率显示数据在水平方向上扩展的第七步控制电路原理图。
图31是表示在第二实施例中使低分辨率显示数据在水平方向上扩展的第八步控制电路原理图。
图32是表示在第二实施例中使低分辨率显示数据在水平方向上扩展的第九步控制电路原理图。
图33是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第二显示行显示数据的第一步控制的电路原理图。
图34是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第二显示行显示数据的第二步控制的电路原理图。
图35是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第二显示行显示数据的第三步控制的电路原理图。
图36是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第二显示行显示数据的第四步控制的电路原理图。
图37是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第二显示行显示数据的第五步控制的电路原理图。
图38是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第二显示行显示数据的第六步控制的电路原理图。
图39是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第二显示行显示数据的第七步控制的电路原理图。
图40是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第二显示行显示数据的第八步控制的电路原理图。
图41是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第二显示行显示数据的第九步控制的电路原理图。
图42是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第三显示行显示数据的第八步控制的电路原理图。
图43是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第三显示行显示数据的第九步控制的电路原理图。
图44是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第四显示行显示数据的第八步控制的电路原理图。
图45是表示在第二实施例中使低分辨率显示数据在垂直方向上也被扩展并产生第四显示行显示数据的第九步控制的电路原理图。
图46是表示在第二实施例中扩展前的低分辨率显示数据和扩展后的高分辨率显示数据之间关系的方框图。
图47是表示相同尺寸的低分辨率显示屏和高分辨率显示屏重叠状态的顶视图。
图48是表示高分辨率象素亮度和相邻的低分辨象素亮度之间关系的顶视图。
10-系统母线12-中央处理装置14-系统存储器
16-视频缓冲存储器(VRAM)18-输入输出控制器20-显示控制器22-点阵显示装置24-点阵显示板26-驱动电路26A-信号电极驱动单元26B-扫描电极驱动单元30-信号电极移位寄存器32-行数据锁存器34-比较器36-信号电极驱动器38-参考信号产生电路40-扫描电极移位寄存器42-扫描电极驱动器44-行计数器130-信号电极移位寄存器130-行数据锁存器A0,A1,A2,A3-触发器B0,B1,B2,B3-触发器C0,C1-中间值产生电路
D0,D1,D2,D3-中间值产生电路E0-中间值产生电路F0-中间值产生电路G0-中间值产生电路J0,J1,J2-触发器K0,K1,K2,K3-触发器(数据缓冲)M0,M1,M2,M3-触发器S0,S1,S2,S3-选择器X0,X1,X2,X3-扫描电极Y0,Y1,Y2,Y3-信号电极下面将结合实施例进行说明。
首先讨论产生中间值的运算公式和显示数据扩展比S之间的关系。
显示数据扩展比1<S<2范围内时,根据扩展比S相应地有下述三个运算公式。尽管下面所说的是针对单个信号扩展单元,实际上下述运算操作是按照显示数据单元的数量而重复。
在1<S<1.5的情况下,按照下述运算公式产生中间值和扩展显示数据。现在,无论显示数据在水平方向上还是在垂直方向上扩展,假定在一行中形成的邻近的低分辨率显示数据为亮度L0、L2、L3……Lk、L(m-1),扩展后高分辨率的显示数据为亮度H0、H1、H2、H3……Hk…Hm。
H0=L0H1=(S-1)L0+(2-S)L1H2=2(S-1)L1+(3-2S)L2H3=3(S-1)L2+(4-3S)L3。


Hk=K(S-1)L(k-1)+((k+1)-Ks)Lk。


Hm=L(m-1)例如,在S=1.25(S=5/4)时,按照下述运算式产生中间值和扩展显示数据H0=L0H1= 1/4 L0+ 3/4 L1H2= 1/2 L1+ 1/2 L2H3= 3/4 L2+ 1/4 L3H4=L3按照上述运算公式,4个单元的低分辨率显示数据(实际上是4n个单元,n是上述运算工作重复的次数)被扩展为5个单元的高分辨显示数据(实际上是5n个单元)。
在S=1.2(S= 6/5 )时,按照下述的运算公式产生中间值和扩展显示数据H0=L0H1= 1/5 L0+ 4/5 L1H2= 2/5 L1+ 3/5 L2H3= 3/5 L2+ 2/5 L3H4= 4/5 L3+ 1/5 L4H5=L4按照上列运算公式,5单元(实际上是5n单元)的低分辨率显示数据被扩展为6单元(实际上是6n单元)的高分辨率显示数据。
在S=1.5时,按照下述的运算公式产生中间值和扩展显示数据H0=L0H1= 1/2 L0+ 1/2 L1H2=L1按照上列运算公式,2单元(实际上为2n单元)的低分辨率显示数据被扩展为3单元(实际上为3n单元)的高分辨率显示数据。
在1.5<S<2时,按照下列运算公式产生中间值和扩展显示数据H0=L0
H1=(S-1)L0+(2-S)L1H2=L1H3=(2S-3)L1+2(2-S)L2H4=L2H5(3S-5)L0+3(2-S)L1H6=L3。


H(2k-1)=〔Ks-(2k-1)〕L(k-1)+K(2-s)LkH2k=Lk。


H2m=Lm例如,在S=1.75(S= 7/4 )时,按照下列运算公式产生中间值和扩展显示数据H0=L0H1= 3/4 L0+ 1/4 L1H2=L1H3= 1/2 L1+ 1/2 L2
H4=L2H5= 1/4 L2+ 3/4 L3H6=L3按照下列运算公式,4单元(实际上为4n单元)的低分辨率显示数据被扩展为7单元(实际上为7n单元)的高分辨率显示数据。
在S=1.8(S= 9/4 )时,按照下列运算公式产生中间值和扩展显示数据H0=L0H1= 4/5 L0+ 1/5 L1H2=L1H3= 3/5 L1+ 2/5 L2H4=L2H5= 2/5 L1+ 3/5 L2H6=L3H7= 1/5 L3+ 4/5 L4H8=L4按照上列的运算公式,4单元(实际上为4n单元)的低分辨率显示数据被扩展为9单元(实际上为9n单元)的高分辨率显示数据。
按照下面将要讨论的第一实施例,在水平和垂直方向上显示数据扩展1.5倍,按照第二实施例,显示数据在水平和垂直方向上扩展1.25倍。
图2示出按照本发明的数据处理装置的第一实施例。图中CPU12、系统存储器14、视频缓冲存储器(VRAM)16、I/O控制器(输入/输出控制器)18、和显示控制器20都连接到系统母线10。一个或多个键盘、鼠标、跟踪球、和笔式输入板例如数字化板和板式触摸传感器都连接到I/O控制器18。点阵显示装置22连接到显示控制器20。点阵显示装置22包括点阵显示板24和驱动电路26。系统存储器14通过CPU12存取。视频缓冲存储器16保持显示数据,此显示数据不仅由CPU12存取,而且被显示控制器20读出。显示控制器20通过将显示数据连同像象素时钟脉冲(移位时钟脉冲)、锁存脉冲和帧频脉冲这样的定时信号发送到点阵显示装置22,在点阵显示板24上显示出显示数据的内容。
图3示出点阵显示装置22的实例。点阵显示板24有许多信号电极Y0、Y1、Y2,Y3…Yn和许多与信号电极交叉的扫描电极X0、X1、X2、X3…Xm,并在信号电极和扫描电极的交叉点上形成显示点。驱动电路26将一个显示行的显示数据加到信号电极Y0、Y1、Y2、Y3……。扫描电极驱动单元26B仅把扫描信号加到扫描电极X0、X1、X2、X3…Xm中的一个上。显示数据仅显示在加有扫描信号的扫描电极上。
信号电极驱动单元26A包括信号电极的移位寄存器30、行数据锁存器32、比较器34、和信号电极驱动器36。将象素时钟脉冲CK和显示数据提供给信号电极的移位寄存器30。象素时钟脉冲CK也可叫做移位时钟脉冲或点时钟脉冲。显示数据,例如每个象素4比特的数据,按照4比特从显示控制器20发送到移位寄存器30。象素数据按照象素时钟脉冲在移位寄存器30中移位。如下所述,当象素数据在移位寄存器30中移位时,显示数据的水平扩展即被执行。
当编排成一个显示行的象素数据时,此象素数据按照锁存脉冲Lp从行数据锁存器32发送到比较器34。如下所述,显示数据的垂直扩展在行数据锁存器32中完成。使象素数据与比较器34中的予置参考值比较,而且显示斜率的信号从比较器34发送到信号电极驱动器36。所说的参考值由参考信号发生电路38提供。信号电极驱动器36是一个数-模转换器,它按照比较器34所提供的数字量输出用以驱动信号电极的模拟电压。进而把来自行计数器44的计数脉冲LC提供给行数据锁存器32。
扫描电极驱动单元26B包括扫描电极移位寄存器40和扫描电极驱动器42。扫描电极移位寄存器40按照锁存脉冲LP顺序地将扫描信号输出到扫描电极X0、X1、X2、X3…Xm,而扫描电极驱动器42按照来自扫描电极移位寄存器40的扫描信号顺序地将所要求的电压输出到扫描电极X0、X1、X2、X3……Xm。
图1示出信号电极移位寄存器30和行数据锁存器32的电路配置。信号电极移位寄存器30包括许多触发器A0、A1、A2、A3、A4、A5……。现在假定这些触发器中的A0、A2、A3和A5是第一触发器,剩余的触发器A1和A4是第二触发器。这样第一触发器A0、A2、A3和A5互相串联连接。第一触发器A0、A2、A3和A5中的部分触发器A2和A5的每个输出端分别连接到产生中间值的第一中间值产生电路C0和C1,此中间值处在触发器的输入侧和输出侧上的显示数据之间。如果信号电极的数量是1024,则触发器A0、A1、A2、A3、A4、A5……的数量也相应是1024。在触发器A0、A1、A2、A3、A4、A5……中,除两端外,都是重复着两个第一触发器后随一个第二触发器的电路配置。
第一中间值发生电路C0、C1…输出两个输入数值的平均值。第二触发器A1和A4连接到中间值产生电路C0和C1的每个输出端。触发器A0、A1、A2、A3、A4、A5……是一种D型触发器。象素时钟脉冲CK同时加到所有的触发器A0、A1、A2、A3、A4、A5……。一旦向中间值产生电路C0、C1…提供二个输入数值,就在其输出线上显现出它的输出数值。因此,用以输出中间值的第二触发器A2、4…的操作与第一触发器A0、A1、A3、A5……的输出操作正好同时发生。
第一触发器A0、A1、A2、A3、A4、A5……的输出端通过行数据锁存器32分别连接到信号电极Y0、Y1、Y2、Y3、Y4、Y5……。因此,信号电极Y0和Y2的显示数据平均值提供给信号电极Y1,信号电极Y3和Y5的显示数据平均值提供给信号电极Y4。换言之,相邻信号电极的显示数据平均值馈送到信号电极,这些信号电极除两端外作为每个第三信号电极出现。从而使显示数据在水平方向上扩展1.5倍。
行数据锁存器32有许多触发器B0、B1、B2、B3、B4、B5……。移位寄存器30的触发器A0、A1、A2、A3、A4、A5……通过行数据锁存器32的触发器B0、B1、B2、B3、B4、B5……分别连接到信号电极Y0、Y1、Y2、Y3、Y4、Y5……。第二中间值产生电路D0、D1、D2、D3、D4、D5……分别设置在移位寄存器30的触发器A0、A1、A2、A3、A4、A5……和行数据锁存器32的触发器B0、B1、B2、B3、B4、B5……之间。
第二中间值产生电路D0、D1、D2、D3、D4、D5……是这样一种电路,一旦有两个输入数据加到时就输出两个输入的简单的平均值。中间值产生电路D0、D1、D2、D3、D4、D5……的两个输入端中的一个是移位寄存器30的相应触发器A0、A1、A2、A3、A4、A5……的一个输出端,而两个输入端中的另一个是行数据锁存器32的相应触发器B0、B1、B2、B3、B4、B5……的一个输出端。来自行计数器44(图3)的行计数脉冲LC输入到第二中间值产生电路D0、D1、D2、D3、D4、D5……。行计数脉冲LC仅当驱动予定的显示行时才有选择地变成有效,并启动第二中间值产生电路D0、D1、D2、D3、D4、D5……,而当驱动其它的显示行时,它阻塞第二中间值产生电路D0、D1、D2、D3、D4、D5……。
例如,行计数器44仅当扫描信号加到扫描电极X1、X4、X7……时才启动第二中间值产生电路D0、D1、D2、D3、D4、D5……并驱动与这些扫描电极相应的显示行。因此,具有在扫描电极X0的显示数据和扫描电极X2的显示数据之间的中间值的显示数据呈现在扫描电极X1中,具有在扫描电极X3的显示数据和扫描电极X5的显示数据之间的中间值的显示数据呈现在扫描电极X4中,具有在扫描电极X6的显示数据和扫描电极X8的显示数据之间的中间值的显示数据呈现在扫描电极X7中,如此等等。用这种方法,具有在两个相邻扫描电极的显示数据之间的中间值的显示数据呈现在每个第三扫描电极上,从而使在垂直方向上显示数据扩展1.5倍。
下面将特别参照图4~图21更详细地讨论第一实施例的工作。在图4~图21中,显示数据L00、L01、L02……L10、L11、L12……是扩展前的显示数据和分辨低的点阵显示装置的显示数据。此扩展前的显示数据从显示控制器20发送到显示装置22。显示数据H00、H01、H02……H10、H11、H12……是扩展后的显示数据和高分辨率点阵显示装置的显示数据。显示数据用驱动电路24扩展。显示数据L00、L01、L02……是显示在低分辨率点阵显示装置上的第一显示行中的显示数据,而显示数据L10、L11、L12……是显示在低分辨率点阵显示装置上的第二显示行中的显示数据。显示数据H00、H01、H02……是显示在高分辨率点阵显示装置上的第一显示行中的显示数据,而显示数据H10、H11、H12……是显示在高分辨率点阵显示装置上的第二显示行中的显示数据。
图4~图12示出低分辨率显示数据L00、L01、L02,L03……在水平方向上扩展1.5倍并转换为高分辨率显示数据H00、H01、H02、H03……的状态。现在低分辨率显示数据L00、L01、L02、L03……和高分辨率显示数据H00、H01、H02、H03、H04、H05……之间的关系为H00=L00,H01= 1/2 (L00+L01),H02=L01,H03=L02,H04= 1/2 (L02+L03),H05=L03……。在图4~图12中,图1中所示的中间值产生电路D0、D1、D2、D3、D4、D5……被省略。
在图4中,将显示数据L00提供给触发器A5时,它也提供到在触发器A5输出侧的中间值产生电路的两个输入端中的一个上。在图5中,当第一象素时钟脉冲CK0加到触发器A5时,触发器A5的输出变成显示数据L00。在图6中,当显示数据L01加到触发器A5时,触发器A5的输出仍然是显示数据L00,但中间值产生电路C1的输出变成 1/2 (L00+L01)。在图7中当第二象素时钟脉冲CK1加到触发器A5、A4和A3时,触发器A5的输出变成L01,触发器A4的输出变成 1/2 (L00+L01),触发器A3的输出变成L00。
在图8中,当显示数据L02加到触发器A5时,它也同时加到在触发器A5输出侧的中间值产生电路C1的两个输入端中的一个上。中间值产生电路C1的输出成为 1/2 (L01+L02)。在图9中,当第三象素时钟脉冲CK2加到触发器A5、A4、A3、A2和A1时,触发器A5的输出成为L02,触发器A4的输出成为 1/2 (L01+L02),触发器A3的输出成为L01,触发器A2的输出成为L00。因而中间值产生电路C0的输出变成 1/2 (L00+L01)。
在图10中,当显示数据L03加到触发器A5时,它也同时加到在触发器A5输出侧的中间值产生电路C1的两个输入端中的一个上。中间值产生电路C1的输出变成 1/2 (L02+L03)。在图11中,当第四象素时钟脉冲CK3加到触发器A5、A4、A3、A2、A1和A0时,触发器A5的输出成为L03,触发器A4的输出成为 1/2 (L02+L03),触发器A3的输出成为L02,触发器A2的输出成为L01,触发器A1的输出成为 1/2 (L00+L01),触发器A0的输出成为L00。在图12中,当锁存脉冲Lp同时加到行数据锁存器32的触发器B5、B4、B3、B2、B1和B0时,触发器B5、B4、B3、B2、B1和B0分别输出L03, 1/2 (L02+L03),L02,L01, 1/2 (L00+L01,L00)。
于是,传送到移位寄存器30的四单元的低分辨率显示数据L03,L02,L01和L00在移位寄存器30中扩展1.5倍,并转换为六单元的高分辨显示数据L03, 1/2 (L02+L03),L02,L01, 1/2 (L00+L01),L00。现在,如果假定六单元的高分辨率显示数据是H05、H04、H03、H02、H01和H00,则如上所述,可确定H05=L03,H04= 1/2 (L02+L03),H03=L02,H02=L01,H01= 1/2 (L00+L01),和H00=L00。这些单元的高分辨率显示数据输出到高分辨率显示装置的6个信号电极Y5、Y4、Y3、Y2、Y1和Y0。同时,将扫描信号加到许多扫描电极X0、X1、X2、X3……中与第一显示行相应的第一扫描电极X0,并且按照高分辨显示数据H05、H04、H03、H02、H01和H00显现在第一显示行中。
扩展数据所需的移位时钟脉冲CK的数量仅是第一移位时钟脉冲到第四移位时钟脉冲,即CK0~CK3四个(实际上是4倍n,在实际电路中n是图示的电路部分的配置重复的次数)。因此,当显示数据扩展1.5倍时,工作所需要的移位时钟脉冲CK的数量与未扩展时显示数据在移位寄存器30中被转移时所需要的相同。
为上所述,像已有技术说明的那样,如果用任何方式将显示数据扩展1.5倍,然后传送到移位寄存器,结果使6段(实际上是6n)显示数据移位。因此,在已有技术中由于工作所需要的移位时钟脉冲的数量是6(实际上是6n),所以使显示的内容跟踪扩展前的显示数据的变化是困难的。反之,按照所说的实施例,由于扩展前的显示数据仅使用使它在移位寄存器中移位、无需进行扩展操作所需要之数量的移位时钟脉冲,就能使显示数据扩展1.5倍,使得显示内容跟踪扩展前显示数据的变化是容易的。
图13~图21示出低分辨率显示数据在垂直方向被扩展1.5倍的情况,也就是说高分辨率第二显示行的显示数据H10、H11、H12、H13、H14、H15…借助低分辨率第一显示行的显示数据L00、L01、L02、L03……和低分辨率第二显示行的显示数据L10、L11、L12、L13……而产生。高分辨率第一显示行的显示数据H00、H01、H03、H04、H05…的产生已经讨论过。高分辨率第三显示行的显示数据H20、H21、H22、H23、H24、H25…简单地通过在水平方向上扩展低分辨率第二显示行的显示数据L10、L11、L12、L13……来得到。
现在,低分辨率第一显示行的显示数据L00、L01、L02、L03…以及低分辨率第二显示行的显示数据L10、L11、L12、L13……和高分辨率第二显示行的显示数据H10、H11、H12、H13、H14、H15……之间的关系为H10= 1/2 (L00+L10),H11= 1/4 (L00+L01+L10+L11),H12= 1/2 (L01+L11),H13= 1/2 (L02+L12),H14= 1/4 (L02+L03+L12+L13),H15= 1/2 (L03+L13)。……。
在图13中,触发器B5、B4、B3、B2、B1和B0保持第一信号电极X0的显示数据,即为第一显示行。在这种状态,当显示数据L10馈送到触发器A5时,它也同时馈送给触发器A5输出侧的中间值产生电路C1的两个输入端中的一个。在图14中,当第一象素时钟脉冲CK0馈送给触发器A5时,触发器A5的输出变成显示数据L10。在图15中,当显示数据L11馈送给触发器A5时,触发器A5的输出仍然是显示数据L10,但中间值产生电路C1的输出成为 1/2 (L10+L11)。在图16中,当第二象素时钟脉冲CK1送至触发器A5、A4和A3时,触发器A5的输出成为L11,触发器A4的输出成为 1/2 (L10+L1),触发器A3的输出成为L10。
在图17中,当显示数据L12馈送给触发器A5时,它也同时馈给位于触发器A5输出侧的中间值产生电路C1的两个输入端中的一个。中间值产生电路C1的输出成为 1/2 (L11+L12)。在图18中,当第三象素时钟脉冲CK2馈送给触发器A5、A4、A3、A2和A1时,触发器A5的输出成为L12,触发器A4的输出成为L11,触发器A3的输出成为L11,触发器A2的输出成为L10。而中间值产生电路C0的输出成为 1/2 (L10+L11)。
在图19中,当显示数据L13馈送到触发器A5时,它也同时馈给位于触发器A5输出侧的中间值产生电路C1的两个输入端中的一个。中间值产生电路C1的输出成为 1/2 (L12+L13)。
在图20中,当第四象素时钟脉冲CK3馈送给触发器A5、A4、A3、A2、A1和A0时,触发器A5的输出成为L13,触发器A4的输出成为 1/2 (L12+L13),触发器A3的输出成为L12,触发器A2的输出成为L11,触发器A1的输出成为 1/2 (L10+L11),触发器A0的输出成为L10。这些输出的每一个馈送到每个中间值产生电路D5、D4、D3、D2、D1和D0的两个输入端中的一个输入端上。第一显示行L03, 1/2 (L02+L03),L02,L01, 1/2 (L00+L01)和L00的显示数据分别馈送到每个中间值产生电路D5、D4、D3、D2、D1和D0的两个输入端中的另一个输入端上。因此,每个中间值产生电路D5、D4、D3、D2、D1和D0的输出分别成为 1/2 (L03+L13), 1/4 (L02+L03+L12+L13)、 1/2 (L02+L12), 1/2 (L01+L11), 1/4 (L00+L01+L10+L11)和 1/2 (L00+L10)。
在图21中,当锁存脉冲Lp同时馈给行寄存器32的每个触发器B5、B4、B3、B2、B1和B0时,触发器B5、B4、B3、B2、B1和B0分别输出 1/2 (L03+L13), 1/4 (L02+L03+L12+L13), 1/2 (L02+L12), 1/2 (L01+L11), 1/4 (L00+L01+L10+L11), 1/2 (L00+L10)。
因而,传送到移位寄存器30的四单元的低分辨率显示数据L13、L12、L11和L10不仅在移位寄存器30中的水平方向上扩展1.5倍,而且在行数据锁存器32中的垂直方向上也扩展1.5倍,产生六单元的高分辨率第二显示行的显示数据 1/2 (L03+L13), 1/4 (L02+L03+L12+L13), 1/2 (L01+L11), 1/4 (L00+L01+L10+L11), 1/2 (L00+L10)。
现在,如果假定六单元的高分辨率显示数据是H15、H14、H13、H12、H11和H10,则如上所述,可完成H15= 1/2 (L03+L13),H14= 1/4 (L02+L03+L12+L13),H13= 1/2 (L02+L12),H12= 1/2 (L01+L11),H11= 1/4 (L00+L01+L10+L11)和H10= 1/2 (L00+L10)。这些高分辨率显示数据输出到高分辨率显示装置的六个信号的电极Y5、Y4、Y3、Y2、Y1和Y0。同时,扫描信号加到与许多扫描电极X0、X1、X2、X3…的第二显示行相应的第二扫描电极X1,显示按照高分辨率显示数据H15、H14、H13、H12、H11和H10出现在第二显示行。
图22表示按照所说的实施例的扩展前低分辨率显示屏上的显示数据和扩展后高分辨率显示屏上的显示数据之间的关系。当显示数据扩展时,低分辨率显示数据不是简单地倍增,而是利用低分辨率的相邻显示数据的中间值扩展,从而使扩展前显示屏的亮度分布状态与扩展后的显示屏的亮度分布状态相似,并且显示数据的扩展与原来的显示屏相比,没有引起视觉差异。
数据扩展所需要的移位时钟脉冲CK的数量仅是第一移位时钟脉冲到第四移位时钟脉冲CK0~CK3中的四个(实际上是4n,n是在实际电路中图示的电路部分的电路结构被重复的次数)。也就是说,当显示数据在水平方向和垂直方向被扩展1.5倍时,工作所需要的移位时钟脉冲CK的数量与显示数据未被扩展时在移位寄存中30中移位时的情况相同。
按照这样的第一实施例,将低分辨率显示数据扩展为高分辨率显示数据,并且仅利用在不扩展低分辨率显示数据时使其在移位寄存器中移位所需要的移位时钟脉冲数使之在移位寄存器中移位是可能的。因此,这不会引起在数据扩展期间处理或显示速度降低。而且还有不要求多频率时钟脉冲的优点。
在第一实施例中显示数据在水平和垂直方向扩展1.5倍,下面将讨论比率不是1.5倍的数据扩展。与所说的实施例相同或类似部分的描述将被省略或简化,而且相同部分使用与所说的实施例中相同的数字或标记。
图23示出第二实施例的重要部分。图中第一信号电极130的移位寄存器有第一触发器A0、A1、A2、A3、A4……和第二触发器J0、J1、J2……。第一触发器A0、A1、A2、A3……相互串联连接。第一触发器A0、A1、A2、A3……中的触发器A1、A2和A3的输出端分别连接到用以产生中间值的中间值产生电路E0、F0和G0,所说的中间值处在触发器的输入侧上的显示数据和输出侧上的显示数据之间。虽然图中仅绘出四个第一触发器A0、A1、A2、A3,但在信号电极130的移位寄存器中,图中所示这样的电路结构被重复。
每个中间值产生电路E0、F0和G0输出两个互不相同的输入值的中间值。如果假定两个输入值是M和N,中间值产生电路E0输出(S-1)M+(2-S)N。中间值产生电路F0输出2(S-1)M+(3-2S)N。中间值产生电路G0输出3(S-1)M+(4-3S)N。上述情况是假定S=1.25。
第二触发器J0、J1和J2连接到中间值产生电路E0、F0和G0的每个输出端。剩余的第一触发器A0和第二触发器J0、J1和J2的每个输出端经过行数据锁存器132分别连接到信号电极Y0、Y1、Y2、Y3、Y4……。
行数据锁存器132有许多触发器B0、B1、B2、B3、B4……。移位寄存器130的每个触发器A0、J0、J1和J2通过行数据锁存器132的触发器B0、B1、B2、B3、B4连接到信号电极Y0、Y1、Y2、Y3和Y4。此外,在移位寄存器130的每个触发器A0、J0、J1、J2和行数据锁存器132的每个触发器B0、B1、B2、B3、B4之间分别设置有不同的中间值产生电路M0、M1、M2、M3和M4。
不同的中间值产生电路M0、M1、M2、M3和M4是这样一种电路,即假定二个输入值是M和N时,它能根据行计数脉冲LC输出两个输入简单地平均所得到的值或(S-1)M+(2-S)N。这里假定S=1.25。中间值产生电路M0、M1、M2、M3和M4的两个输入端中的一个输入端是移位寄存器130中每个相应的触发器A0、J0、J1和J2的输出端,两个输入端中的另一个是行数据锁存器132中相应的每个触发器B0、B1、B2、B3、B4的输出端。而每个触发器B0、B1、B2、B3、B4的输出端则经过选择器S0、S1、S2、S3、S4加到每个不同的中间值产生电路M0、M1、M2、M3、M4的输入端。
如上所述,每个选择器S0、S1、S2、S3和S4的一个输入端是每个触发器B0、B1、B2、B3和B4的输出端,而另一个输入端通过触发器K0、K1、K2、K3和K4连接到移位寄存器130的触发器A0、J0、J1和J2。锁存脉冲LP输入进触发器K0、K1、K2、K3和K4。触发器K0、K1、K2、K3和K4是用以保持触发器A0、J0、J1和J2的上述输出的数据缓冲器。选择器S0、S1、S2、S3和S4响应行计数脉冲LC,仅有选择地输出两个输入值中的一个。
图24~图32示出在第二实施例中显示数据在水平方向扩展1.25倍的情况。在这些图中,行数据锁存器132中的触发器K0、K1、K2、K3和K4,选择器S0、S1、S2、S3和S4,不同的中间值产生电路M0、M1、M2、M3和M4均被省略。
在图24中,当显示数据L00馈送到触发器A3时,它也同时馈给位于触发器A3输出侧的中间值产生电路G0的两个输入端中的一个。在图25中,当第一象素时钟脉冲CK0馈送至触发器A3时,触发器A3的输出成为显示数据L00。在图26中,当显示数据L01馈送到触发器A3时,触发器A3的输出仍然保持L00,而中间值产生电路G0的输出变成3(S-1)L00+(4-3S)L01。这里假定S=1.25。在图27中,当第二象素时钟脉冲CK1馈送到触发器A3、A2和J2时,触发器A3的输出变成L01,触发器J2的输出变成3(S-1)L00+(4-3S)L01,触发器A2的输出变成L00。
在图28中,当显示数据L02馈送到触发器A3时,它也馈送到位于触发器A3输出侧的中间值产生电路G0的两个输入端中的一个。中间值产生电路G0的输出变成3(S-1)L01+(4-3S)L02。中间值产生电路F0的两个输入值中的一个是L00,另一变成L01,而且它的输出变成2(S-1)L00+(3-2S)L01。在图29中,当第三象素时钟脉冲馈送到触发器A3、A2、A1、J2和J1时,触发器A3的输出变成L02,触发器J2的输出变成3(S-1)L01+(4-3S)L02,触发器J1的输出变成2(S-1)L00+(3-2S)L01,触发器A1的输出变成L00。
在图30中,当显示数据L03馈送到触发器A3时,它也同时馈给位于触发器A3输出侧的中间值产生电路G0的两个输入端中的一个。中间值产生电路G0的输出变成3(S-1)L02+(4-3S)L03。而中间值产生电路F0的输出变成2(S-1)L01+(3-2S)L02,中间值产生电路E0的输出变成(S-1)L00+(2-S)L01。在图31中,当第四象素时钟脉冲CK3馈送到触发器A3、A2、A1,A0,J2,J1和J0时,触发器A3的输出变成L03,触发器J2的输出变成3(S-1)L02+(4-3S)L03。而触发器J1的输出变成2(S-1)L01+(3-2S)L02,触发器J0的输出变成(S-1)L00+(2-S)L01,触发器A0的输出变成L00。在图32中,当锁存脉冲LP同时馈送给行数据锁存器132的触发器B4、B3、B2、B1和B0时,触发器B4、B3、B2、B1和B0分别输出L03,3(S-1)L02+(4-3S)L03,2(S-1)L01+(3-2S)L02,(S-1)L00+(2-S)L01和L00。
这样一来,传送到移位寄存器130的四单元的低分辨率显示数据L03,L02,L01和L00在移位寄存器130中扩展1.25倍,并转换为五单元的高分辨显示数据L03,3(S-1)L02+(4-3S)L03,2(S-1)L01+(3-2S)L02,(S-1)L00+(2-S)L01,L00。现在,如果假定五单元的高分辨率显示数据是H04,H03,H02,H01和H00,则可确定H04=L03,H03=3(S-1)L02+(4-3S)L03,H02=2(S-1)L01+(3-2S)L02,H01=(S-1)L00+(2-S)L01,和H00=L00。这些高分辨率显示数据输出到高分辨率显示装置的五个信号电极Y4、Y3、Y2、Y1和Y0。同时,扫描信号加到与许多扫描电极X0、X1、X2、X3……的第一显示行相应的第一扫描电极X0上,而显示根据高分辨率显示数据H04、H03、H02、J01和H00出现在第一显示行中。
数据扩展所需要的移位时钟脉冲CK的数量仅是第一移位脉冲到第四移位脉冲CK0~CK3这4个(实际上是4n,n是在实际电路中图示部分的电路组成的重复次数)。也就是说,当显示数据扩展1.25倍时,工作所需要的移位时钟脉冲CK的数量与显示数据未被扩展时在移位寄存器130中被移位的情况相同。如以上对已有技术的说明所述,如果显示数据用某些方法扩展1.25倍,然后传送到移位寄存器,结果使5(实际上是5n)组显示数据被移位。因此,在这样的已有技术中,工作所需要的移位时钟脉冲的数量是5(实际上是5n),而使显示内容跟踪扩展前的显示数据的变化是困难的。与此相反,按照所说的实施例,由于扩展前的显示数据只使用在移位寄存器中未执行扩展工作使其移位所需要数量的移位时钟脉冲就可被扩展1.25倍,因而可容易地使显示内容跟踪扩展前显示数据的变化。
图33~图41示出当低分辨率显示数据在垂直方向扩展1.25倍并显示时,产生高分辨率第二显示行的显示数据H10、H11、H12、H13、H14……的情况。现在假定低分辨率第一显示行的显示数据是L00,L01,L02,L03……,低分辨率第二显示行的显示数据是L10,L11,L12,L13……和高分辨率第二显示行的显示数据是H10,H12,H13,H14,H15……,则可确立下述关系H10=(S-1)H00+(2-S)H10*H11=(S-1)H01+(2-S)H11*H12=(S-1)H02+(2-S)H12*H13=(S-1)H03+(2-S)H13*H14=(S-1)J04+(2-S)H14*而如上所述可确立下述关系式H00=L00H01=(S-1)L00+(2-S)L01H02=2(S-1)L01+(3-2S)L02H03=3(S-1)L02+(4-3S)L03H04=L03进而可确立下述关系式H10*=L10H11*=(S-1)L10+(2-S)L11H12*=2(S-1)L11+(3-2S)L12H13*=3(S-1)L12+(4-3S)L13
H14*=L13在图33中,每个选择器S4、S3、S2、S1和S0选择两个输入值中的一个,此输入值是每个触发器B4,B3,B2,B1和B0响应行计数脉冲LC的输出。每个触发器B4、B3、B2、B1和B0保持第一信号电极X0的显示数据H04、H03、H02、H01和H00,即第一显示行。在这种情况下,当显示数据L10馈送到触发器A3时,它也被馈送到位于触发器A3输出侧的中间值产生电路G0的两个输入端中的一个上。
在图34中,当第一象素时钟脉冲馈送到触发器A3时,其输出变成L10。在图35中,当显示数据L11馈送到触发器A3时,其输出仍然是显示数据L10,但中间值产生电路G0的输出变成3(S-1)L10+(4-3S)L11。在图36中,当第二象素时钟脉冲CK1馈送到触发器A3、A2和J2时,触发器A3的输出变成L11,触发器J2的输出变成3(S-1)L10+(4-3S)L11,触发器A2的输出变成L10,而且中间值产生电路F0的输出变成2(S-1)L10+(3-2S)L11。
在图37中,当显示数据L12馈送到触发器A3时,它也馈送给位于触发器A3输出侧的中间值产生电路G0的两个输入端中的一个。中间值产生电路G0的输出变成3(S-1)L11+(4-3S)L12,中间值产生电路F0的输出变成2(S-1)L10+(3-2S)L11。在图38中,当第三象素时钟脉冲CK2馈送到触发器A3,A2,A1,J2和J1时,触发器A3的输出变成L12,触发器J2的输出变成3(S-1)L11+(4-3S)L12,触发器A2的输出变成L11,触发器J1的输出变成2(S-1)L10+(3-2S)L11,触发器A1的输出变成L10。
在图39中,当显示数据L13馈送到触发器A3时,它也被馈送给位于触发器A3输出侧的中间值产生电路G0的两个输入中的一个。中间值产生电路G0的输出变成3(S-1)L12+(4-3S)L13。
在图40中,当第四象素时钟脉冲馈送给触发器A3、A2、A1、A0、J2、J1和J0时,触发器A3的输出变成L13,触发器J2的输出变成3(S-1)L12+(4-3S)L13,触发器A2的输出变成L12,触发器J1的输出变成2(S-1)L11=(3-2S)L12,触发器A1的输出变成L11,触发器J0的输出变成(S-1)L10+(2-S)L11,触发器A0的输出变成L10。
现在,如果假定L13=L14*,3(S-1)L12+(4-3S)L13=H13*,2(S-1)L11+(3-2S)L12=H12*,(S-1)L10+(2-S)L11=H11*,和L10=H10*,而H14*,H13*、H12*、H11*和H10*被分别馈送到每个不同的中间值产生电路M4、M3、M2、M1和M0的两个输入端中的一个输入端上,将H04、H03、H02、H01和H00分别馈送到每个不同的中间值产生电路M4、M3、M2、M1和M0的两个输入端中的另一个输入端上。不同的中间值产生电路M4、M3、M2、M1和M0响应行计数脉冲LC对所说的两个输入值完成予定的操作,并分别输出(S-1)H04+(2-S)H14*,(S-1)H03+(2-S)H13*,(S-1)H02+(2-S)H12*,(S-1)H01+(2-S)H11*,(S-1)H00+(2-S)H10*,在图41中,当锁存脉冲LP同时馈送给行数据锁存132的每个触发器B4、B3、B2、B1和B0时,触发器B4、B3、B2、B1和B0分别输出(S-1)H04+(2-S)H14*,(S-1)H03+(2-S)H13*,(S-1)H02+(2-S)H12*,(S-1)H01+(2-S)H11*,(S-1)H00+(2-S)H10*。
现在如果假定5个高分辨率显示数据是H14、H13、H12、H11和H10,则如上所述可确定H14=(S-1)H04+(2-S)H14*,H13=(S-1)H03+(2-S)H13*,H12=(S-1)H02+(2-S)H12*,H11=(S-1)H01+(2-S)H11*和H10=(S-1)H00+(2-S)H10*。这些高分辨率显示数据输出到高分辨率显示装置的5个信号电极Y4、Y3、Y2、Y1和Y0。同时,扫描信号加到许多扫描电极X0、X1、X2、X3……中与第二显示行相对应的第二扫描电极X1,而且显示根据高分辨显示数据H14、H13、H12、H11和H10出现在第二显示行。
图42和图43示出当低分辨显示数据在垂直方向扩展1.25倍并显示时产生高分辨率第三显示行的显示数据H20、H21、H22、H23、H24……的情况。现在假定低分辨率第三显示行的显示数据是L20、L21、L22、L23……,和高分辨率第三显示行的显示数据是H20、H21、H22、H23、H24……,则可确定下述的关系式H20= 1/2 (H10*+H20*)H21= 1/2 (H11*+H21*)H22= 1/2 (H12*+H22*)H23= 1/2 (H13*+H23*)H24= 1/2 (H14*+H24*)
还可确定下述的关系式H20*=L20H21*=(S-1)L20+(2-S)L21H22*=2(S-1)L21+(3-2S)L22H23*=3(S-1)L22+(4-3S)L23H24*=L23在图42和图43中,每个选择器S4、S3、S2、S1和S0响应行计数脉冲LC,选择二个输入端中的一个,此输入与触发器K4、K3、K2、K1和K0的输出线连接。触发器K4、K3、K2、K1和K0分别保存H14*,H13*,H12*,H11*和H10*,它们是在产生高分辨率第二显示行的显示数据H14、H13、H12、H11和H10时而产生的。不同的中间值产生电路M4、M3、M2、M1和M0响应行计数脉冲LC输出将两个输入值简单地平均所得到的值。
图42示出显示数据L20,L21,L22和L23顺序地馈送到触发器A3后,第四象素脉冲CK3馈送到触发器A3、A2、A1、A0、J2、J1和J0的情况。触发器A3的输出变成L23,触发器J2的输出变成3(S-1)L22+(4-3S)L23,触发器A2的输出变成L22,触发器J1的输出变成2(S-1)L21+(3-2S)L22,触发器A1的输出变成L21,触发器J0的输出变成(S-1)L20+(2-S)L21,以及触发器A0的输出变成L20。
现在假定L23=H24*,3(S-1)L22+(4-3S)L23=H23*,2(S-1)L21+(3-2S)L22=H22*,(S-1)L20+(2-S)L21=H21*,和L20=H20*,则不同的中间值产生电路M4、M3、M2、M1和M0分别输出 1/2 (H14*+H24*), 1/2 (H13*+H23*), 1/2 (H12*+H22*), 1/2 (H11*+H21*), 1/2 (H10*+H20*)。
图44和图45示出当低分辨率显示数据也在垂直方向扩展1.25倍并显示时,产生高分辨率第四显示行的显示数据H20、H21、H22、H23、H24……的情况。现在如果假定低分辨率第四显示行的显示数据是L30、L31、L32、L33……,高分辨率第四显示行的显示数据是H30、H31、H32、H33、H34……则可建立下述的关系式H30= 1/2 (H22*+H30*)H31= 1/2 (H21*+H31*)H32= 1/2 (H22*+H32*)H33= 1/2 (H23*+H33*)H34= 1/2 (H24*+H34*)还可建立下述的关系式H30*=L30H31*=(S-1)L30+(2-S)L31H32*=2(S-1)L31+(3-2S)L32H33*=3(S-1)L32+(4-3S)L33H34*=L33
图44和45中,每个选择器S4、S3、S2、S1和S0响应行计数脉冲LC选择两个输入中的一个,此输入是每个触发器K4、K3、K2、K1和K0的输出。触发器K4、K3、K2、K1和K0分别保持有H24*、H23*、H2*、H21*和H20*,它们是当产生高分辨率第三显示行的显示数据H24、H23、H22、H21和H20时产生的。每个不同的中间值产生电路M4、M3、M2、M1和M0响应行计数脉冲LC输出将两个输入值简单地平均所得到的值。
图44表示在显示数据L30、L31、L32和L33顺序地馈送到触发器A3之后,第四象素时钟脉冲CK3馈送给触发器A3、A2、A1、A0、J2、J1和J0时的情况。触发器A3的输出变成L33,触发器J2的输出变成3(S-1)L32+(4-3S)L33,触发器A2的输出变成L32,触发器J1的输出变成2(S-1)L31+(3-2S)L32,触发器A1的输出变成L31,触发器J0的输出变成(S-1)L30+(2-S)L31,触发器A0的输出变成L30。
现在假定L33=H34*,3(S-1)L32+(4-3S)L33=H33*,2(S-1)L31+(3-2S)L32=H32*,(S-1)L30+(2-S)L31=H31*和L30=H30*,则不同的中间值产生电路M4、M3、M2、M1和M0分别输出 1/2 (H24*+H34*), 1/2 (H23*+H33*), 1/2 (H22*+H32*), 1/2 (H21*+H31*),和 1/2 (H20*+J30*)。
在图45中,当锁存脉冲LP同时馈送到行数据锁存器132的每个触发器B4、B3、B2、B1和B0时,触发器B4、B3、B2、B1和B0时,触发器B4、B3、B2、B1和B0分别输出 1/2 (H24*+H34*), 1/2 (H23*+H33*), 1/2 (H22*+H32*), 1/2 (H21*+H31*), 1/2 (H20*+H30*)。
高分辨率第五显示行的显示数据通过将低分辨率第四显示行的显示数据L33、L32、L31和L30在水平方向上扩展1.25倍而产生。由于扩展方法与通过将低分辨率第一显示行的显示数据L03,L02,L01和L00在水平方向扩展1.25倍而产生高分辨率第一显示行的显示数据H04、H03、H02、H01和H00的方法相同,因而说明从略。
图46表示在第二实施例中扩展前的低分辨率显示数据和扩展后的高分辨率显示数据之间的关系。按照第二实施例,高分辨显示数据是通过在水平方向和垂直方向将显示数据扩展1.25倍而得到。而且在第二实施例中低分辨率显示数据不是简单地复制,而是利用相邻的低分辨率显示数据的中间值使显示数据扩展,从而使扩展前显示屏的亮度分布状态与扩展后显示屏的亮度分布状态相似,与原来的显示屏相比,显示数据的扩展不引起视觉差异。
数据扩展所需要的移位时钟脉冲CK的数量仅是第一移位时钟脉冲到第四移位时钟脉冲CK0~CK34个(实际上4n个,n是在实际电路中图示部分电路结构的重复次数)。也就是说,当显示数据在水平垂直方向扩展1.25倍时,工作所需要的移位时钟脉冲CK的数量与在移位寄存器130中未扩展时使显示数据移位的情况时相同。
虽然在第一实施例中显示数据在水平和垂直方向扩展1.5倍,在第二实施例中显示数据在水平和垂直方向扩展1.25倍,但显示数据也可以只在水平方向或者只在垂直方向上被扩展。而且人们可以理解到本发明也可以被用来以不同于在所说的实施例中所用的比率去扩展显示数据。也就是说可以通过改变各中间值产生电路向移位寄存器中许多成排连接的触发器馈送的间隔或速率,也可以通过根据与中间值产生电路连接的触发器的输入侧显示数据和输出侧显示数据来改变由中间值产生电路产生并输出的中间值,用各种不同比率扩展显示数据。如果低分辨率显示数据的中间值也如所述的实施例中讨论过的那样被显示,则低分辨率显示数据保持原封不动与高分辨显示装置的许多象素重叠,显示数据也能够以高于两倍的比率扩展。
如上所述,本发明能够提供这样一种数据扩展方法,它不引起处理速度降低,不要求不同频率的时钟脉冲。
权利要求
1.一种驱动点阵显示板的方法,此点阵显示板有许多信号电极和与信号电极交叉的许多扫描电极,信号电极和扫描电极的交叉点在其上形成显示点,此方法的特征在于,当一个显示行的显示数据按顺序移位进入移位寄存器时,至少部分相邻显示数据产生中间值并加到所说的信号电极上。
2.按照权利要求1所述的驱动点阵显示板的方法,其特征在于当驱动至少部分显示行时,在予先输出到信号电极的显示数据和刚刚编排入移位寄存器的显示数据之间产生中间值,此产生的中间值加到所说的信号电极。
3.一种驱动点阵显示板的方法,此点阵显示板有许多信号电极和与信号电极交叉的许多扫描电极,信号电极和扫描电极的交叉点在其上形成显示点,此方法的特征在于一个显示行的显示数据按顺序转移进移位寄存器,然后加到信号电极,当驱动至少部分显示行时,在予先输出到信号电极的显示数据和刚刚编排入移位寄存器的显示数据之间产生中间值,此产生的中间值加到所说的信号电极。
4.一种驱动点阵显示板的电路,此点阵显示板有许多信号电极和许多与信号电极交叉的扫描电极,信号电极和扫描电极的交叉点构成其上的显示点,此电路的特征在于它有移位寄存器,显示数据根据象素时钟脉冲按顺序传送直到一个显示行的显示数据编进所说的移位寄存器,此移位寄存器有许多串联连接的第一触发器,第二触发器通过用以产生中间值的中间值产生电路至少连接到第一触发器的部分输出端,所说的中间值处在第一触发器的输入侧上的显示数据和输出侧上的显示数据之间,象素时钟脉冲同时加到第一和第二触发器,而信号电极通过行数据锁存器连接到第一和第二触发器的每个输出端。
5.按照权利要求4所说的驱动点阵显示板的电路,其特征在于在所说的移位寄存器和信号电极之间设置有用以产生中间值并将中间值加到信号电极的中间值产生电路,所说的中间值处在予先输出到信号电极的显示数据和刚刚编进移位寄存器的显示数据之间。
6.一种驱动点阵显示板的电路,此点阵显示板有许多信号电极和许多与信号电极交叉的扫描电极,信号电极和扫描电极的交叉点构成其上的显示点,此电路的特征在于它有移位寄存器,显示数据根据象素时钟脉冲按顺序传送直到一个显示行的显示数据编排进此移位寄存器;它还有用以产生中间值并将中间值加到信号电极的中间值产生电路,此中间值处在予先输出到信号电极的显示数据和刚刚编排进移位寄存器的显示数据之间。
7.一种点阵显示装置,其特征在于点阵显示板,它有许多信号电极和许多与信号电极交叉的扫描电极,在其上由信号电极和扫描电极的交叉点形成显示点;移位寄存器,显示数据按照象素时钟脉冲顺序地传送直到一个显示行的显示数据编排进此移位寄存器;行数据锁存器,用以将由移位寄存器传送来的一个显示行的显示数据按照行脉冲加到信号电极;和扫描电极驱动装置,用以按照行脉冲选择扫描电极;所说的寄存器有许多串联连接的第一触发器,第二触发器通过用以产生中间值的中间值产生电路至少连接到部分第一触发器的输出侧,所说的中间值处在第一触发器的输入侧的显示数据和输出侧的显示数据之间,象素时钟脉冲同时加到第一和第二触发器,信号电极通过行数据锁存器连接到第一和第二触发器的每个输出端。
8.按照权利要求7所说的点阵显示装置,其特征在于用以产生中间值并将中间值加到信号电极的中间值产生电路设置在所说的移位寄存器和信号电极之间。
9.一种点阵显示装置,其特征在于点阵显示板,它有许多信号电极和许多与信号电极交叉的扫描电极,在其上由信号电极和扫描电极的交叉点构成显示点;移位寄存器,显示数据按照象素时钟脉冲顺序地传送直到一个显示行的显示数据编排进此移位寄存器;行数据锁存器,用以将移位寄存器传送来的一个显示行的显示数据按照行脉冲加到信号电极;和扫描电极驱动装置,用以按照行脉冲选择扫描电极;设置有中间值产生电路,用以产生中间值和将此中间值加到信号电极,所说的中间值处在预先输出到信号电极的显示数据和刚刚编排进移位寄存器的显示数据之间。
10.一种信息处理系统,其特征在于中央处理装置,用以完成运算工作;系统存储器,用以存储中央处理装置所执行的程序和程序执行时所使用的数据;点阵显示装置,它有点阵显示板和用以驱动此点阵显示板的电路;显示控制器,用以将控制信号和显示数据传送到所说的驱动电路;和视频缓冲存储器,它保存显示装置的显示数据,所说的显示装置的分辨率比所说的点阵显示板的低,此视频缓冲存储器可用于中央处理装置和显示控制器;所说的驱动电路有移位寄存器,显示数据按照象素时钟脉冲顺序地传送,直到一个显示行的显示数据编排进此移位寄存器,而且此移位寄存器包括许多用以顺序地使由显示控制器传送来的所说的显示数据移位的第一触发器;用以至少使部分的所说的相邻显示数据产生中间值的中间值产生电路;和用以将所说的中间值加到信号电极的第二触发器。
11.一种信息处理系统,其特征在于中央处理装置,用以完成运算工作;系统存储器,用以存储中央处理装置所执行的程序和程序执行时所使用的数据;点阵显示装置,它有点阵显示板和驱动此点阵显示板的电路;显示控制器,用以将控制信号和显示数据传送到所说的驱动电路;和视频缓冲存储器,它保存显示装置的显示数据,所说的显示装置的分辨率比所说的点阵显示板的低,此视频缓冲存储器可用于中央处理装置和显示控制器;所说的驱动电路包括一种装置,当一个显示行的显示数据按顺序移位进入移位寄存器时,该装置用来至少使所说的一部分相邻数据产生中间值并将此中间值加到所说的信号电极。
12.一种信息处理系统,其特征在于中央处理器,用以完成运算工作;系统存储器,用以存储中央处理装置所执行的程序和执行程序时所使用的数据;点阵显示装置,它有点阵显示板和驱动所说的点阵显示板的电路;显示控制器,用以将控制信号和显示数据传送到所说的驱动电路;和视频缓冲存储器,它保持显示装置的显示数据,所说的显示装置的分辨率比所说的点阵显示板的低,此视频缓冲存储器可用于中央处理装置和显示控制器;所说的驱动电路包括一用来产生中间值和将此中间值加到所说的信号电极的装置,所说的中间值处在予先输出到信号电极的显示数据和刚刚编排进移位寄存器的显示数据之间。
全文摘要
本发明披露了一种驱动点阵显示板的方法和电路,它通过在点阵显示装置的驱动电路中设置用以按照扩展比率产生许多相邻数据的中间值的中间值产生电路,并将中间值产生电路的输出加到点阵显示板,使显示数据在所说的驱动器中扩展。本发明能将低分辨率点阵显示装置的显示数据扩展为高分辨点阵显示装置的显示数据而不引起处理速度降低,而且不需要不同频率的时钟脉冲。
文档编号H04N5/66GK1080077SQ9310567
公开日1993年12月29日 申请日期1993年5月7日 优先权日1992年6月8日
发明者天神笃彦, 有贺信雄 申请人:国际商业机器公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1