一种同步显示控制电路的制作方法

文档序号:7566769阅读:254来源:国知局
专利名称:一种同步显示控制电路的制作方法
技术领域
本发明为一种同步显示控制电路,尤其是电视接收机用显示控制电路。
现有电视机是利用阴极射线管作为显像装置,其显示控制电路必须与阴极射线管相互匹配。目前电视机的发展方向是大屏幕和超薄型,阴极射线管的长宽比是限制电视机进一步发展的重要因素,与此同时,诸如液晶显示屏等阵列式显像装置已经趋于成熟,但由于现有电视信号发射制式已经定型,使得阵列式显像装置尚不能应用于一般的电视接收机。
本发明的目的在于提供一种同步显示控制电路,可以使阵列式显示器再现电视图像。
本发明所采用的技术方案是所述的同步显示控制电路主要由奇偶场分离电路、显示控制电路、基准时钟脉冲发生器、显示时钟电路和奇场脉冲展宽电路、偶场脉冲展宽电路、同步脉冲展宽电路组成,其中,基准时钟脉冲发生器的控制端Vk通过一D触发器的Q端与电视机中原有的幅度分离电路连接。所述奇偶场分离电路的输入端与幅度分离电路和基准时钟脉冲发生器2的输出端连接,奇偶场分离电路1具有奇场信号输出端a和偶场信号输出端b,其中奇场信号输出端a通过一P型MOS开关管K3与奇场脉冲展宽电路8连接,同时奇场信号输出端a还连接在D触发器IC2的时钟驱动端和输入端D,所述偶场信号输出端b通过MOS开关管K2、K4与偶场脉冲展宽电路9连接,其中MOS开关管K2的控制端连接在所述的D触发器IC2的输出端Q上,MOS开关管K4连接在MOS开关管K2与偶场脉冲展宽电路9之间。上述奇场脉冲展宽电路8和偶场脉冲展宽电路9的输出端同时连接在显示控制电路6上,并且,奇场脉冲展宽电路8的输出端与MOS开关管K4的导通控制端连接,偶场脉冲展宽电路9的输出端与MOS开关管K3的导通控制端连接。所述的同步脉冲展宽电路10连接在电视机上原有的幅度分离电路3与显示控制电路6之间,所述的显示时钟电路7连接在同步脉冲展宽电路10的输出端与显示控制电路6之同,所述的显示控制电路与电视机上原有的视放输出电路同时连接在显示器上。
上述奇偶场分离电路主要由脉冲展宽电路11、大寄存器和小寄存器及二个与门器件IC6、IC7组成,该二个与门IC6、IC7的输出端分别作为奇场输出端a和偶场输出端b,所述的大寄存器由16个D触发器B1~B16依次连接而成,每个D触发器Bn的Q端与下一D触发器Bn~1的D端相连,且D触发器B16的D端通过所述的脉冲展宽电路11与电视机中原有的幅度分离电路3连接,大寄存器中触发器B1、B2、B13、B14的Q端作为大寄存器的输出端与与门IC6、7的输入端连接。所述的小寄存器由两个D触发器IC3、IC4和与门器件IC5组成,其中D触发器IC3的D端与电视机中原有的幅度分离电路3连接,且触发器IC3的Q端与D触发器IC4的D端连接,两D触发器IC3、4的Q端同时连接在与门IC5的输入端连接,该与门IC5的输出端同时连接在与门器IC6和IC7的输入端。
所述显示控制电路由行控电路和点控电路组成,其中行控电路主要由576个D触发器构成,每个D触发器Ln的输出端Q与下一D触发器Ln+1的数据端D相连,第576个D触发器L576的输出端Q与第一个D触发器L1的数据端D相连,第一个D触发器L1的置位端S与奇场展宽电路8的输出端连接,且该置位端S与第289个D触发器L289的复位端R连接,还通过二极管与第2~288个D触发器L2~288和第290~576个D触发器L290~576的复位端R连接,第289个D触发器的置位端与偶场展宽电路9连接,且该置位端S与第1个D触发器L1的复位端R连接,还通过二极管与第2~288个D触发器L2~288和第290~576个D触发器L290~576的复位端R连接。各D触发器的时钟端与点控电路中第768个D触发器C768的输出端Q连接。上述576个D触发器中的前288个D触发器L1~288的输出端Q分别通过MOS开关管依次与显示屏5中的奇数行发光元件对应连接,后288个D触发器L289~676的输出端Q分别通过MOS开关管依次与显示屏5中的偶数行发光元件对应连接。
所述点控电路主要由768个D触发器C1~768构成,每个D触发器Cn的输出端Q与下一D触发器Cn+1的数据端D相连,第768个D触发器C768的输出端Q与第一个D触发器C1的数据端连接,并且与行控电路中各D触发器L1~576的时钟端连接,第一个D触发器C1的置位端S与奇场展宽电路8的输出端连接,且该置位端S与第385个D触发器C385的复位端R连接,还通过二极管与第2~384个和第386~768个D触发器的复位端R连接,第385个D触发器的置位端S与偶场展宽电路9连接,且该置位端S与第一个D触发器C1的复位端R连接,还通过二极管与第2~384个和第386~768个D触发器的复位端R连接。各D触发器的时钟端与固有频率为14.71MHz的显示时钟电路7的输出端连接。各D触发器的输出端分别通过MOS开关管依次与显示屏5中的各列发光器件连接。所述点控电路中的第一个D触发器的置位端S还同时连接在显示时钟电路的控制端和同步脉冲展宽电路10的输出端。
为确保在转换频道时,上述电路的时钟脉冲与新切换进的电视信号保持同步,及奇偶场图像顺序进行,本发明还可以包括一换频控制电路,该换频控制电路与D触发器IC1和IC2的复位端R连接,用于在频道转换期间给进一高电平的复位信号。频道转换完成后,整个电路又重新开始正常工作。
与本发明配合使用的显示器应当采用阵列式显示器,它由电光元件以阵列方式排列构成,所采用的电光元件应当具有线性特性,即其亮度应与电流成正比,目前较为理想的阵列式显示器有液晶显示器等。
本发明的优点在于可以使阵列式显示器再现电视图象,有利于实现大屏幕的超薄型电视接收机。
下面结合附图和实施例对本发明作进一步描述

图1本发明的电路原理2本发明中奇偶场分离电路的电路3本发明中显示控制电路的电路4本发明中使用的展宽电路的电路5本发明中使用的时钟电路的电路6本实施例中各部分的波形图实施例本实施例所述的是一种用于单色图案显示的同步显示控制电路,主要由奇偶场分离电路1、显示控制电路6、基准时钟脉冲发生器2、显示时钟电路7和奇场脉冲展宽电路8、偶场脉冲展宽电路9、同步脉冲展宽电路10组成,其中基准时钟脉冲发生器2通过D触发器IC1的Q端与电视机中原有的幅度分离电路3连接,该D触发器IC1的时钟驱动端和输入端D同时连接在幅度分离电路3的输出端,该D触发器IC1的Q输出端与所述的基准时钟脉冲发生器2的控制端Vk连接,奇偶场分离电路1与电视机中原有的幅度分离电路3和基准时钟脉冲发生器2的输出端连接,奇偶场分离电路1具有奇场信号输出端a和偶场信号输出端b,其中奇场信号输出端a通过一P型MOS开关管K3与奇场脉冲展宽电路8连接,同时奇场信号输出端a还连接在D触发器IC2的时钟驱动端和输入端D,所述偶场信号输出端b通过N型MOS开关管K2和P型MOS开关管K4与偶场脉冲展宽电路9连接,其中MOS开关管K2的控制端连接在所述的D触发器IC2的输出端Q上,MOS开关管K4连接在MOS开关管K2与偶场脉冲展宽电路9之间。上述奇场脉冲展宽电路8和偶场脉冲展宽电路9的输出端同时连接在显示控制电路6上,同时,奇场脉冲展电路8的输出端与MOS开关管K4的导通控制连接,偶场脉冲展宽电路9的输出端与MOS开关管K3的导通控制端连接。所述的同步脉冲展宽电路10连接在幅度分离电路3的输出端上,该同步脉冲展宽电路10与显示控制电路6连接,所述的显示时钟电路7连接在同步脉冲展宽电路10的输出端与显示控制电路6之间。与其相互配合使用的显示装置为单色液晶显示屏,根据我国电视信号制式和电视图象分辩率,本例中所采用的显示屏5为单色液晶显示屏,共有576行×768列个发光点,附图3中,各发光点用发光二极管表示,每列发光点的阴极连在一起,并分别通过一N型MOS开关管接地,每行发光点的阳极连接在一起,并分别通过一N型MOS开关管与电视机中原有的视放输出电路连接。
上述奇偶场分离电路1主要由脉冲展宽电路11、大寄存器和小寄存器及二与门器件IC6、IC7组成,该二个与门IC7、IC6的输出端分别作为奇场输出端a和偶场输出端b,所述的大寄存器由16个D触发器B1~B16依次连接而成,每个D触发器Bn的Q端与下一D触发器Bn~1的D端相连,且D触发器B16的D端作为该大寄存器的输入端,该输入端通过所述的脉冲展宽电路11与电视机中原有的幅度分离电路3连接,大寄存器中触发器B2和D触发器B14的Q端分别通过非门器IC9、IC8同时连接在上述与门器件IC6和IC7的输入端,D触发器B13的Q端同时连接在与门器件IC6和IC7的输入端,D触发器B1的Q端与与门IC6的输入端连接,并且D触发器B1的Q端通过非门器件IC10与与门IC7的输入端连接。所述的小寄存器由两个D触发器IC3、IC4和与门器件IC5组成,其中D触发器IC3的D端与电视机中原有的幅度分离电路3连接,且触发器IC3的Q端与D触发器IC4的D端连接,两D触发器IC3、4的Q端同时连接在与门IC5的输入端连接,该与门IC5的输出端同时连接在与门器IC6和IC7的输入端。
上述展宽电路11可采用或非门单稳态触发器或其它现有脉冲展宽电路形式,本例中所用的各展宽电路均为或非门单稳态触发器,如图4所示。
本例中各时钟电路的结构如图5所示,其中基准时钟脉冲发生器2的时钟周期为16us,高电平宽度为8us,其信号输出端同时与大、小寄存器中各个D触发器的时钟驱动端连接。
上述奇偶场分离电路1的工作情况是,从幅度分离电路送来的同步脉冲、前均衡脉冲的高电平宽度仅4.7us和2.35us,如图6中a1、a2及a5所示,此时,时钟脉冲的前半周为低电平,该低电平宽度为8us,而时钟脉冲的后半周高电平到来时,同步脉冲的高电平已经错过,小寄存器输出低电平。直到场同步脉冲到来时,由于每1/6场同步脉冲的高电平宽度为27.3us,在此期间,必有两个时钟脉冲高电平的上升沿到达,使与门IC5输出高电平。在小寄存器作上述工作的同时,幅度分离电路3经脉冲展宽电路11向大寄存器输出16us的宽波信号,如图6所示,在时钟脉冲的驱动下,这些信号依次进入各D触发器,使各D触发器B1~B16的Q输出端具有相应的状态,随着幅分离电路输出信号的不停变化,每个D触发器的Q端也按同样规律变化,在场同步脉冲到来时,各D触发器的状态是触发器B3~B14与前均衡脉冲对应,触发器B1~B2与前均衡脉冲前32us的信号相对应。由于奇场的前均衡脉冲与其前方最后一个行同步脉冲之间的间隔为64us,而偶场的前均衡脉冲与其前方最后一个行同步脉冲之间的间隔为32us,如图6中a1,a2。所以,如图2所示,当偶场场同步脉冲到来时,小寄存器输出为高电平,同时大寄存器中触发器B1和触发器B13的输出均为高电平,触发器B2、B14时输出均为低电平,分别经非门IC8、IC9翻转成为高电平,于是与门IC6输出高电平,即奇偶场分离电路的偶场输出端b为高电平。当奇场场同步脉冲到来时,小寄存器输出为高电平,同时大寄存器中触发器B13的输出为高电平,触发器B1、B2、B14的输出均为低电平,分别经非门IC8、IC9、IC10翻转成为高电平,于是与门IC7输出高电平,即奇偶场分离电路的奇场输出端a为高电平。参见图1,如果开机后第一个场同步脉冲为偶场同步脉冲,虽然场分离电路的偶场输出端b呈高电平,由于该端上接有MOS管K2,且其控制端尚末获得高电平导通信号,所以K2处于断路状态,该偶场信号不能进入后续电路,直至开机后第一个奇场场同步脉冲到来。奇偶分离电路的奇场输出端呈高电平,经D触发器IC2启动MOS管K2后,偶场输出端才与其他电路接通。上述奇场输出端和偶场输出端分别与奇场展宽电路8和偶场展宽电路9连接,将其所输出的信号展宽为1.3827ms,使展宽后的脉冲后沿与消隐电平后沿对齐。
所述显示控制电路6由行控电路和点控电路组成,其中行控电路主要由576个D触发器构成,每个D触发器Ln的输出端Q与下一D触发器Ln+1的数据端D相连,第576个D触发器L576的输出端Q与第一个D触发器L1的数据端D相连,第一个D触发器L1的置位端S与奇场展宽电路8的输出端连接,且该置位端S与第289个D触发器L289的复位端R连接,还通过二极管与第2~288个D触发器L2~288和第290~576个D触发器L290~576的复位端R连接,第289个D触发器的置位端与偶场展宽电路9连接,且该置位端S与第1个D触发器L1的复位端R连接,还通过二极管与第2~288个D触发器L2~288和第290~576个D触发器L290~576的复位端R连接。各D触发器的时钟端与点控电路中第768个D触发器C768的输出端Q连接。上述576个D触发器中的前288个D触发器L1~288的输出端Q分别通过MOS开关管依次与显示屏5中的奇数行发光元件对应连接,后288个D触发器L289~576的输出端Q分别通过MOS开关管依次与显示屏5中的偶数行发光元件对应连接。所述点控电路主要由768个D触发器C1~768构成,每个D触发器Cn的输出端Q与下一D触发器Cn+1的数据端D相连,第768个D触发器C768的输出端Q与第一个D触发器C1的数据端连接,并且与与行控电路中各D触发器L1~576的时钟端连接,第一个D触发器C1的置位端S与奇场展宽电路8的输出端连接,且该置位端S与第385个D触发器C385的复位端R连接,还通过二极管与第2~384个和第386~768个D触发器的复位端R连接,第385个D触发器的置位端S与偶场展宽电路9连接,且该置位端S与第1个D触发器C1的复位端R连接,还通过二极管与第2~384个和第386~768个D触发器的复位端R连接。各D触发器的时钟端与固有频率为14.71MHz的显示时钟电路7的输出端连接。各D触发器的输出端分别通过MOS开关管依次与显示屏5中的各列发光器件连接。所述点控电路中的第一个D触发器的置位端S还同时连接在显示时钟电路的控制端。
本例所述电路的工作过程是开机后,由电视机中原有的幅度分离电路输出的第一个同步脉冲信号触发D触发器IC1,通过其Q端输出低电平信号启动基准时钟,使其输出的时钟脉冲与同步脉冲信号同步,参见图6中a1、a6。与此同时,幅度分离电路3输出的同步脉冲信号进入场分离电路1后分为两路,一路经脉冲展宽电路11展宽到16us后,进入由16个D触发器组成的大寄存器当中,大寄存器的输出状态将依同步脉冲信号而变化。另一路则进入小寄存器,且当场同步脉冲到来时,小寄存器输出高电平,根据此时大寄存器的输出状态必定会使场分离电路1的奇场输出端a或偶场输出端b之一导通,输出一个场同步信号。如果开机后首先到来的是偶场同步脉冲,由于N型MOS开关管K2尚末导通,该信号不能传递到后续电路中,待第一个奇场同步信号到来时,场分离电路的奇场输出端a输出脉冲信号至奇场展宽电路8中,同时触发D触发器IC2,使其输出端Q锁定高电平,MOS开关管K2保持导通状态。上述奇场信号进入奇场展宽电路中展宽至1.3827ms,送至显示控制电路,同时,使P型MOS开关管K4得电关断,以保证奇场信号输出过程中,偶场不输出信号。下一次偶场场同步信号到来时,由于开关管K2已经导通,偶场输出端b的输出信号即可以正常地进入偶场展宽电路9,上述偶场信号进入偶场展宽电路9中展宽至1.3827ms,送至显示控制电路,同时,使P型MOS开关管K3得电关断,以保证偶场信号输出过程中,奇场不输出信号。如上所述的执行结果是,在每40ms期间内,必定有一个奇场信号和一个偶场信号准时被传送到显示控制电路。开机后的第一个行同步脉冲经展宽电路10展宽至10.5us后将点控电路置为初始状态,高电平过后,显示时钟启动,点控电路在时钟驱动下开始工作,但通常此时行控电路尚末启动,显示屏不能工作,等到第一个奇场同步脉冲到来时,重新将点控电路置为初始状态,并将行控电路置为初始状态,然后在显示时钟7的驱动下,点控电路开始工作,其中768个D触发器依次上电,并输出高电平使相应的开关管导通,这时行控电路中第一个D触发器L1的输出为高电平,相应的开关管导通,于是第一行发光点按显示时钟的频率依次导通,当点控电路中第768个D触发器上电,并输出高电平时,该信号不仅用于驱动开关管导通相应的发光元件列,而且作为行控电路的时钟信号驱动行控电路利用相应的开关管切断第一行发光元件,同时导通第三行发光元件,于是开始扫描第三行。依次类推,第1~288个D触发器依次被触发,输出高电平,导通相应的开关管行,依次扫描所有奇数行,直至第288个D触发器被触发并扫描屏幕的第575行后,奇数行扫描完成。随后,偶场信号到来第289个D触发器被置为高电平,从第二行开始扫描所有偶数行,即可完成两帧图像的隔行显示。扫描过程中,每一时刻必有一个发光电导通,视放电路4的输出信号在该点以亮度表现出来,即可以形成电视图像的显示。
由于现有电视信号中存在消隐期,该消隐期会导致显示器周边出现黑线,虽然这并不影响图像质量,但它必竟是一个缺陷,为避免上述情况出现,可切断显示器5中第1、2、575、576行发光元件与相对应的D触发器L1、L288、L289、L576的输出端Q之间的联系,即不与相应的MOS开关管相连接,或者,可以省略与之相应的MOS开关管及显示发器上与之相应的光发元件。同理,可以切断显示器中第1、768列发光元件与相对应的D触发器C1、C768的输出端Q之间的联系,或者省略相应的MOS管及显示发器上与之相应的发光元件。
本实施例中所采用的换频控制电路如图1所示,其电路是将D触发器IC1、IC2的复位端R同时通过一P型MOS开关管K1与ED电源连接,该MOS开关管K1的控制端同时与电视机上原有的频道预选器12的三个输出端子BL、BH、BU连接,为防止电压逆入,该三个输出端各设有一个隔离二极管。转换频道时,在新频道按键尚未被按到底,原按键已被弹起时,该三个输出端BL、BH、BU均输出低电平,MOS开关管K1导通,通过ED电源向D触发器IC1、IC2发出复位信号,新的频道按键有效接通后,上述三个输出端中必有一个输出高电平,使开关管K1截止,整个电路又开始重新工作。
权利要求
1.一种同步显示控制电路,其特征在于它主要由奇偶场分离电路(1),显示控制电路(6),基准时钟脉冲发生器(2),显示时钟电路(7)和奇场脉冲展宽电路(8)、偶场脉冲展宽电路(9)、同步脉冲展宽电路(10)组成,其中基准时钟脉冲发生器(2)通过一D触发器(IC1)的Q端与电视机中原有的幅度分离电路(3)连接,奇偶场分离电路(1)与幅度分离电路(3)和基准时钟脉冲发生器(2)的输出端连接,该奇偶场分离电路(1)具有奇场信号输出端a和偶场信号输出端b,其中奇场信号输出端a通过MOS开关管(K3)与奇场脉冲展宽电路(8)连接,同时奇场信号输出端a还连接在D触发器(IC2)的时钟驱动端和输入端D,所述偶场信号输出端b通过MOS开关管(K2、K4)与偶场脉冲展宽电路(9)连接,其中MOS开关管(K2)的控制端连接在所述的D触发器(IC2)的输出端Q上,MOS开关管(K4)连接在MOS开关管(K2)与偶场脉冲展宽电路(9)之间,上述奇场脉冲展宽电路(8)和偶场脉冲展宽电路(9)的输出端同时连接在显示控制电路(6)上,并且,奇场脉冲展宽电路(8)的输出端与MOS开关管(K4)的导通控制端连接,偶场脉冲展宽电路(9)的输出端与MOS开关管(K3)的导通控制端连接,所述有同步脉冲展宽电路(10)连接在幅度分离电路(3)与显示控制电路(6)之间,所述的显示时钟电路(7)连接在同步脉冲展宽电路(10)的输出端与显示控制电路(6)之间,所述的显示控制电路(6)与电视机上原有的视放输出电路(4)同时连接在显示器(5)上;上述奇偶场分离电路(1)主要由脉冲展宽电路(11)、大寄存器、小寄存器和二个与门器件(IC6、IC7)组成,其中大寄存器由16个D触发器(B1~B16)依次连接而成,每个D触发器(Bn)的Q端与下一D触发器(Bn~1)的D端相连,D触发器(B16)的D端通过所述的脉冲展宽电路(11)与电视机中原有的幅度分离电路(3)连接,大寄存器中的第1、2、13、14个D触发器(B1、B2、B13、B14)的Q端与与门器件(IC6、IC6)的输入端连接,所述的小寄存器由两个D触发器(IC3、IC4)和与门器件(IC5)组成,其中D触发器(IC3)的D端与电视机中原有的幅度分离电路(3)连接,且其Q端与D触发器(IC4)的D端连接,两D触发器(IC3、4)的Q端同时连接在与门(IC5)的输入端,该与门(IC5)的输出端同时连接在与门器(IC6、IC7)的输入端;所述的显示控制电路(6)由行控电路和点控电路组成,其中行控电路主要由576个D触发器(L1~576)构成,每个D触发器(Ln)的输出端Q与下一D触发器(Ln+1)的数据端D相连,第576个D触发器(L576)的输出端Q与第一个D触发器(L1)的数据端D相连,第一个D触发器(L1)的置位端S与奇场展宽电路(8)的输出端连接,且该置位端S与第289个D触发器(L289)的复位端R连接,还通过二极管与第2~288个D触发器(L2~288)和第290~576个D触发器(L290~576)的复位端R连接,第289个D触发器的置位端与偶场展宽电路(9)连接,且该置位端S与第1个D触发器(L1)的复位端R连接,还通过二极管与第2~288个D触发器(L2~288)和第290~576个D触发器(L290~576)的复位端R连接,各D触发器的时钟端与点控电路中第768个D触发器(C768)的输出端Q连接,上述576个D触发器中的前288个D触发器(L1~288)的输出端Q分别通过N型MOS开关管依次与显示屏(5)中的奇数行发光元件对应连接,后288个D触发器(L289~576)的输出端Q分别通过N型MOS开关管依次与显示屏(5)中的偶数行发光元件对应连接;所述点控电路主要由768个D触发器(C1~768)构成,每个D触发器(Cn)的输出端Q与下一D触发器(Cn+1)的数据端D相连,第768个D触发器(C768)的输出端Q与第一个D触发器(C1)的数据端D相连,并与行控电路中的各D触发器(L1~576)的时钟端连接,第一个D触发器(C1)的置位端S与奇场展宽电路(8)的输出端连接,且该置位端S与第385个D触发器(C385)的复位端R连接,还通过二极管与第2~384个和第386~768个D触发器的复位端R连接,第385个D触发器的置位端S与偶场展宽电路(9)连接,且该置位端S与第1个D触发器(C1)的复位端R连接,还通过二极管与第2~384个和第386~768个D触发器的复位端R连接,各D触发器的时钟端与显示时钟电路(7)的输出端连接,上述各D触发器的输出端分别通过MOS开关管依次与显示屏(5)中的各列发光器件连接,所述点控电路中的第一个D触发器的置位端S还同时连接在显示时钟电路的控制端和同步脉冲展宽电路(10)的输出端。
2.如权利要求1所述的一种同步显示控制电路,其特在于它包括一换频控制电路,所述换频控制电路与D触发器(IC1、IC2)的复位端R连接,用于在频道转换期间给出一高电平的复位信号。
3.如权利要求2所述的一种同步显示控制电路,其特在于所述的换频控制电路是将所述D触发器(IC1、IC2)的复位端R同时通过一P型MOS开关管(K1)与ED电源连接,该MOS开关管(K1)的控制端同时与电视机上原有的频道预选器(12)的三个输出端子BL、BH、BU连接,为防止电压逆入,该三个输出端各设有一个隔离二极管。
全文摘要
本发明为一种同步显示控制电路,主要由奇偶场分离电路、显示控制电路、基准时钟脉冲发生器、显示时钟电路和奇场脉冲展宽电路、偶场脉冲展宽电路、同步脉冲展宽电路组成,其中奇偶场分离电路主要由脉冲展宽电路11、大寄存器和小寄存器及二个与门器件IC6、IC7组成,该二个与门的输出端分别作为奇场输出端a和偶场输出端b,显示控制电路由行控电路和点控电路组成。本发明的优点在于可以使阵列式显示器再现电视图像,有利于实现大屏幕的超薄型电视接收机。
文档编号H04N5/44GK1157529SQ9511910
公开日1997年8月20日 申请日期1995年11月16日 优先权日1995年8月18日
发明者李桂华 申请人:李桂华
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1