用于收发器的动态偏置电路的制作方法

文档序号:9379745阅读:432来源:国知局
用于收发器的动态偏置电路的制作方法
【技术领域】
[0001]本发明的实施例总体上涉及电子电路的技术领域,并且更具体地涉及用于收发器的动态偏置电路。
【背景技术】
[0002]本文中提供的背景描述是出于总体上呈现本公开内容的语境的目的。在该背景部分中所描述的程度上的目前指定的发明人的工作、以及说明书的在提交时未被描述为现有技术的各方面被既不明示也不暗示地作为本公开内容的现有技术而被纳入。除非本文中另外指示,否则该部分中所描述的方案对于本公开内容的权利要求而言并非现有技术,并且不通过将其包含在该部分中而将其纳入现有技术。
[0003]在有线通信设备中,收发器电路耦合到一个或多个输入/输出(I/O)焊盘,以通过耦合到相应的I/O焊盘的一个或多个传输线来发送和/或接收数据信号。收发器电路通常包括耦合到I/O焊盘的晶体管。新工艺技术允许使用尺寸较小的晶体管。然而,与较大的晶体管相比,较小的晶体管可能在较低的电压电平上受到电气过载。
【附图说明】
[0004]通过结合附图参考以下【具体实施方式】可以容易地理解实施例。为了便于描述,相似的附图标记表示相似的结构元件。在附图中的图中,通过示例的方式而不是限制的方式示出了实施例。
[0005]图1示意性地示出了根据各种实施例的具有收发器和动态偏置电路的电路。
[0006]图2示出了根据各种实施例的可以与图1的动态偏置电路一起使用的示例性发送驱动器。
[0007]图3示出了根据各种实施例的可以用于产生发送驱动器的动态偏置电压的电路。
[0008]图4不出了根据各种实施例的可以与图1的动态偏置电路一起使用的不例性接收电路。
[0009]图5示出了根据各种实施例的可以包含在图1的动态偏置电路中的示例性电路。
[0010]图6示出了根据各种实施例的用于为收发器提供动态偏置电压的方法。
[0011]图7示出了根据各种实施例的被配置为采用本文中所描述的装置和方法的示例性系统。
【具体实施方式】
[0012]在以下【具体实施方式】中,参考了形成本文的一部分的附图,其中在整个附图中,相似的附图标记表示相似的部分,并且其中通过举例说明的方式示出了可以实践的实施例。应当理解的是,可以利用其它实施例,并且在不脱离本公开内容的范围的情况下可以做出结构上或逻辑上的改变。因此,下面的【具体实施方式】不能被理解为限制性意义,并且实施例的范围由所附的权利要求及其等同物来限定。
[0013]可以按照最有助于理解所要求保护的主题内容的方式将各项操作依次描述为分立的动作或操作。然而,不应将描述的顺序理解为暗示这些操作必然依赖该顺序的。具体而言,可以不按照所呈现的顺序来执行这些操作。可以按照不同于所描述的实施例的顺序执行所描述的操作。在附加实施例中,可以执行各种附加的操作和/或可以省略所描述的操作。
[0014]出于本公开内容的目的,短语“A和/或B”以及“A或B”表示(A)、⑶或(A和
B)ο出于本公开内容的目的,短语“A、B、和/或C”表示(A)、(B)、(C)、(A和B)、(A和C)、(B 和 C)或(A、B 和 C)。
[0015]描述可以使用短语“在实施例中”,其可以指代相同或不同实施例中的一个或多个。此外,关于本公开内容的实施例所使用的术语“包括”、“包含”、“具有”等是同义词。
[0016]如本文中所使用的,术语“电路”可以指代、作为其部分、或包括特殊应用集成电路(ASIC)、电子电路、执行一个或多个软件或固件程序的处理器(共享、专用或群组)和/或存储器(共享、专用或群组)、组合逻辑电路、和/或提供所描述的功能的其它硬件部件。如本文中所使用的,“计算机实施的方法”可以指代由一个或多个处理器、具有一个或多个处理器的计算机系统、诸如智能电话之类的移动设备(其可以包括一个或多个处理器)、平板电脑、膝上型计算机、机顶盒、游戏机等执行的任何方法。
[0017]图1示意性地示出了根据各种实施例的可以用于通过一个或多个输入/输出(I/O)焊盘102a-b进行通信的电路100。电路100可以包括耦合到I/O焊盘102a_b的收发器104。收发器104可以被包含在通信设备中,以在通信设备与另一通信设备之间传输数据。I/O焊盘102a-b可以耦合到相应的传输线,以在通信设备之间传送信号。
[0018]在各种实施例中,收发器104可以包括发送电路106和接收电路108。发送电路106可以耦合到I/O焊盘102a-b,以通过I/O焊盘102a_b发送数据信号。接收电路108可以耦合到I/O焊盘102a-b,以通过I/O焊盘102a-b接收数据信号。
[0019]收发器104可以根据任何适当的通信协议发送和/或接收数据信号,所述通信协议例如是通用串行总线(USB)接口、通用输入/输出(GP1)接口、照相机串行接口(CSI)、移动工业处理器接口(MIPI)M-PHY接口、外围部件互连高速(PCIe)接口和/或串行先进技术附件(SATA)接口。在一些实施例中,收发器104可以用于发送和/或接收差分数据信号。因此,收发器可以耦合到一对I/O焊盘102a-b,I/O焊盘102a-b耦合到相应的传输线,以传送差分数据信号。在一些实施例中,例如,附加传输线可以耦合在通信设备之间,以携带接地信号和/或电功率。在一些实施例中,传输线的至少一部分可以是连接在通信设备之间的电缆的部分。
[0020]在其它实施例中,收发器104可以在单个传输线上发送单端数据信号。
[0021]在一些实施例中,I/O焊盘102a_b处的数据信号可以在第一电压电平(例如,O伏(V))与第二电压电平(例如,电源电压Vcc)之间摆动,以表示数据位。例如,在一些实施例中,Vcc可以是3.3V,并且I/O焊盘102a-b可以在OV与3.3V之间摆动。
[0022]在各种实施例中,电路100还可以包括耦合到收发器104和I/O焊盘102a_b的动态偏置电路110。在一些实施例中,动态偏置电路110可以与收发器104和/或I/O焊盘102a_b包含在同一集成电路中(例如,同一芯片上)。
[0023]动态偏置电路110可以向收发器104的一个或多个晶体管提供动态偏置电压。动态偏置电压可以具有基于I/O焊盘102a-b上的数据信号的电压电平的值。例如,在一些实施例中,动态偏置电压可以是从第一偏置电压或第二偏置电压中选择的值,其中,第一或第二偏置电压是基于I/O焊盘102a-b处的数据信号的电压电平而选择的。在一些实施例中,在数据信号的电压电平约为第一电压电平(例如,OV)时,动态偏置电压可以是第一偏置电压,并且在数据信号的电压电平约为第二电压电平(例如,Vcc)时,动态偏置电压可以是第二偏置电压。在一些实施例中,第二偏置电压可以大于第一偏置电压。例如,在一个非限制性实施例中,第一偏置电压可以约为Vcc/3(例如,对于3.3V的Vcc而言为1.1V),并且第二偏置电压可以约为2Vcc/3(例如,对于3.3V的Vcc而言为2.2V)。
[0024]在一些实施例中,动态偏置电压可以产生基于I/O焊盘102a的电压电平的第一动态偏置电压和基于I/o焊盘102b的电压电平的第二动态偏置电压。可以将动态偏置电压提供给收发器104的耦合到相应I/O焊盘102a-b的一个或多个晶体管。动态偏置电压可以防止跨一个或多个晶体管的电压降大于晶体管的电气过载(EOS)限制,由此防止了 EOS状况。
[0025]图2示出了根据各种实施例的可以包含在收发器104的发送电路106中的发送驱动器200。发送驱动器200是作为示例示出的,并且在其它实施例中,动态偏置电路110可以与其它适当的发送驱动器一起使用。发送驱动器200可以耦合到I/O焊盘202,并且可以用于在耦合到I/O焊盘202的传输线上发送数据信号。I/O焊盘202可以对应于电路100的I/O焊盘102a或102b。
[0026]在收发器104发送差分数据信号的实施例中,单独的发送驱动器200可以耦合到不同I/O焊盘102a-b,以驱动相应的传输线上的数据信号。例如,第一发送驱动器200可以驱动耦合到I/O焊盘102a的第一传输线上的正数据信号(例如,差分数据信号的一半),并且第二发送驱动器200可以驱动耦合到I/O焊盘102b的第二传输线上的负数据信号(例如,差分数据信号的另一半)。另外或替代地,多个发送驱动器200可以耦合到同一 I/O焊盘 102a_b。
[0027]发送驱动器200可以包括彼此串联耦合在I/O焊盘202与供电轨206之间的多个上拉晶体管204a-c。供电轨206可以接收电源电压Vcc。发送驱动器200还可以包括彼此串联耦合在I/O焊盘202与接地端子210之间的多个下拉晶体管208a-c。可以有选择地接通上拉晶体管204a-c,以提尚I/O焊盘202处的电压(例如,提尚到Vcc)。可以有选择地接通下拉晶体管208a-c,以降低I/O焊盘处的电压电平(例如,降至0V)。在各种实施例中,上拉晶体管204c可以接收上拉信号,以有选择地接通或关断上拉晶体管204c。另外,下拉晶体管208c可以接收下拉信号,以有选择地接通或关断下拉晶体管208c。在收发器的发送模式中,上拉和下拉信号可以用于驱动I/O焊盘202处的数据信
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1